<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> arm+fpga

          基于FPGA的LCoS顯示驅動系統(tǒng)的設計與實現(xiàn)

          • 研究了硅基液晶(LCoS)場序彩色顯示驅動系統(tǒng)的設計與實現(xiàn).該系統(tǒng)以FPGA作為主控芯片,用兩片高速DDR2 SDRAM作為幀圖像存儲器.通過對圖像數(shù)據(jù)以幀為單位進行處理,系統(tǒng)將并行輸入的紅、綠、藍數(shù)據(jù)轉換成申行輸出的紅、綠、藍單色子幀.將該驅動系統(tǒng)與投影光機配合,實現(xiàn)了分辨率為800×600的LCoS場序彩色顯示.
          • 關鍵字: 硅基液晶  DDR  FPGA  

          基于FPGA和DSP的微型慣導系統(tǒng)

          • 慣導系統(tǒng)的硬件組成直接影響到系統(tǒng)的體積和解算速度,構建合理的硬件系統(tǒng)直接關系到慣導系統(tǒng)的精度指標。針對某小型慣導系統(tǒng)對體積和解算精度的特殊要求,解決已有微型慣導系統(tǒng)的方案缺陷,提出一種工程實用強的慣導系統(tǒng)。該系統(tǒng)用FPGA作為采集控制慣性傳感器的核心芯片,設計了并行采集方案,32位浮點型高速DSP實現(xiàn)慣導解算。經(jīng)過轉臺測試與外場試驗表明:系統(tǒng)具有抗干擾能力強、實時響應迅速、慣性單元標定簡便、易實現(xiàn)等優(yōu)點,系統(tǒng)指標完全滿足原設計要求。
          • 關鍵字: 慣導系統(tǒng)  慣性傳感器  FPGA  

          基于FPGA的平方根升余弦濾波器設計

          • 為了滿足陸上集群無線電(TETRA)數(shù)字集群系統(tǒng)對基帶信號成形處理的要求,提出了一種用于TETRA數(shù)字集群系統(tǒng)的平方根升余弦(SRRC)濾波器設計,論述了基帶成形濾波和SRRC濾波器的基本原理,分析了窄帶調制帶寬限制、TETRA鄰道干擾限制和濾波器階數(shù)等需解決的問題,論述了濾波器參數(shù)設計和FIR濾波器FPGA實現(xiàn)等關鍵技術,完成了對基于FPGA的SRRC濾波器設計的仿真分析。
          • 關鍵字: 數(shù)字集群系統(tǒng)  基帶信號  FPGA  

          基于FPGA的LCoS驅動及圖像FFT變換系統(tǒng)設計

          • 本文設計了基于FPGA 的LCoS 驅動代碼及圖像的FFT 變換系統(tǒng), 為計算全息三維顯示圖像處理和顯示提供了硬件平臺。
          • 關鍵字: DDRII  全息三維顯示  FPGA  

          基于FPGA的精跟蹤系統(tǒng)

          • 主要研究空間激光通信系統(tǒng)中精跟蹤技術,根據(jù)精跟蹤系統(tǒng)的組成原理與工作原理,設計了一種輕小型化、智能化精跟蹤系統(tǒng),該系統(tǒng)以FPGA作為核心器件,完成光斑圖像采集、圖像濾波、光斑位置計算、數(shù)字控制補償函數(shù)及脫靶量的實時輸出等功能。同時系統(tǒng)可根據(jù)外部環(huán)境變化,自動調整相機閾值、開窗口位置、積分時間。搭建試驗系統(tǒng)完成精跟蹤實驗,實驗表明系統(tǒng)可實現(xiàn)脫靶量實時輸出3 000 Hz以上,符合精跟蹤控制系統(tǒng)技術指標要求。系統(tǒng)在像元分辨力為3μrad的情況下,實時跟蹤均方根值為1.17μrad,滿足空間激光通信對精跟蹤的要
          • 關鍵字: 空間激光通信  精跟蹤技術  FPGA  

          基于FPGA圖形字符加速的液晶顯示模塊

          • 在傳統(tǒng)的工業(yè)控制應用中,由于工業(yè)控制計算機中集成了高性能的顯卡,故通常采用工業(yè)控制計算機+液晶顯示器的體系結構,可方便地實現(xiàn)以圖形和字符為主的人機界面。而在對實時性能和可靠性要求比較高的航空航天領域,通常要求液晶顯示器內部集成圖形顯示功能,以減輕主控處理器的負擔,并提高系統(tǒng)的實時性。重點介紹了如何利用FPGA實現(xiàn)基于Bresenham算法的2D圖形繪制(包括畫點、畫線、畫圓、畫橢圓),以及點陣字符和位圖在液晶屏上的顯示,并提出了顯示性能優(yōu)化的一系列策略。
          • 關鍵字: 圖形顯示  2D圖形繪制  FPGA  

          基于FPGA的簡易微機的結構分析與實現(xiàn)

          • 微型計算機的原理及結構一般不易理解掌握,利用FPGA來學習并構建一個簡易微型計算機無疑是一個好方法,對EDA的軟硬件學習也是一個不錯的選擇,可為將來進行相關ASIC沒計打下良好的基礎。
          • 關鍵字: 微型計算機  FPGA  EDA  

          基于FPGA的紅外序列圖像動態(tài)壓縮顯示

          • 高位寬紅外相機數(shù)字視頻信號在向8位寬模擬信號線性壓縮顯示轉換時存在細節(jié)丟失的現(xiàn)象。針對這一問題,提出了一種新算法,即先利用高斯濾波器對紅外數(shù)字圖像進行低通濾波,然后將低頻圖像進行線性壓縮后再進行直方圖均衡運算,之后與濾波產(chǎn)生的高頻細節(jié)信號進行疊加后送到D/A芯片進行模擬顯示。詳細討論了該算法在FPGA嵌入式系統(tǒng)上的具體硬件結構和實現(xiàn)方法,并對12位相機采集的圖像進行了實時壓縮顯示實驗。
          • 關鍵字: 圖像高頻噪聲  實時壓縮  FPGA  

          基于FPGA的高清圖像處理設計

          • FPGA解決方案可容易地支持超過HDTV要求的數(shù)據(jù)傳輸速率,這意味著一個器件可以支持所有這些格式,只需要根據(jù)設備的需要進行重新編程就可以了。這可減少企業(yè)的用料清單項目,同時還排除了ASSP供應商可能存在的供貨風險。
          • 關鍵字: 廣播格式  圖像處理  FPGA  

          基于XC2S600E的MJPEG編碼器研究與實現(xiàn)

          • 以JPEG基本壓縮原理為根據(jù),通過前端圖像采集芯片SAA7111輸出標準的4∶2∶2格式的圖像流,再在Xilinx公司的XC2S600E(FPGA)芯片下壓縮,獲得了良好效果,壓縮比達到10∶1.
          • 關鍵字: JPEG  前端圖像采集  FPGA  

          基于FPGA的光纖陀螺慣導系統(tǒng)溫控電路接口設計

          • 本文介紹了一種基于FPGA的光纖陀螺慣導系統(tǒng)溫控電路接口設計。主要說明了溫控電路整體結構,溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設計等幾個方面。
          • 關鍵字: 溫控電路  光纖陀螺  FPGA  

          基于FPGA的網(wǎng)絡化HID電子鎮(zhèn)流器控制芯片的研究

          • 本文利用FPGA作為平臺,設計了包括DALI通訊協(xié)議棧和數(shù)字化的恒功率PI控制模塊的HID控制芯片。本文首先利用理論分析和仿真設計給出了通訊協(xié)議與PI控制器的計算機仿真設計與驗證,分析了系統(tǒng)的工作性能,在此基礎上設計出了基于FPGA硬件平臺的DALI的通訊協(xié)議棧,為網(wǎng)絡化鎮(zhèn)流器的設計提供了完備的通訊接口和可供用戶直接調用的通訊協(xié)議編解碼平臺,設計出了可實現(xiàn)全橋HID燈恒流、恒功率逆變功能的數(shù)字PI控制模塊,通過實驗驗證,該控制芯片的功能齊全,恒流、恒功率控制精度高、響應快,且控制策略更加靈活和準確可靠,
          • 關鍵字: DALI通訊協(xié)議棧  HID控制  FPGA  

          基于FPGA的AVS解碼芯片驗證平臺

          • 針對AVS視頻解碼芯片仿真和驗證的要求,提出了基于FPGA的驗證平臺框架。該驗證平臺主要用于對AVS解碼芯片進行硬件模塊的驗證,從而為整個視頻解碼芯片的開發(fā)提供可靠的依據(jù)。該平臺基于Nios II軟核處理器,可使軟件模塊和硬件模塊在一個平臺下真正實現(xiàn)軟硬件協(xié)同工作。基于該平臺實現(xiàn)了多個硬件模塊和AVS視頻解碼芯片的驗證,其結果證明了該驗證平臺的正確性和可靠性。
          • 關鍵字: 視頻解碼  驗證平臺  FPGA  

          基于FPGA的ATM采集卡的設計與實現(xiàn)

          • 4口155M異步傳送模式(asynchronous transfer mode,ATM)業(yè)務采集卡實現(xiàn)對4個155 M ATM overSDH/SONET接口的數(shù)據(jù)采集,基于大容量FPGA(field programmable gate array)實現(xiàn)AAL2/AAL5的線速信元重組,重組后生成的AAL2SSSAR-SDU/AAL5 CPCS-SDU加上時間戳、ATM通道標識后,封裝成以太網(wǎng)報文,通過采集輸出口輸出給信令協(xié)議分析服務器,可實現(xiàn)對Iu-CS、Iu-PS接口的信令監(jiān)測,同時支持cell m
          • 關鍵字: ATM  異步傳送模式  FPGA  

          基于FPGA的高精度時間數(shù)字轉換電路的設計與實現(xiàn)

          • 本文介紹一種基于 FPGA高精度時間數(shù)字轉換電路的設計方法,利用片內鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時鐘便可得到很高的時間分辨率,且占用較少邏輯資源??勺鳛楣δ茈娐藩毩⑹褂?,也可作為 IP核方便地移植到其他片上系統(tǒng)(SOC)中。在 Altera公司的 Stratix和 Cyclone系列芯片上實現(xiàn)時,時間分辨率昀高可達 3.3ns。時序仿真和硬件測試表明該方法的可行性和準確性。
          • 關鍵字: 時間數(shù)字轉換電路  激光探測  FPGA  
          共10131條 133/676 |‹ « 131 132 133 134 135 136 137 138 139 140 » ›|

          arm+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條arm+fpga!
          歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();