<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> arm+fpga

          Altera展示業(yè)界第一款QPI 1.1 FPGA本地代理

          •   Altera公司在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發(fā)平臺上采用了Altera® Stratix® V FPGA,它被配置為本地代理,并同時(shí)支持高速緩存代理(Caching Agent)和本地代理。這一解決方案非常適合低延時(shí)信號處理、數(shù)據(jù)包處理和嵌入式應(yīng)用設(shè)計(jì),例如,高頻度交易和大數(shù)據(jù),與傳統(tǒng)CPU配置相比,
          • 關(guān)鍵字: Altera  FPGA  Pactron Vigor  

          Altera展示業(yè)界首款20nm制程的32-Gbps收發(fā)器

          • Altera展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術(shù)上樹立了另一關(guān)鍵里程碑。此次展示使用了基于TSMC 20SoC工藝技術(shù)的20 nm器件,該成果證實(shí)了20nm硅片的性能,同時(shí)也向500多位Altera早期使用計(jì)劃的客戶提供了積極的進(jìn)度標(biāo)志——這些客戶正期待著在其高性能需求、以帶寬為中心的應(yīng)用開發(fā)中使用下一代Altera器件。
          • 關(guān)鍵字: Altera  FPGA  收發(fā)器  

          基于ISE設(shè)計(jì)提供低功耗FPGA解決方案

          • 從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。降低FPGA功耗是降低
          • 關(guān)鍵字: FPGA  ISE  低功耗  方案    

          基于FPGA的雙備份多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計(jì)與實(shí)

          • 隨著信息技術(shù)的發(fā)展以及數(shù)字集成電路速度的提高,實(shí)時(shí)處理大量數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí),但在一些特殊條件下,無法實(shí)時(shí)傳輸數(shù)據(jù),必須使用存儲測試方法。該方法是在不影響被測對象或在允許的范圍下,將微型存儲測試系統(tǒng)置入
          • 關(guān)鍵字: FPGA  備份  多路數(shù)據(jù)采集  存儲系統(tǒng)    

          ARM單片機(jī),你知多少?

          • 目前大量的中、低端嵌入式應(yīng)用,主要使用8/16位單片機(jī)。在國內(nèi),由于歷史的原因,主要是以MCS51核為主的許多不同 ...
          • 關(guān)鍵字: ARM  單片機(jī)  ARM核  

          A57處理器即將量產(chǎn) 同等功耗下性能提升三倍

          • 4月5日消息,ARM于去年年底對外宣布將于2014年推出兩款64位Cortex-A50系列處理器——Cortex-A57和Cortex A53。而近日根據(jù)國外媒體的報(bào)道,臺積電首款Cortex-A57處理器已經(jīng)完成“設(shè)計(jì)定案”,下一步便會大規(guī)模投產(chǎn)??磥砦覀冇貌恢鹊?014年便可以看到64位ARM處理器的身影了。 ? ? Exynos 5 Octa八核處理器剛剛在Galaxy S4上現(xiàn)身不久,而近日就傳出Cortex-A57即
          • 關(guān)鍵字: ARM  處理器  

          ARM與臺積電達(dá)成FinFET技術(shù)合作里程碑

          •   ARM 與晶圓代工大廠臺積電(TSMC)共同宣布,完成首件采用 FinFET 制程技術(shù)生產(chǎn)的 ARM Cortex-A57 處理器產(chǎn)品設(shè)計(jì)定案(tape-out)。Cortex-A57 處理器為能進(jìn)一步提升未來行動與企業(yè)運(yùn)算產(chǎn)品的效能,包括高階電腦、平板電腦與伺服器等具備高度運(yùn)算應(yīng)用的產(chǎn)品,此次合作展現(xiàn)了雙方在臺積公司FinFET制程技術(shù)上,共同優(yōu)化64位元ARMv8處理器系列產(chǎn)品所締造的全新里程碑。   藉由 ARM Artisan 實(shí)體IP、臺積電記憶體巨集以及開放創(chuàng)新平臺(Open Innov
          • 關(guān)鍵字: ARM  FinFET  

          名詞解釋:ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別與聯(lián)系

          • arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對需要增加外設(shè)。類似于通用cpu,但是不包括桌面計(jì)算機(jī)。DSP主要用來計(jì)算,計(jì)算功能很強(qiáng)悍,一般嵌入式芯片用來控制,而DSP用來計(jì)算,譬如一般手機(jī)有一個(gè)arm芯片,主要用
          • 關(guān)鍵字: SOC  區(qū)別  聯(lián)系  SOPC  CPLD  ARM  DSP  FPGA  名詞解釋  

          FPGA與CPLD的區(qū)別有哪些?

          • 盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):①CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時(shí)序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
          • 關(guān)鍵字: FPGA  CPLD    

          JESD204標(biāo)準(zhǔn)解析,為什么我們要重視它?

          • 一種新的轉(zhuǎn)換器接口的使用率正在穩(wěn)步上升,并且有望成為未來轉(zhuǎn)換器的協(xié)議標(biāo)準(zhǔn)。這種新接口——JESD204——誕 ...
          • 關(guān)鍵字: JESD  數(shù)據(jù)轉(zhuǎn)換  FPGA  

          ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別和聯(lián)系

          • ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系?arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對需要增加外設(shè) ...
          • 關(guān)鍵字: ARM  DSP  FPGA  CPLD  SOPC  SOC    

          ARM攜Cadence開發(fā)Cortex-A57 64位處理器

          • ARM (LSE:ARM; Nasdaq: ARMH) 和Cadence (NASDAQ: CDNS) 日前宣布合作細(xì)節(jié),揭示其共同開發(fā)首款基于臺積電16納米FinFET制程的ARM?Cortex?-A57處理器,實(shí)現(xiàn)對16納米性能和功耗縮小的承諾。 測試芯片是采用完整的Cadence RTL-to-signoff流程、 Cadence Virtuoso 定制設(shè)計(jì)平臺、ARM Artisan?標(biāo)準(zhǔn)單元庫和臺積電的存儲器的宏。
          • 關(guān)鍵字: ARM  Cadence  處理器  Cortex-A57  

          基于FPGA的高頻率ADC的實(shí)現(xiàn)

          • 數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標(biāo)準(zhǔn)的功能元件粘合在一起來實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CP
          • 關(guān)鍵字: FPGA  ADC  高頻    

          芯片廠商賽靈思描畫后摩爾時(shí)代FPGA將向何處去

          •   “未來賽靈思將不僅僅是一家FPGA的芯片廠商,而是向成為Smarter System All Programmable方案提供商轉(zhuǎn)型,我們將為客戶提供交鑰匙的解決方案?!碧岬劫愳`思的未來,其亞太區(qū)銷售與市場副總裁楊飛如是說。   賽靈思的這一藍(lán)圖在去年已經(jīng)初露端倪,而就在最近他們走出了面向具體應(yīng)用的第一步,即面向FPGA的優(yōu)勢領(lǐng)域--通信網(wǎng)絡(luò)應(yīng)用推出了一系列的基于7系列FPGA以及SoC FPGA產(chǎn)品的解決方案。   追根溯源   筆者在這里想帶大家一起回溯一下賽靈思的這
          • 關(guān)鍵字: 賽靈思  FPGA  

          戴爾正在開發(fā)ARM超級計(jì)算機(jī)

          •   戴爾研發(fā)部門似乎并沒有因?yàn)楣舅接谢?jì)劃演變成一場收購大戰(zhàn)而受到影響,他們正在組裝未來將推出市場的ARM超級計(jì)算機(jī)的原型機(jī)。   戴爾研究計(jì)算小組的組長蒂姆卡諾爾(Tim Carroll)稱,戴爾對ARM超級計(jì)算機(jī)的外觀設(shè)計(jì)有著明確的規(guī)劃,原型設(shè)計(jì)和其他組件正在戴爾的實(shí)驗(yàn)室里進(jìn)行測試。   大多數(shù)智能手機(jī)和平板電腦都使用的是ARM處理器,而且ARM處理器對于服務(wù)器的吸引力也越來越大。高能效CPU有助于降低數(shù)據(jù)中心中的服務(wù)器能 耗,同時(shí)提供足夠強(qiáng)的處理能力去處理快速執(zhí)行的網(wǎng)絡(luò)搜索或社交網(wǎng)絡(luò)指令。戴爾
          • 關(guān)鍵字: ARM  超級計(jì)算機(jī)  
          共10134條 326/676 |‹ « 324 325 326 327 328 329 330 331 332 333 » ›|

          arm+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條arm+fpga!
          歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();