arm+fpga 文章 進(jìn)入arm+fpga技術(shù)社區(qū)
為什么嵌入式開發(fā)人員要使用FPGA
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: FPGA 嵌入式系統(tǒng)
一種基于DSP平臺的快速H.264編碼算法的設(shè)計(jì)
- 視頻壓縮編碼標(biāo)準(zhǔn)H.264/AVC是由ISO/IEC和ITU-T組成的聯(lián)合視頻專家組(JVT)制定的,他引進(jìn)了一系列先進(jìn)的視頻編碼技術(shù),如4×4整數(shù)變換、空域內(nèi)的幀內(nèi)預(yù)測,多參考幀與多種大小塊的幀間預(yù)測技術(shù)等,標(biāo)準(zhǔn)一經(jīng)推出,就以其高效的壓縮性能和友好的網(wǎng)絡(luò)特性受到業(yè)界的廣泛推崇。特別是在2004年7月JVT組織做了重要的保真度范圍擴(kuò)展的補(bǔ)充后,更加擴(kuò)大了標(biāo)準(zhǔn)的應(yīng)用范圍,但同時(shí)巨大的運(yùn)算量卻成為其廣泛應(yīng)用的瓶頸??紤]到H.264協(xié)議實(shí)現(xiàn)的復(fù)雜度,本文的思路是:一方面提高硬件處理速度和能力,采
- 關(guān)鍵字: DSP 編碼算法 視頻壓縮編碼 編碼器 ARM CPU
Altera為SOPC Builder工具推出32位V1 ColdFire軟核
- 為幫助系統(tǒng)級設(shè)計(jì)人員在FPGA軟核處理器上有更多的選擇,Altera公司(NASDAQ: ALTR)今天宣布,F(xiàn)reescale將為SOPC Builder工具推出32位V1 ColdFire軟核。為迅速方便的使用Altera® Cyclone® III FPGA建立系統(tǒng)級設(shè)計(jì),設(shè)計(jì)人員現(xiàn)在使用SOPC Builder工具時(shí),可以選擇Freescale®、ARM®或者Altera軟核處理器以及50多種其他的知識產(chǎn)權(quán)(IP)模塊。 SOPC Builder是獨(dú)特的A
- 關(guān)鍵字: Altera SOPC Builder 軟核 Freescale FPGA
在采用FPGA設(shè)計(jì)DSP系統(tǒng)中仿真的重要性
- 仿真是所有系統(tǒng)成功開發(fā)的基礎(chǔ)。通過在不同條件、參數(shù)值和輸入情況下對系統(tǒng)進(jìn)行高級行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問題和編程問題。通過在系統(tǒng)級工作,設(shè)計(jì)人員可以確定這一階段的問題是來自設(shè)計(jì)缺陷,而不是編程問題。此外,在信號處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯誤診斷延遲”時(shí)間――從設(shè)計(jì)中出現(xiàn)錯誤到發(fā)現(xiàn)錯誤并分離錯誤的時(shí)間。
- 關(guān)鍵字: 真的 重要性 系統(tǒng) DSP FPGA 設(shè)計(jì) 采用
全新片上可編程系統(tǒng)(SOPC)多參監(jiān)護(hù)儀專用主控板簡介
- 多參監(jiān)護(hù)儀主控板是多參監(jiān)護(hù)儀執(zhí)行信息處理的核心部件,主要解決臨床生理信息的傳輸、存儲、顯示、交換和信息數(shù)據(jù)的組合加工。特別是數(shù)字化醫(yī)院的發(fā)展,HIS、CIS 系統(tǒng)的建立和普遍使用,使得多參監(jiān)護(hù)儀不僅是一個生理參數(shù)的顯示和記錄終端,而且正成為醫(yī)療單位信息系統(tǒng)中必不可少的一個重要的臨床、生理信息平臺。它的許多技術(shù)指標(biāo)直接體現(xiàn)了多參監(jiān)護(hù)儀整機(jī)的重要技術(shù)性能指標(biāo)。在多參監(jiān)護(hù)儀市場競爭日趨激烈的今天,選擇一款技術(shù)既先進(jìn),性能價(jià)格比又高的主控板,無疑可以大大提高它的市場競爭力。 一、目前國內(nèi)多參監(jiān)護(hù)儀主控板
- 關(guān)鍵字: SOPC 主控板 監(jiān)護(hù)儀 ARM IP FPGA
基于FPGA的通用開關(guān)電源控制器硬件模擬開發(fā)平臺的
- 設(shè)計(jì)了一套基于FPGA的通用離線開關(guān)電源硬件模擬開發(fā)平臺,并對此硬件開發(fā)平臺的硬件組成及工作原理進(jìn)行了分析。利用此硬件開發(fā)平臺對開關(guān)電源控制器進(jìn)行硬件模擬,可以彌補(bǔ)控制芯片設(shè)計(jì)過程中軟件仿真的不足,大大縮短控制芯片開發(fā)周期。
- 關(guān)鍵字: FPGA 通用開關(guān)電源 控制器 開發(fā)平臺
ARM處理器的節(jié)能優(yōu)勢
- 許多嵌入式ARM處理器的系統(tǒng)都是基于電池供電的能量供應(yīng)方式,而處理器的功耗對于整個SoC芯片至關(guān)重要,因此ARM處理器的低功耗優(yōu)勢可以充分節(jié)省能量消耗??傊?dāng)前的典型功耗的電流圖并不依賴于標(biāo)準(zhǔn)過程、標(biāo)準(zhǔn)集或工作負(fù)載。 EnergyBench提供若干工具,這些工具可容易低與經(jīng)濟(jì)實(shí)用的硬件結(jié)合使用,以便使用E EM B C開發(fā)的標(biāo)準(zhǔn)方法測量典型功耗。不過,除了處理器之外,具體芯片設(shè)計(jì)和集成到芯片內(nèi)部的外圍模塊也是影響芯片功耗的重要因素。雖然許多芯片供應(yīng)商都會在產(chǎn)品的datasheet中提供
- 關(guān)鍵字: ARM SoC 功耗 EnergyBench
虹晶科技Computex2008一次給您全方位的SoC設(shè)計(jì)服務(wù)
- SoC設(shè)計(jì)服務(wù)暨IP銷售領(lǐng)導(dǎo)廠商虹晶科技以專精于0.13微米、90奈米、65奈米先進(jìn)制程的SoC設(shè)計(jì)實(shí)現(xiàn)方法為導(dǎo)向,提供客戶一站式服務(wù)(one-stop-shop service)解決方案。另一方面,虹晶科技也針對目前低功耗、小型化、高速的需求,於去年推出一系列以ARM微處理器核心的32位元高速、高整合度、多功能的可程式化微控制器(Panther Application Controller),PC9002采用ARM926EJ微處理器核心,操作時(shí)脈可達(dá)350/133 MHz以及PC7210則采用ARM
- 關(guān)鍵字: Computex 虹晶科技 SoC ARM 微處理器 PWM ADC
視頻監(jiān)控系統(tǒng)中ARM與DSP的HPI接口設(shè)計(jì)
- 1 引言 隨著網(wǎng)絡(luò)技術(shù)、圖像處理技術(shù)及嵌入式技術(shù)日趨成熟,視頻監(jiān)控技術(shù)得到廣泛的應(yīng)用。銀行、工廠、政府、學(xué)校等部門,都設(shè)置有監(jiān)控系統(tǒng)。尤其是在國際上一系列恐怖事件后,人們更感到監(jiān)控系統(tǒng)的重要。而且要求視頻監(jiān)控設(shè)備有高清晰的視頻效果的同時(shí),還能對現(xiàn)場進(jìn)行實(shí)時(shí)控制。所以,此類設(shè)備不但要有更高的數(shù)據(jù)處理能力和處理精度,還要有強(qiáng)大的系統(tǒng)控制、管理能力以及高速的網(wǎng)絡(luò)數(shù)據(jù)傳輸速率。 目前,市面上主流的視頻監(jiān)控設(shè)備,大致可以分成兩類,一是基于通用微處理器,二是基于數(shù)字信號處理器DSP。兩種芯片在功能上有
- 關(guān)鍵字: ARM DSP HPI 視頻監(jiān)控
NVCM ——PLD便攜應(yīng)用方案的新選擇
- 根據(jù)Semico調(diào)查研究,對于可編程邏輯芯片(PLD而言,便攜式應(yīng)用是一個快速增長的市場,預(yù)估可編程邏輯芯片在這些應(yīng)用領(lǐng)域的市場值將在2010年前超過6億5000萬美元。但是PLD在便攜應(yīng)用中也是優(yōu)缺點(diǎn)都非常明顯的解決方案。PLD提供了相比ASIC和ASSP更加靈活的設(shè)計(jì)路徑,通過提供不同的功能設(shè)置,從而設(shè)計(jì)出差異化的產(chǎn)品。同時(shí),便攜電子電池供電的局限性,以及在有限空間內(nèi)集成更多功能而又不影響功耗的考慮,都為FPGA帶來了不小的障礙。 當(dāng)前,PLD市場不乏一些針對便攜應(yīng)用專門優(yōu)化過的方案,例如Xil
- 關(guān)鍵字: NVCM FPGA SiliconBlue Kilopass
CEVA和ARM合作CEVA DSP + ARM多處理器SoC的開發(fā)支持
- 硅產(chǎn)品知識產(chǎn)權(quán) (SIP) 平臺解決方案和數(shù)字信號處理器 (DSP) 內(nèi)核授權(quán)廠商CEVA公司宣布與ARM合作,針對多處理器系統(tǒng)級芯片 (SoC) 解決方案的開發(fā),在ARM? CoreSight? 技術(shù)實(shí)現(xiàn)CEVA DSP內(nèi)核的實(shí)時(shí)跟蹤支持。這種強(qiáng)化的支持將使得日益增多的采用基于CEVA DSP + ARM處理器的SoC客戶,在使用具有ARM Embedded Trace Macrocell? (ETM) 技術(shù)的處理器時(shí),受益于完全的系統(tǒng)可視化,從而簡化調(diào)試過程及確???/li>
- 關(guān)鍵字: ARM CEVA DSP 多處理器 SoC SIP
基于ARM的條碼精密測量系統(tǒng)
- 基于ARM的條碼精密測量系統(tǒng),利用條碼技術(shù)進(jìn)行精密測量的典型儀器是1990年Leica公司開發(fā)成功的數(shù)字水準(zhǔn)儀NA2000,這種光電一體化的新型儀器,具有測量速度快、精度高、操作簡單、讀數(shù)直觀,能自動計(jì)算高差、高程,自動記錄數(shù)據(jù),計(jì)算機(jī)數(shù)據(jù)處理和容易實(shí)現(xiàn)基準(zhǔn)測量一體化等諸多特點(diǎn)。國內(nèi)目前對該技術(shù)的研究較少,本文提出了一種基于ST半導(dǎo)體公司的32位高性能處理器STR912FW44X6的測量系統(tǒng)方案。
- 關(guān)鍵字: 測量 系統(tǒng) 精密 條碼 ARM 基于
arm+fpga介紹
您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473