asic ip 文章 進(jìn)入asic ip技術(shù)社區(qū)
華虹NEC推出高效nvSOC產(chǎn)品原型平臺(tái)
- 世界領(lǐng)先的純晶圓代工廠之一,上海華虹NEC電子有限公司(以下簡(jiǎn)稱“華虹NEC”)日前宣布成功推出nvSOC產(chǎn)品原型平臺(tái),這一平臺(tái)的推出可以幫助客戶高效創(chuàng)建SOC和ASIC原型,大大縮短客戶SOC產(chǎn)品開發(fā)周期和減少設(shè)計(jì)風(fēng)險(xiǎn)。 nvSOC平臺(tái)的硬件主要由通用FPGA芯片和華虹NEC特有的平臺(tái)核心IP芯片構(gòu)成,其中平臺(tái)核心IP芯片是指集成了華虹NEC 某一種NVM(Non Volatile Memory, 包括Flash,EEPROM,OTP等)工藝平臺(tái)的NVM模塊和基礎(chǔ)模擬/
- 關(guān)鍵字: 華虹NEC 晶圓代工 SOC ASIC
基于IP的電子白板系統(tǒng)的設(shè)計(jì)

- 隨著我國教育科研網(wǎng)(CERNET)的不斷普及和推廣使用,許多高等學(xué)校將遠(yuǎn)程網(wǎng)絡(luò)教育作為輔助教學(xué)的一個(gè)重要手段。網(wǎng)絡(luò)教育的基礎(chǔ)是建立網(wǎng)絡(luò)教室系統(tǒng),其中,傳統(tǒng)的黑板被電子白板所替代,電子白板不僅可以滿足教師的需
- 關(guān)鍵字: 設(shè)計(jì) 系統(tǒng) 電子白板 IP 基于
IP的一體化呼叫中心解決的方案
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: IP 一體化呼叫中心 網(wǎng)絡(luò)結(jié)構(gòu)
Gartner:今年半導(dǎo)體創(chuàng)業(yè)公司籌資逾7.5億美元
- 據(jù)國外媒體報(bào)道,美國市場(chǎng)研究公司Gartner表示,全球半導(dǎo)體創(chuàng)業(yè)公司今年以來總計(jì)籌集了超過7.5億美元資金,但其中約四分之一的投資來自于大型半導(dǎo)體公司旗下風(fēng)投部門等戰(zhàn)略投資者。 Gartner指出,在過去的這一年,風(fēng)投公司主要青睞投資后期創(chuàng)業(yè)公司,與去年相比,今年獲得投資的創(chuàng)業(yè)公司數(shù)量明顯下降。每家公司獲得的投資金額最高為4000萬美元,平均為1430萬美元。 Gartner表示,在獲得投資的創(chuàng)業(yè)公司中,70%為無晶圓廠芯片公司,14%為EDA(電子設(shè)計(jì)自動(dòng)化)公司,7%為IP公司,5%
- 關(guān)鍵字: 半導(dǎo)體 IP OEM
基于ASIC設(shè)計(jì)的手工綜合研究
- 針對(duì)IC前端設(shè)計(jì)中的關(guān)鍵技術(shù),即將寄存器傳輸級(jí)(RTL)描述的手工綜合成門級(jí)網(wǎng)表,通過人工參與的方式,運(yùn)用數(shù)字電路設(shè)計(jì)知識(shí)將行為級(jí)代碼用一些最基本的邏輯門(比如與非門、非門、或非門等)按照時(shí)應(yīng)的綜合電路模型得出其相應(yīng)的門級(jí)電路。在ASIC設(shè)計(jì)過程中運(yùn)用這種方法,不僅優(yōu)化電路的結(jié)構(gòu),且能保證邏輯功能的正確性,同時(shí)可降低傳輸過程中的延遲,提高芯片設(shè)計(jì)的可靠性。因此,研究ASCI設(shè)計(jì)中的手工綜合具有重要的實(shí)用價(jià)值。
- 關(guān)鍵字: ASIC
Avago宣布向Juniper Networks提供關(guān)鍵知識(shí)產(chǎn)權(quán)IP
- Avago Technologies(安華高科技)今日宣布,公司提供的關(guān)鍵知識(shí)產(chǎn)權(quán)(IP, Intellectual Property)已經(jīng)幫助Juniper Networks公司成功進(jìn)行高性能硅芯片器件產(chǎn)品的開發(fā),這些新設(shè)計(jì)為帶來Juniper公司MX-3D平臺(tái)Junos® Trio芯片組的一部分。Avago為提供通信、工業(yè)和消費(fèi)性等應(yīng)用模擬接口元器件之全球領(lǐng)導(dǎo)廠商。 每個(gè)器件都擁有接近100個(gè)SerDes串行/解串器通道,并且可以推動(dòng)松散背板通道和多重背板連接器,除了展現(xiàn)出同級(jí)產(chǎn)品最
- 關(guān)鍵字: Avago 硅芯片 IP
Open-Silicon、MIPS和Virage Logic共同完成ASIC處理器設(shè)計(jì)
- Open-Silicon、業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)與內(nèi)核領(lǐng)導(dǎo)廠商 MIPS 科技公司和Virage Logic 三家公司共同宣布,已成功開發(fā)一款測(cè)試芯片,充分展現(xiàn)出構(gòu)建高性能處理器系統(tǒng)的業(yè)界領(lǐng)先技術(shù)。該處理器測(cè)試芯片實(shí)現(xiàn)了1.1GHz的頻率速度,成功通過了65nm 芯片測(cè)試,使其成為65nm ASIC 中最快的處理器之一。同時(shí),后續(xù)40nm器件的開發(fā)工作也已經(jīng)開始進(jìn)行,目標(biāo)是超過2.5GHz頻率,并提供超過5000 DMIPS的性能。這項(xiàng)開發(fā)計(jì)劃采用了Open-Silicon的CoreMAXTM技術(shù),以及超
- 關(guān)鍵字: MIPS ASIC 測(cè)試芯片 65nm 40nm
賽靈思與ARM公司共同宣布合作開發(fā)計(jì)劃
- 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司與ARM公司宣布正式開展合作,在賽靈思FPGA中應(yīng)用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(cell library)和嵌入式存儲(chǔ)器,為未來的可編程平臺(tái)提供支持。此外,兩家公司還共同對(duì)下一代ARM® AMBA®互聯(lián)技術(shù)進(jìn)行定義,以增強(qiáng)并優(yōu)化FPGA架構(gòu)。 兩大公司的合作, 意味著賽靈思致力于采用全線ARM技術(shù),并充分利用ARM處理器的巨大優(yōu)勢(shì)為客戶和生態(tài)系統(tǒng)開發(fā)人員提
- 關(guān)鍵字: Xilinx FPGA Cortex IP
asic ip介紹
您好,目前還沒有人創(chuàng)建詞條asic ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
