<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> ata-6

          6-12V直流可調(diào)穩(wěn)壓電源電路

          IKIVO Enrich 6解放大眾市場(chǎng)智能手機(jī)

          • IKIVO 宣布推出 Enrich 6。Enrich 6 是有史以來所推出的最完整的開發(fā)套件,用以解決大眾市場(chǎng)智能手機(jī)和嵌入式設(shè)備設(shè)計(jì)與開發(fā)的上市時(shí)間問題。
          • 關(guān)鍵字: IKIVO  嵌入式  Enrich 6  

          索尼開發(fā)6.3Gbps毫米波通信技術(shù)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 索尼  毫米波  無線通信技術(shù)  6.3Gbps  

          基于Virtex-6 PCIE核的DMA控制器設(shè)計(jì)

          • 應(yīng)用于PCIE總線的DMA方式有兩種:系統(tǒng)(system)DMA和總線主控(bus master)DMA。系統(tǒng)DMA比較少見,并且只有較少的北橋芯片和操作系統(tǒng)支持其應(yīng)用;總線主控DMA是PCIE系統(tǒng)目前為止最常用的控制方式。本文參考了Xilinx的應(yīng)用設(shè)計(jì):應(yīng)用于Virtex-6 FPGA PCIE核的DMA設(shè)計(jì)不完整,缺少數(shù)據(jù)FIFO,且復(fù)位后只能完成一次中斷的讀寫;應(yīng)用于Virtex-5 FPGA PCIE核的DMA設(shè)計(jì),可以實(shí)現(xiàn)ML555開發(fā)板上DDR2內(nèi)存與PC端內(nèi)存間數(shù)據(jù)交換。但應(yīng)用于Virte
          • 關(guān)鍵字: DMA  Virtex-6  

          改變駕駛觀念

          • 飛思卡爾作為汽車電子市場(chǎng)的領(lǐng)導(dǎo)供應(yīng)商,一直強(qiáng)調(diào)通過其產(chǎn)品實(shí)現(xiàn)汽車市場(chǎng)更靈活、更安全、更清潔和更互聯(lián)的趨勢(shì),特別是汽車安全系統(tǒng)和汽車互聯(lián)網(wǎng)絡(luò)系統(tǒng)代表著汽車電子的未來重要發(fā)展方向。
          • 關(guān)鍵字: 飛思卡爾  汽車電子  處理器  i.MX 6  201112  

          基于Spartan-6的多路網(wǎng)絡(luò)數(shù)據(jù)采集卡設(shè)計(jì)與實(shí)現(xiàn)

          • 網(wǎng)絡(luò)正在成為當(dāng)今社會(huì)通信的骨干力量,網(wǎng)絡(luò)監(jiān)控的研究需求日益迫切。本文介紹了多路網(wǎng)絡(luò)數(shù)據(jù)采集卡系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),以Xilinx Spartan 6系列FPGA為平臺(tái),采集8路10/100M網(wǎng)絡(luò)數(shù)據(jù),引入隊(duì)列管理機(jī)制和乒乓原理后,通過PCIe接口發(fā)送到PC機(jī)做分析。最后通過實(shí)際測(cè)試,驗(yàn)證了該卡的正確性。
          • 關(guān)鍵字: xilinx  FPGA  Spartan-6  201112  

          基于VB 6.0串口通信的氣壓測(cè)高系統(tǒng)數(shù)據(jù)采集方案設(shè)計(jì)

          • 串口通信在系統(tǒng)控制的范疇中一直占據(jù)著極其重要的地位,在規(guī)格上越來越完善,應(yīng)用也越來越廣泛,使用串行通信的方式可以達(dá)到系統(tǒng)控制的目的。以往,要實(shí)現(xiàn)計(jì)算機(jī)的串口通信需要做大量復(fù)雜的工作,如今,Visual Basic
          • 關(guān)鍵字: 系統(tǒng)  數(shù)據(jù)采集  方案設(shè)計(jì)  氣壓  通信  VB  6.0  串口  基于  

          處理6.4Gbps以上數(shù)據(jù)率的創(chuàng)新型串行總線測(cè)試方法

          • 在高端運(yùn)算(先進(jìn)的微處理器)和消費(fèi)電子(圖形和游戲芯片組)設(shè)備中采用的半導(dǎo)體器件一般通過高速串行總線接口...
          • 關(guān)鍵字: 6.4Gbps數(shù)據(jù)率  串行總線測(cè)試  

          瑞薩與Imagination Technologies達(dá)成一致

          • 全球領(lǐng)先的高級(jí)半導(dǎo)體和解決方案的供應(yīng)商瑞薩電子株式會(huì)社(以下簡(jiǎn)稱“瑞薩電子”)、瑞薩電子的全資子公司——高級(jí)無線通信半導(dǎo)體解決方案與平臺(tái)供應(yīng)商瑞薩通信技術(shù)公司(Renesas Mobile Corporation)及單片系統(tǒng)IP( “SoC IP”)領(lǐng)先供應(yīng)商Imagination Technologies 集團(tuán)(以下簡(jiǎn)稱“Imagination”)今日宣布,瑞薩電子與Imagination簽署了一份關(guān)于PowerVR 6系列圖形技術(shù)IP的多用途許可協(xié)議。
          • 關(guān)鍵字: 瑞薩電子  Imagination  PowerVR 6  

          中興通訊IP傳輸網(wǎng)絡(luò)平臺(tái)采用Virtex-6 FPGA

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )11月14日宣布,全球電信設(shè)備和網(wǎng)絡(luò)解決方案上市提供商—中興通訊,在其基于分組的多業(yè)務(wù)承載平臺(tái)中,采用賽靈思的高性能 Virtex-6 FPGA,實(shí)現(xiàn)了 100G 以太網(wǎng)業(yè)務(wù)的部署。
          • 關(guān)鍵字: 賽靈思  以太網(wǎng)  Virtex-6 FPGA  

          Intersil推出新型USB端口電源控制器

          • 全球高性能模擬混合信號(hào)半導(dǎo)體設(shè)計(jì)和制造領(lǐng)導(dǎo)廠商Intersil公司2011年2月28日宣布,推出一個(gè)用于滿足工業(yè)標(biāo)準(zhǔn)級(jí)USB 設(shè)備的電源要求的新電源控制器產(chǎn)品系列--- ISL6185/6。ISL6185/6 電源控制器為基于USB 2.0和3.0接口標(biāo)準(zhǔn)的產(chǎn)品提供端口電源,它向設(shè)計(jì)人員提供了多個(gè)電流限制等級(jí)選項(xiàng),精度是競(jìng)爭(zhēng)解決方案的3倍。這可以提供更精確的保護(hù)并提高目前USB電源設(shè)計(jì)的靈活性。另外,ISL6185/6 采用工業(yè)標(biāo)準(zhǔn)封裝形式來支持簡(jiǎn)易替換,同時(shí),其體積更小的新封裝還可以節(jié)省更多電路板空間。
          • 關(guān)鍵字: Intersil  USB  ISL6185/6  

          Intersi推出DAE-6單芯片音頻系統(tǒng)解決方案

          • 全球高性能模擬混合信號(hào)半導(dǎo)體設(shè)計(jì)和制造領(lǐng)導(dǎo)廠商Intersil公司2011 年2 月10日宣布,推出可顯著改進(jìn)消費(fèi)電子產(chǎn)品音頻質(zhì)量的DAE-6單芯片音頻系統(tǒng)解決方案系列。作為一種易于實(shí)現(xiàn)和經(jīng)濟(jì)型的單芯片解決方案,這種新器件使得革命性的高端音頻體驗(yàn)成為可能。
          • 關(guān)鍵字: Intersil  SoC  DAE-6  

          Linux2.6下自主設(shè)計(jì)的PROFIBUS-DP單主站的實(shí)時(shí)性研究

          • 在目前的工業(yè)現(xiàn)場(chǎng)總線中,對(duì)實(shí)時(shí)性的要求越來越高,實(shí)時(shí)性指標(biāo)也成為工廠選擇總線時(shí)的一個(gè)重要因素。PROFIBUS-D...
          • 關(guān)鍵字: Linux2.6  

          基于Spartan-6 FPGA的可擴(kuò)展驅(qū)動(dòng)控制系統(tǒng)

          • 基于Spartan-6 FPGA的可擴(kuò)展驅(qū)動(dòng)控制系統(tǒng),許多情況下驅(qū)動(dòng)器只是大規(guī)模工藝的一個(gè)組件,因此互操作性也是一項(xiàng)關(guān)鍵的設(shè)計(jì)要求。而影響這種要求的關(guān)鍵因素是工業(yè)網(wǎng)絡(luò)協(xié)議的寬度(即現(xiàn)場(chǎng)總線)和相關(guān)器件特性,因?yàn)樗鼈冇脕順?biāo)準(zhǔn)化驅(qū)動(dòng)器在網(wǎng)絡(luò)中的表達(dá)?,F(xiàn)場(chǎng)總線(比
          • 關(guān)鍵字: 驅(qū)動(dòng)  控制系統(tǒng)  擴(kuò)展  FPGA  Spartan-6  基于  

          賽靈思Spartan-6 FPGA助力最新NI CompactRIO系統(tǒng)

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )在 2011 年 NIWeek 大會(huì)期間宣布,美國(guó)國(guó)家儀器公司 (NI) 推出采用賽靈思旗艦型Spartan?-6 FPGA的業(yè)界首款多核、性能最高的 NI CompactRIO 系統(tǒng)和最小型化的 NI Single-Board RIO器件,進(jìn)一步豐富了其可重配置 I/O (RIO) 高級(jí)控制與監(jiān)控產(chǎn)品系列。
          • 關(guān)鍵字: 賽靈思  Spartan-6 FPGA  
          共319條 17/22 |‹ « 13 14 15 16 17 18 19 20 21 22 »

          ata-6介紹

          您好,目前還沒有人創(chuàng)建詞條ata-6!
          歡迎您創(chuàng)建該詞條,闡述對(duì)ata-6的理解,并與今后在此搜索ata-6的朋友們分享。    創(chuàng)建詞條

          熱門主題

          ATA-6    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();