avant fpga 文章 進入avant fpga技術社區(qū)
基于Verilog的多路相干DDS信號源設計
- 摘要:傳統(tǒng)的多路同步信號源常采用單片機搭載多片專用DDS芯片配合實現(xiàn)。該技術實現(xiàn)復雜,且在要求各路同步相干可控時難以實現(xiàn)。本文在介紹了DDS原理的基礎上,給出了用Verilog_HDL語言實現(xiàn)相干多路DDS的工作原理、設
- 關鍵字: DDS 現(xiàn)場可編程門陣列(FPGA) 相位累加器 Verilog_HDL
基于FPGA的步進電機優(yōu)化控制
- 摘要:隨著控制技術以及步進電機(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領域對步進電機的需求也越來越大。但是傳統(tǒng)的步進電機控制系統(tǒng)多以單片機等微處理器為基礎,往往具有控制電路體積大、控制效率低、穩(wěn)定性差等
- 關鍵字: 步進電機 控制系統(tǒng) FPGA 細分原理 PWM控制技術
FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀中的應用

- 引言 車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消除干擾。 FIR濾波的原理及實現(xiàn) 本文采用FIR數(shù)字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統(tǒng)濾波參數(shù),x(n)為采集的信
- 關鍵字: FPGA FIR
基于USB2.0協(xié)議的通用測控通信接口設計
- 隨著我國航空航天技術的迅速發(fā)展,對地面遙控遙測接收機的實時性和高速數(shù)據傳輸性能的要求越來越高。越來越多的遙測遙控地面信道處理器都采用了實時能力更強的高速DSP/FPGA架構設計方案?;贒SP/FPGA架構的設計方案
- 關鍵字: CY7C68013A 測控通信 FPGA USB固件設計
avant fpga介紹
您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
