<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> avant fpga

          利用Maxim外設(shè)模塊加速FPGA原型設(shè)計(jì)、顯著降低成本

          • Maxim Integrated Products (NASDAQ: MXIM)推出能夠直接插入符合Digilent? Pmod?標(biāo)準(zhǔn)的任意FPGA/CPU擴(kuò)展端口的15個(gè)外設(shè)模塊套裝。簡單的連接操作和便利的軟件集成可加速原型開發(fā)進(jìn)度,實(shí)現(xiàn)從概念至設(shè)計(jì)方案的快速移植。這套模塊的價(jià)格極具競爭力,即使在預(yù)算最緊張的情況下,也可以采用先進(jìn)的高性能IC進(jìn)行方案測試。
          • 關(guān)鍵字: Maxim  FPGA  

          賽靈思推出符合PCI- E 3.0標(biāo)準(zhǔn)的集成模塊

          • All Programmable FPGA、SoC和3D IC的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布推出針對采用Virtex?-7 FPGA 集成模塊設(shè)計(jì)的全新解決方案, 該集成模塊可支持PCI Express (簡稱PCI-E) 3.0 x8標(biāo)準(zhǔn)和 DDR3 外部存儲器,能為開發(fā)人員提供立即啟動基于PCI-E 3.0的設(shè)計(jì)所需的全部構(gòu)建模塊。
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

          基于FPGA+嵌入式處理器的違章車輛視頻檢測系統(tǒng)

          • 基于FPGA+嵌入式處理器的違章車輛視頻檢測系統(tǒng),0 引 言隨著我國經(jīng)濟(jì)的發(fā)展,機(jī)動車輛不斷地增長,現(xiàn)有道路等硬件設(shè)施的增長已經(jīng)滿足不了日益膨脹的交通問題,智能交通系統(tǒng)(Intelligent Transportation System,ITS)越來越受重視。所謂智能交通系統(tǒng)(ITS)就是將先
          • 關(guān)鍵字: 車輛  視頻  檢測系統(tǒng)  違章  處理器  FPGA  嵌入式  基于  

          基于FPGA的TFTLCD快檢信號源的實(shí)現(xiàn)

          • 0 引言目前,液晶顯示行業(yè)得到迅速的發(fā)展,但由于液晶模塊的生產(chǎn)不可能達(dá)到100%的成品率,或多或少地存在缺陷,目前在TFT模塊的生產(chǎn)工藝中就有可能產(chǎn)生點(diǎn)缺陷和線缺陷等。為了及早對產(chǎn)品的質(zhì)量進(jìn)行檢測,液晶測試儀器成為
          • 關(guān)鍵字: TFTLCD  FPGA  信號源    

          基于高速串行BCD碼除法的數(shù)字頻率計(jì)的設(shè)計(jì)

          • 摘要:介紹了在PPGA芯片上實(shí)現(xiàn)數(shù)字頻率計(jì)的原理。對各種硬件除法進(jìn)行了比較,提出了高速串行BCD碼除法的硬件算 ...
          • 關(guān)鍵字: 頻率測量  周期測量  FPGA  VHDL  狀態(tài)機(jī)  

          賽靈思異構(gòu)3D FPGA難在哪兒

          • 不久前,All Programmable技術(shù)和器件的企業(yè)——賽靈思公司(Xilinx)正式發(fā)貨 Virtex-7 H580T FPGA—全球首款3D異構(gòu)All Programmable產(chǎn)品。 Virtex-7 HT采用賽靈思的堆疊硅片互聯(lián) (SSI)技術(shù),是提供業(yè)界帶寬最高的FPGA,可提供多達(dá)16個(gè)28 Gbps收發(fā)器和72個(gè)13.1 Gbps收發(fā)器,也是能滿足關(guān)鍵Nx100G和400G線路卡應(yīng)用功能要求的單芯片解決方案。 為此,本刊訪問了該公司負(fù)責(zé)人,澄
          • 關(guān)鍵字: Xilinx  賽靈思  3D  FPGA  all programmable  異構(gòu)  

          一種基于ARM和FPGA的可重構(gòu)MAC協(xié)議設(shè)計(jì)

          • 一種基于ARM和FPGA的可重構(gòu)MAC協(xié)議設(shè)計(jì),摘要:為了在實(shí)際信道條件下研究Ad Hoc網(wǎng)絡(luò)MAC協(xié)議,克服商業(yè)網(wǎng)卡芯片和理論仿真等帶來的局限性,搭建了基于ARM和FPGA相結(jié)合的硬件平臺,設(shè)計(jì)與實(shí)現(xiàn)了基于CSMA/CA的可重構(gòu)MAC協(xié)議,并進(jìn)行了仿真測試,驗(yàn)證了該協(xié)議設(shè)
          • 關(guān)鍵字: 協(xié)議  設(shè)計(jì)  MAC  重構(gòu)  ARM  FPGA  基于  

          用Synplify Premier加快FPGA設(shè)計(jì)時(shí)序收斂

          • 傳統(tǒng)的綜合技術(shù)越來越不能滿足當(dāng)今采用 90 納米及以下工藝節(jié)點(diǎn)實(shí)現(xiàn)的非常大且復(fù)雜的 FPGA 設(shè)計(jì)的需求了。問題是傳統(tǒng)的 FPGA 綜合引擎是基于源自 ASIC 的方法,如底層規(guī)劃、區(qū)域內(nèi)優(yōu)化 (IPO,In-place Optimization) 以
          • 關(guān)鍵字: Synplify  Premier  FPGA  時(shí)序收斂    

          基于FPGA的IRIG-B(DC)碼解碼

          • 摘要:在分析了IRIG-B(DC)碼碼型特點(diǎn)的基礎(chǔ)上,提出了一種IRIG-B(DC)時(shí)間碼解碼的設(shè)計(jì)方法。該方法由少量外圍電路與一片現(xiàn)場可編程門陣列(FPGA)芯片組成,來實(shí)現(xiàn)對IRG-B(DC)碼的解碼、1 PPS信號輸出、實(shí)時(shí)時(shí)間顯示以
          • 關(guān)鍵字: IRIG-B  FPGA  DC  解碼    

          基于FPGA和FLASH ROM的圖像信號發(fā)生器設(shè)計(jì)

          • 摘要:以XC2V1500-FPGA為硬件架構(gòu),設(shè)計(jì)了一種圖像信號發(fā)生器,作為自適應(yīng)光學(xué)系統(tǒng)波前處理機(jī)的信號源,為波前處理機(jī)的調(diào)試和算法驗(yàn)證提供支持。系統(tǒng)采用大容量的NAND型FLASH存儲數(shù)據(jù),存儲容量為1 GB。圖像數(shù)據(jù)通過
          • 關(guān)鍵字: FLASH  FPGA  ROM  圖像信號發(fā)生器    

          單片機(jī)與FPGA實(shí)現(xiàn)等精度頻率測量和IDDS技術(shù)設(shè)計(jì)方案

          • O.引言本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來共同實(shí)現(xiàn)等精度頻率測量和IDDS技術(shù),發(fā)揮各自的優(yōu)點(diǎn),使設(shè)計(jì)變得 ...
          • 關(guān)鍵字: 單片機(jī)  FPGA  頻率測量  IDDS技術(shù)  

          基于FPGA的運(yùn)動估計(jì)設(shè)計(jì)

          • 摘要:利用功能強(qiáng)大的FPGA實(shí)現(xiàn)視頻圖像的一種運(yùn)動估計(jì)設(shè)計(jì),采用的搜索方法是三步搜索法。在進(jìn)行方案設(shè)計(jì)時(shí),本文采用了技術(shù)比較成熟的VHDL語言進(jìn)行設(shè)計(jì),并使用Quartus II軟件進(jìn)行時(shí)序仿真。由仿真結(jié)果可知,無論是
          • 關(guān)鍵字: FPGA  運(yùn)動估計(jì)    

          通信領(lǐng)域采用FPGA芯片嵌入式系統(tǒng)分析方案

          • 1.引言由于FPGA 良好的可編程性和優(yōu)越的性能表現(xiàn),當(dāng)前液晶拼接屏幕采用FPGA 芯片的嵌入式系統(tǒng)數(shù)量呈現(xiàn)迅速增加的趨勢,特別是在需要進(jìn)行大規(guī)模運(yùn)算的通信領(lǐng)域。目前FPGA 配置數(shù)據(jù)一般使用基于SRAM 的存儲方式,掉電
          • 關(guān)鍵字: FPGA  通信領(lǐng)域  嵌入式  方案    

          基于FPGA的腦機(jī)接口系統(tǒng)方案

          • 腦機(jī)接口BCI(Brain Computer Interface)是一種新穎的人機(jī)接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(jī)(計(jì)算機(jī)或其他裝置)通訊系統(tǒng)[1]。液晶面板走勢要實(shí)現(xiàn)腦機(jī)接口,必須有一種能
          • 關(guān)鍵字: FPGA  腦機(jī)接口  系統(tǒng)方案    

          基于FPGA的電梯控制器系統(tǒng)設(shè)計(jì)方案

          • 本文首先提出了一種基于有限狀態(tài)機(jī)的電梯控制器算法,然后根據(jù)該算法設(shè)計(jì)了一個(gè)三層電梯控制器,該電梯控制器的正確性經(jīng)過了仿真驗(yàn)證和硬件平臺的驗(yàn)證。本文的電梯控制器設(shè)計(jì),結(jié)合了深圳信息職業(yè)技術(shù)學(xué)院的實(shí)際電梯
          • 關(guān)鍵字: FPGA  電梯控制器  系統(tǒng)設(shè)計(jì)  方案    
          共6386條 218/426 |‹ « 216 217 218 219 220 221 222 223 224 225 » ›|

          avant fpga介紹

          您好,目前還沒有人創(chuàng)建詞條avant fpga!
          歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();