<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> avant fpga

          OFDM系統(tǒng)中DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn)

          • 摘 要:介紹IDFT/DFT可精度在OFDM系統(tǒng)基帶解調(diào)中的重要性,分析定點(diǎn)化DFT輸入功率對(duì)其精度的影響,并在此基礎(chǔ)上采用數(shù)字自動(dòng)增益控制技術(shù)用于DFT前端,以解決過(guò)大輸入信號(hào)動(dòng)態(tài)范圍所造成的DFT輸出信噪比惡化的問(wèn)題。
          • 關(guān)鍵字: FPGA  實(shí)現(xiàn)  研究  應(yīng)用  系統(tǒng)  DAGC  OFDM  

          電信應(yīng)用基于FPGA的功耗優(yōu)化解決方案

          • 引言
            針對(duì)中心機(jī)房功耗越來(lái)越大的問(wèn)題,某些電信運(yùn)營(yíng)商制定了采購(gòu)設(shè)備功耗每年降低20%的目標(biāo)。半導(dǎo)體是功耗問(wèn)題的關(guān)鍵所在,其解決方法是重新設(shè)計(jì)芯片實(shí)施和交付方案,而最新一代FPGA可以說(shuō)是主要的推動(dòng)力量。通過(guò)
          • 關(guān)鍵字: 優(yōu)化  解決方案  功耗  FPGA  應(yīng)用  基于  電信  

          Xilinx FPGA的功耗優(yōu)化設(shè)計(jì)

          • 對(duì)于FPGA來(lái)說(shuō),設(shè)計(jì)人員可以充分利用其可編程能力以及相關(guān)的工具來(lái)準(zhǔn)確估算功耗,然后再通過(guò)優(yōu)化技術(shù)來(lái)使FPGA設(shè)計(jì)以及相應(yīng)的PCB板在功率方面效率更高。
            靜態(tài)和動(dòng)態(tài)功耗及其變化在90nm工藝時(shí),電流泄漏問(wèn)題對(duì)ASIC和
          • 關(guān)鍵字: 設(shè)計(jì)  優(yōu)化  功耗  FPGA  Xilinx  

          如何定義RFID標(biāo)簽和讀卡器

          • 作為在供應(yīng)鏈上跟蹤產(chǎn)品的一種手段,RFID在訪問(wèn)控制和越來(lái)越多的傳統(tǒng)應(yīng)用(如售票)中迅速得到采用。RFID系統(tǒng)一...
          • 關(guān)鍵字: RFID  標(biāo)簽  讀卡器  TCP/IP  FPGA  

          Xilinx推出ISE設(shè)計(jì)套件11.1版本

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司今天宣布正式推出ISE® 設(shè)計(jì)套件11.1版本(ISE® Design Suite 11.1)。這一FPGA設(shè)計(jì)解決方案在業(yè)界率先為邏輯、數(shù)字信號(hào)處理、嵌入式處理以及系統(tǒng)級(jí)設(shè)計(jì)提供了完全可互操作的領(lǐng)域?qū)S迷O(shè)計(jì)流程和工具配置。 該新版本為面向多種市場(chǎng)和應(yīng)用的基于FPGA的片上系統(tǒng)解決方案提供了更簡(jiǎn)單、更智能的設(shè)計(jì)方法。賽靈思公司致力于為設(shè)計(jì)人員提供目標(biāo)設(shè)計(jì)平臺(tái),而ISE 設(shè)計(jì)套件 11.1版本的推出是一個(gè)重要的里程碑。   為更好地滿足當(dāng)前異常多
          • 關(guān)鍵字: Xilinx  FPGA  嵌入式  

          賽靈思ISE 11.1 量身打造四種工具流程

          • 隨著Xilinx?ISE?設(shè)計(jì)套件11.1的推出,賽靈思在優(yōu)化設(shè)計(jì)方法、更好地滿足不同技能客戶的多樣化需求,以...
          • 關(guān)鍵字: 邏輯設(shè)計(jì)  賽靈思  嵌入式  DSP  FPGA  Xilinx  ISE  

          基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)

          • 為了解決彈上記錄器和地面測(cè)試臺(tái)之間高速數(shù)據(jù)流遠(yuǎn)距離傳輸問(wèn)題,提出一種利用低電壓差分信號(hào)(LVDS)接口器件實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離傳輸?shù)脑O(shè)計(jì)方案。實(shí)驗(yàn)證明該方案?jìng)鬏斔俣冗_(dá)到20 Mh/s,傳輸距離達(dá)到300 m,傳輸速度和傳輸距離得到顯著提高。該優(yōu)秀的長(zhǎng)線傳輸技術(shù)已成功應(yīng)用于在某項(xiàng)目中。
          • 關(guān)鍵字: FPGA  LVDS  光纜  傳輸技術(shù)    

          LEON2應(yīng)用于數(shù)字機(jī)頂盒CPU的FPGA仿真

          • 摘 要:采用免費(fèi)軟核LEON2作為數(shù)字機(jī)頂盒的CPU可以降低產(chǎn)品成本。為了使LEON2軟核能更快更好地應(yīng)用于數(shù)字機(jī)頂盒,選擇先在FPGA開(kāi)發(fā)板上建立基于LEON2處理器的一個(gè)原型,通過(guò)這個(gè)原型對(duì)硬件性能進(jìn)行仿真,并且還可以在
          • 關(guān)鍵字: LEON2  FPGA  CPU  應(yīng)用于    

          FPGA引腳信號(hào)指配的幾個(gè)原則

          • 現(xiàn)在的FPGA正變得越來(lái)越復(fù)雜,向引腳分配信號(hào)的任務(wù)曾經(jīng)很簡(jiǎn)單,現(xiàn)在也變得相當(dāng)繁復(fù)。下面這些用于向多用途引腳...
          • 關(guān)鍵字: 引腳信號(hào)指配  FPGA  單極信號(hào)  

          采用創(chuàng)新降耗技術(shù)應(yīng)對(duì)FPGA靜態(tài)和動(dòng)態(tài)功耗的挑戰(zhàn)

          • 傳統(tǒng)上,數(shù)字邏輯并不耗費(fèi)大量靜態(tài)功耗,但隨著工藝節(jié)點(diǎn)的不斷精微,這一情況在發(fā)生顯著變化?,F(xiàn)在,隨著工藝尺度的...
          • 關(guān)鍵字: FPGA  動(dòng)態(tài)功耗  動(dòng)態(tài)功耗  Stratix  

          利用低成本FPGA設(shè)計(jì)下一代游戲控制臺(tái)

          • 游戲控制臺(tái)設(shè)計(jì)者必須在實(shí)現(xiàn)系統(tǒng)的多功能、可靠性和低成本之間尋找平衡。市場(chǎng)壓力經(jīng)常迫使最初的控制臺(tái)價(jià)格...
          • 關(guān)鍵字: FPGA  游戲控制臺(tái)  DSP  

          基于Verilog的FPGA與USB 2.0高速接口設(shè)計(jì)

          • 0 引 言
            USB(通用串行總線)是英特爾、微軟、IBM、康柏等公司1994年聯(lián)合制定的一種通用串行總線規(guī)范,它具有數(shù)據(jù)傳輸速度快,成本低,可靠性高,支持即插即用和熱插拔等優(yōu)點(diǎn),迅速得到廣泛應(yīng)用。
            在高速的數(shù)
          • 關(guān)鍵字: Verilog  FPGA  USB  高速接口    

          基于FPGA的UART模塊的設(shè)計(jì)

          • 0 引 言
            在計(jì)算機(jī)的數(shù)據(jù)通信中,外設(shè)一般不能與計(jì)算機(jī)直接相連,它們之間的信息交換主要存在以下問(wèn)題:
            (1)速度不匹配。外設(shè)的工作速度和計(jì)算機(jī)的工作速度不一樣,而且外設(shè)之間的工作速度差異也比較大。
          • 關(guān)鍵字: FPGA  UART  模塊    

          基于FPGA的LVDS高速差分板間接口應(yīng)用

          • 隨著ADC器件速率的提高以及FPGA、DSP器件運(yùn)算速度的提升,高速AD和信號(hào)處理系統(tǒng)之間需要進(jìn)行高速、穩(wěn)定的數(shù)據(jù)傳輸,原來(lái)廣泛應(yīng)用CPCI以及FDPD高速總線的帶寬已經(jīng)無(wú)法滿足寬帶接收機(jī)的數(shù)據(jù)傳輸速率要求,成為影響接收機(jī)性能的新瓶頸。針對(duì)這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實(shí)際硬件平臺(tái)上進(jìn)行了FPGA實(shí)現(xiàn),達(dá)到了18.4 Gbit/s的接口速率。
          • 關(guān)鍵字: FPGA  LVDS  差分板  接口應(yīng)用    

          步進(jìn)電機(jī)控制器的FPGA實(shí)現(xiàn)

          • O 引 言
            隨著步進(jìn)電機(jī)廣泛地應(yīng)用于數(shù)字控制系統(tǒng)中作為伺服元件,步進(jìn)電機(jī)在實(shí)時(shí)性和靈活性等性能上的要求越來(lái)越高。那么如何靈活、有效地控制步進(jìn)電機(jī)的運(yùn)轉(zhuǎn)成為研究的主要方向。這里采用現(xiàn)場(chǎng)可編程邏輯門陣列(
          • 關(guān)鍵字: FPGA  步進(jìn)電機(jī)  控制器    
          共6386條 359/426 |‹ « 357 358 359 360 361 362 363 364 365 366 » ›|

          avant fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條avant fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();