EEPW首頁(yè) >>
主題列表 >>
avant fpga
avant fpga 文章 進(jìn)入avant fpga技術(shù)社區(qū)
NI LabVIEW FPGA硬件新增儀器級(jí)I/O
- 2008年12月——美國(guó)國(guó)家儀器有限公司(National Instruments,簡(jiǎn)稱NI)近日針對(duì)PXI平臺(tái),推出了一個(gè)全新的、開(kāi)放式的、基于FPGA的產(chǎn)品系列。NI FlexRIO系列產(chǎn)品是工業(yè)領(lǐng)域首款成熟商用現(xiàn)成產(chǎn)品,它為工程師們提供了同時(shí)結(jié)合高速、工業(yè)級(jí)I/O和NI LabVIEW FPGA技術(shù)的解決方案。通過(guò)NI FlexRIO,工程師可以在基于PXI的FPGA硬件上添加自定義信號(hào)處理算法。同時(shí),利用可互換的適配器模塊,他們可以直接將FPGA連接到儀器級(jí)I/O,或者
- 關(guān)鍵字: NI FPGA 儀器級(jí)I/O
Xilinx 汽車光流解決方案滿足高級(jí)駕駛輔助系統(tǒng)的圖像處理要求
- 2008年12月3日,北京——全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx Inc. (NASDAQ: XLNX) )在 Electronica 2008 展會(huì)上展示了針對(duì)視覺(jué)化駕駛輔助(DA)系統(tǒng)的賽靈思汽車光流(XA Optical Flow)解決方案。這一基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的高成本效益可編程平臺(tái)采用了數(shù)字設(shè)計(jì)公司(Digital Design Corporation(DDC))的高性能圖像處理技術(shù),可通過(guò)定制支持廣泛的高級(jí)應(yīng)用,包括行人檢測(cè)、碰撞預(yù)
- 關(guān)鍵字: 賽靈思 FPGA
基于Virtex-5 FPGA設(shè)計(jì)Gbps無(wú)線通信基站
- 摘要:本文基于Virtex-5 FPGA設(shè)計(jì)面向未來(lái)移動(dòng)通信標(biāo)準(zhǔn)的Gbps無(wú)線通信基站系統(tǒng),具有完全的可重配置性,可以完成MIMO、OFDM及LDPC等復(fù)雜信號(hào)處理算法,實(shí)現(xiàn)1Gbps速率的無(wú)線通信。 關(guān)鍵詞:Gbps;無(wú)線通信;基站;FPGA;RapidIO 引言 隨著以TD-SCDMA為代表的3G移動(dòng)通信全面進(jìn)入商用部署,LTE標(biāo)準(zhǔn)基本完成,華為、愛(ài)立信成功實(shí)現(xiàn)LTE標(biāo)準(zhǔn)的現(xiàn)場(chǎng)演示[1],以LTE-A、IMT-Advanced為標(biāo)準(zhǔn)的下一代移動(dòng)通信技術(shù)、標(biāo)準(zhǔn)與系統(tǒng)的研發(fā)也已經(jīng)開(kāi)始。 國(guó)
- 關(guān)鍵字: FPGA 無(wú)線通信基站 200812 200811
卷積碼+QPSK的中頻調(diào)制解調(diào)系統(tǒng)的FPGA
- 在無(wú)線數(shù)據(jù)傳輸中,由于信道中的噪聲干擾,在接收端會(huì)引入一定的誤碼率(BitErrorRate,BER)。高質(zhì)量的數(shù)據(jù)業(yè)...
- 關(guān)鍵字: FPGA 誤碼 卷積碼 調(diào)制解調(diào)
基于ARM內(nèi)核SoC的FPGA 驗(yàn)證環(huán)境設(shè)計(jì)方法
- 注意:時(shí)鐘電路的頻率調(diào)節(jié)最終通過(guò)驅(qū)動(dòng)軟件進(jìn)行各個(gè)參數(shù)的配置,在FPGA 內(nèi)應(yīng)有相應(yīng)的配置寄存器,同樣,下面的復(fù)位 ...
- 關(guān)鍵字: 驗(yàn)證平臺(tái) SoC FPGA 內(nèi)核電壓 預(yù)充電 ARM處理器 實(shí)時(shí)解碼 復(fù)位電路 系統(tǒng)復(fù)位 配置寄存器
FPGA和嵌入式處理器實(shí)現(xiàn)低成本智能顯示模塊
- 引言 LCD正在迅速成為汽車內(nèi)的標(biāo)準(zhǔn)部件。隨著LCD技術(shù)的發(fā)展,迫切需要采用更好的顯示圖形內(nèi)容控制和產(chǎn)生方法。傳統(tǒng)上,低成本汽車信息娛樂(lè)應(yīng)用采用基于字符的LCD和真空熒光(VF)顯示屏,而低成本彩色薄膜晶體管(TFT)技術(shù)很快成為最突出的選擇方案,但在現(xiàn)有的低成本應(yīng)用體系結(jié)構(gòu)中采用彩色TFT有很大的難度。大部分低成本平臺(tái)沒(méi)有足夠的處理帶寬,特別是缺少帶有LCD控制器的處理器來(lái)控制并驅(qū)動(dòng)彩色TFT LCD。此外,大部分現(xiàn)有的體系結(jié)構(gòu)并沒(méi)有足夠的動(dòng)態(tài)和非易失存儲(chǔ)器來(lái)存儲(chǔ)LCD需要的圖形內(nèi)容。更復(fù)雜的設(shè)計(jì)
- 關(guān)鍵字: FPGA 嵌入式處理 顯示模塊 200811
CERN科學(xué)家利用Virtex-4 FPGA進(jìn)行大爆炸研究
- CERN ScientistsUseVirtex-4 FPGAs for Big Bang Research 在法國(guó)瑞士邊境的地下隧道中,歐洲核子研究中心的科學(xué)家們正在準(zhǔn)備進(jìn)行一項(xiàng)稱為“大型離子撞擊實(shí)驗(yàn) -ALICE(A Large Ion Collider Experiment)”的實(shí)驗(yàn)。 他們將利用世界上最強(qiáng)大的粒子加速器將兩束重鉛離子加速到接近光速的速度,并控制他們迎頭相撞,試圖重新創(chuàng)造出據(jù)說(shuō)僅在宇宙大爆炸后短暫存在過(guò)的條件。 CERN科學(xué)家預(yù)計(jì)每次相撞將會(huì)釋放出巨
- 關(guān)鍵字: CERN Virtex-4 FPGA 200811
基于IM14400的三相正弦波變頻電源設(shè)計(jì)
- 關(guān)鍵字: DC/DC FPGA SPWM
業(yè)界容量最大的ASIC原型電路板采用了Altera Stratix III器件
- 2008年11月11號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,Dini集團(tuán)在其業(yè)界容量最大的單板FPGA原型引擎中采用了具有340K邏輯單元(LE)的Stratix® III EP3SL340 FPGA。DN7020K10采用了1,760引腳封裝的20片EP3SL340 FPGA,每個(gè)器件提供1,104個(gè)用戶I/O,容量等價(jià)于5千萬(wàn)ASIC邏輯門。客戶設(shè)計(jì)無(wú)線通信、網(wǎng)絡(luò)和圖形處理應(yīng)用等定制ASIC時(shí),可以利用這一超大容量原型電路板來(lái)驗(yàn)
- 關(guān)鍵字: Altera Dini集團(tuán) Altera Stratix III FPGA ASIC
avant fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473