EEPW首頁(yè) >>
主題列表 >>
avant fpga
avant fpga 文章 進(jìn)入avant fpga技術(shù)社區(qū)
SVS新多畫(huà)面產(chǎn)品Altera Cyclone III FPGA 大顯身手
- Altera宣布,Silicon視頻系統(tǒng)(SVS)公司選用了低成本、低功耗Cyclone® III FPGA來(lái)生產(chǎn)市場(chǎng)上最緊湊的高性?xún)r(jià)比多畫(huà)面產(chǎn)品。多畫(huà)面產(chǎn)品用于專(zhuān)業(yè)音頻/視頻、安全監(jiān)控和廣播監(jiān)視等需要多幅圖像顯示處理的應(yīng)用中。 在新的SVS多畫(huà)面產(chǎn)品中,Cyclone III FPGA實(shí)現(xiàn)了色彩空間轉(zhuǎn)換、FIFO、時(shí)鐘轉(zhuǎn)換,支持所有的顯示分辨率。在以前的多畫(huà)面產(chǎn)品中,實(shí)現(xiàn)這些功能需要采用多個(gè)分立器件。 作為Altera® Cycl
- 關(guān)鍵字: 消費(fèi)電子 SVS FPGA 視頻系統(tǒng) 消費(fèi)電子
單片機(jī)SRAM工藝的FPGA加密應(yīng)用
- 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級(jí)特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對(duì)FPGA器件進(jìn)行重配置,這就使得可以通過(guò)監(jiān)視配置的位數(shù)據(jù)流,進(jìn)行克隆設(shè)計(jì)。因此,在關(guān)鍵、核心設(shè)備中,必須采用加密技術(shù)保護(hù)設(shè)計(jì)者的知識(shí)產(chǎn)權(quán)。 1 基于SRAM工藝FPGA的保密性問(wèn)題 通常,采用SRAM工藝的
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) SRAM FPGA 加密 嵌入式
基于FPGA的DS/CDMA解擴(kuò)解調(diào)模塊設(shè)計(jì)與實(shí)現(xiàn)
- 在CDMA通信系統(tǒng)中,用于基站信號(hào)轉(zhuǎn)發(fā)的接收機(jī)是一個(gè)核心模塊,一臺(tái)接收機(jī)只是處理一路用戶(hù)的解擴(kuò)解調(diào)顯然是不合理的,為了提高接收機(jī)的效率和降低成本,有必要設(shè)計(jì)一種多路CDMA信號(hào)通用解擴(kuò)解調(diào)平臺(tái)。而FPGA具有功能強(qiáng)大,開(kāi)發(fā)工程投資小,周期短,可反復(fù)編程修改,保密性能好,開(kāi)發(fā)工具智能化等優(yōu)點(diǎn),本項(xiàng)目決定采用FPGA作為設(shè)計(jì)平臺(tái);本文首先建立了CDMA信號(hào)的擴(kuò)頻調(diào)制與解擴(kuò)解調(diào)系統(tǒng)模型,然后提出設(shè)計(jì)這樣一個(gè)多路CDMA信號(hào)通用解擴(kuò)解調(diào)平臺(tái)。該平臺(tái)將保證處理CDMA解擴(kuò)解調(diào)的
- 關(guān)鍵字: 通訊 無(wú)線 網(wǎng)絡(luò) 嵌入式系統(tǒng) 單片機(jī) FPGA DS/CDMA 無(wú)線 通信
實(shí)現(xiàn)多端口1Gbps 和10Gbps TCP/iSCSI 協(xié)議處理任務(wù)卸載解決方案
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: FPGA Virtex-5 PCIExpress 賽靈思公司
FPGA創(chuàng)新中心落戶(hù)無(wú)錫國(guó)家集成電路設(shè)計(jì)基地
- 賽靈思公司與無(wú)錫國(guó)家高新技術(shù)產(chǎn)業(yè)開(kāi)發(fā)區(qū)管理委員會(huì)今天共同宣布成立無(wú)錫國(guó)家集成電路設(shè)計(jì)基地FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)創(chuàng)新中心,并隆重舉行賽靈思正式授權(quán)“無(wú)錫國(guó)家集成電路設(shè)計(jì)基地—賽靈思聯(lián)合實(shí)驗(yàn)室”揭牌儀式。無(wú)錫新區(qū)管委會(huì)副主任朱曉紅以及賽靈思公司研究實(shí)驗(yàn)室高級(jí)總監(jiān)、全球大學(xué)計(jì)劃負(fù)責(zé)人Patrick Lysaght等出席了成立大會(huì)并為聯(lián)合實(shí)驗(yàn)室揭牌。 作為國(guó)家級(jí)的集成電路設(shè)計(jì)基地,新的FPGA創(chuàng)新中心的成立以及聯(lián)合實(shí)驗(yàn)室的打造,意味著可編程設(shè)計(jì)在電子設(shè)計(jì)領(lǐng)域的迅速發(fā)展已經(jīng)日漸成為主流,從簡(jiǎn)單的數(shù)字
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) FPGA 無(wú)錫 嵌入式
Altera的PCI-SIG兼容x1和x4PCI Express解決方案支持Arria GX FPGA
- Altera公司(NASDAQ: ALTR)今天宣布,其低成本Arria™ GX FPGA開(kāi)發(fā)套件在首次提交后便通過(guò)了PCI-SIG的兼容性測(cè)試。Altera® Arria GX FPGA結(jié)合Altera PCI Express x4 MegaCore®知識(shí)產(chǎn)權(quán)(IP)功能,組成了業(yè)界成本最低的PCI-SIG兼容開(kāi)發(fā)套件。套件為設(shè)計(jì)人員開(kāi)發(fā)通信、存儲(chǔ)、計(jì)算、工業(yè)、醫(yī)療和消費(fèi)類(lèi)應(yīng)用
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Altera Arria GX FPGA 嵌入式
基于現(xiàn)場(chǎng)可編程門(mén)陣列技術(shù)的射頻讀卡器設(shè)計(jì)
- 與其他常用的自動(dòng)識(shí)別技術(shù)如條形碼和磁條一樣,無(wú)線射頻識(shí)別(RFID)技術(shù)也是一種自動(dòng)識(shí)別技術(shù)。每一個(gè)目標(biāo)對(duì)象在射頻讀卡器中對(duì)應(yīng)唯一的電子識(shí)別碼(UID),或者“電子標(biāo)簽”。標(biāo)簽附著在物體上標(biāo)識(shí)目標(biāo)對(duì)象,如紙箱、貨盤(pán)或包裝箱等。射頻讀卡器(應(yīng)答器)從電子標(biāo)簽上讀取識(shí)別碼。 基本的RFID系統(tǒng)由三部分組成:天線或線圈、帶RFID解碼器的收發(fā)器和RFID電子標(biāo)簽(每個(gè)標(biāo)
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA 嵌入式
把大學(xué)作為推廣普及FPGA之源
- 當(dāng)ASIC越來(lái)越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對(duì)低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場(chǎng),每年都以超過(guò)兩位數(shù)的增長(zhǎng)率發(fā)展。越來(lái)越多的設(shè)計(jì)將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計(jì)工程師。對(duì)中國(guó)來(lái)說(shuō)何嘗不是如此,F(xiàn)PGA對(duì)于初創(chuàng)型的公司是一個(gè)非常理想的選擇,從新產(chǎn)品研制的原型到樣機(jī)的設(shè)計(jì)
- 關(guān)鍵字: FPGA Xilinx 大學(xué)計(jì)劃 嵌入式
基于FPGA 的誤碼率測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: FPGA
基于FPGA的MPEG-2復(fù)用器中FIFO的一種設(shè)計(jì)方案
- 近幾年基于MPEC-2的DVB普通數(shù)字電視在美國(guó)、南美、亞洲、大洋洲和非洲通過(guò)衛(wèi)星進(jìn)行廣播?;贛PEG-2/DVB的多路節(jié)目復(fù)用器是數(shù)字電視傳輸系統(tǒng)的關(guān)鍵設(shè)備之一,因此,它的研發(fā)顯得尤為重要。 目前,復(fù)用器的設(shè)計(jì)方案主要基于DSP(數(shù)字信號(hào)處理器)的實(shí)現(xiàn)技術(shù),這種設(shè)計(jì)方法在理論上也能實(shí)現(xiàn)對(duì)傳送流的復(fù)用,考慮到實(shí)現(xiàn)復(fù)用器諸多高速、復(fù)雜的邏輯功能,同時(shí),F(xiàn)PGA(現(xiàn)場(chǎng)可編程門(mén)陣列)理論上可以無(wú)限次地重新配置,這樣在一定程度上為系統(tǒng)的升級(jí)或局部功
- 關(guān)鍵字: FPGA MPEG-2
基于FPGA的偽碼測(cè)距電路的設(shè)計(jì)與實(shí)現(xiàn)
- 1 引 言 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)用硬件電路完成算法的過(guò)程,一方面解決了系統(tǒng)的開(kāi)銷(xiāo)問(wèn)題,提供了提高系統(tǒng)整體性能的條件,另一方面,由于靜態(tài)RAM型的FPGA具備可重構(gòu)特性,這使得資源利用率得到顯著提高。FPGA既具有通用計(jì)算系統(tǒng)的靈活性,又有專(zhuān)用處理系統(tǒng)的性能,對(duì)實(shí)現(xiàn)高性能信號(hào)處理具有很高的應(yīng)用價(jià)值,而且可重構(gòu)的特性使其可以根據(jù)算法來(lái)調(diào)整相應(yīng)的通信結(jié)構(gòu)和數(shù)據(jù)字長(zhǎng)。FPGA以其高度的靈活性與硬件的高密度性在通信信號(hào)處理中得到了廣泛的應(yīng)用。 在對(duì)Xili
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) FPGA 偽碼測(cè)距
FPGA創(chuàng)新中心落戶(hù)無(wú)錫國(guó)家集成電路設(shè)計(jì)基地
- 可編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)與無(wú)錫國(guó)家高新技術(shù)產(chǎn)業(yè)開(kāi)發(fā)區(qū)管理委員會(huì)今天共同宣布成立無(wú)錫國(guó)家集成電路設(shè)計(jì)基地FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)創(chuàng)新中心,并隆重舉行賽靈思正式授權(quán)“無(wú)錫國(guó)家集成電路設(shè)計(jì)基地—賽靈思聯(lián)合實(shí)驗(yàn)室”揭牌儀式。無(wú)錫新區(qū)管委會(huì)副主任朱曉紅以及賽靈思公司研究實(shí)驗(yàn)室高級(jí)總監(jiān)、全球大學(xué)計(jì)劃負(fù)責(zé)人Patrick Lysaght等出席了成立大會(huì)并為聯(lián)合實(shí)驗(yàn)室揭牌。 作為國(guó)家級(jí)的集成電路設(shè)計(jì)基地,新的FPGA創(chuàng)新中心的成立以及聯(lián)合實(shí)驗(yàn)室的打造,意味著可編程設(shè)計(jì)在電子設(shè)計(jì)領(lǐng)域的
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) FPGA 無(wú)錫 集成電路設(shè)計(jì) 嵌入式
FPGA:22年從配角到主角
- 任何一個(gè)從事后看來(lái)很成功的新事物從誕生到發(fā)展壯大都不可避免地經(jīng)歷過(guò)艱難的歷程并可能成為被研究的案例,F(xiàn)PGA也不例外。1985年,當(dāng)全球首款FPGA產(chǎn)品——XC2064誕生時(shí),注定要使用大量芯片的PC機(jī)剛剛走出硅谷的實(shí)驗(yàn)室進(jìn)入商業(yè)市場(chǎng),因特網(wǎng)只是科學(xué)家和政府機(jī)構(gòu)通信的神秘鏈路,無(wú)線電話笨重得像磚頭,日后大紅大紫的Bill Gates正在為生計(jì)而奮斗,創(chuàng)新的可編程產(chǎn)品似乎并沒(méi)有什么用武之地。 事實(shí)也的確如此。最初,F(xiàn)PGA只是用于膠合邏輯,從膠合邏輯到算法
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) FPGA 嵌入式
數(shù)字差分BPSK擴(kuò)頻接收機(jī)的設(shè)計(jì)與FPGA實(shí)現(xiàn)

- 本文提出了一種全數(shù)字差分BPSK擴(kuò)頻接收機(jī)的實(shí)現(xiàn)方案,通過(guò)Simulink仿真驗(yàn)證了該方案具有較低的誤碼率。
- 關(guān)鍵字: FPGA 實(shí)現(xiàn) 設(shè)計(jì) 接收機(jī) BPSK 擴(kuò)頻 數(shù)字差分
利用FPGA實(shí)現(xiàn)UART的設(shè)計(jì)
- 引 言 隨著計(jì)算機(jī)技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來(lái)越廣泛,計(jì)算機(jī)通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來(lái)串/并轉(zhuǎn)換和位計(jì)數(shù)等問(wèn)題,這使串行通信技術(shù)比并行通信技術(shù)更為復(fù)雜。串/并轉(zhuǎn)換可用軟件實(shí)現(xiàn),也可用硬件實(shí)現(xiàn)。用軟件實(shí)現(xiàn)串行傳送大多采用循環(huán)移位指令將一個(gè)字節(jié)由高位到低位(或低位到高位)一位一位依次傳送,這種方法雖然簡(jiǎn)單但速度慢,而且大量占用CPU的時(shí)間,影響系統(tǒng)的性能。更為方便的實(shí)現(xiàn)方法是用硬件,目前微處理器串行接口常用的LSI 芯片是UART(通用異
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) UART FPGA
avant fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
