<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> b-pci

          基于FPGA與PCI總線的并行計(jì)算平臺設(shè)計(jì)實(shí)現(xiàn)

          •   當(dāng)前對于各種加密算法。除了有針對性的破解算法,最基本的思想就是窮舉密鑰進(jìn)行匹配,通常稱為暴力破解算法。由于暴力破解算法包含密鑰個數(shù)較多,遍歷的時間超過實(shí)際可接受的范圍。如果計(jì)算速度提高到足夠快。這種遍歷的算法因結(jié)構(gòu)設(shè)計(jì)簡便而具有實(shí)際應(yīng)用的前景。   PCI總線(外設(shè)互聯(lián)總線)與傳統(tǒng)的總線標(biāo)準(zhǔn)——ISA總線(工業(yè)標(biāo)準(zhǔn)結(jié)構(gòu)總線)相比,具有更高的傳輸率(132MBps)、支持32位處理器及DMA和即插即用等優(yōu)點(diǎn),用于取代ISA總線而成為目前臺式計(jì)算機(jī)的事實(shí)I/O總線標(biāo)準(zhǔn),在普通PC
          • 關(guān)鍵字: FPGA  PCI  

          基于MC9S12XET256的電動汽車UDS診斷儀設(shè)計(jì)

          • 本文結(jié)合當(dāng)前應(yīng)用廣泛的車載CAN總線UDS協(xié)議,在飛思卡爾的16位車載平臺MC9S12XET256上,實(shí)現(xiàn)了一款應(yīng)用于新能源電動汽車的UDS遠(yuǎn)程故障診斷儀。文章首先對系統(tǒng)使用的關(guān)鍵器件進(jìn)行了簡單說明,然后對接口電路進(jìn)行了描述,接著介紹了UDS診斷相關(guān)內(nèi)容,并且介紹了使用的具體場景,最后對設(shè)計(jì)進(jìn)行了總結(jié)。
          • 關(guān)鍵字: MC9S12XE  MG323-B  UDS診斷  TBOX  201506  

          一種低誤碼率的ADS-B接收機(jī)的設(shè)計(jì)

          • 針對廣播式自動相關(guān)監(jiān)控(ADS-B)接收機(jī)存在高誤碼率的問題,設(shè)計(jì)一種基于FPGA的ADS-B接收機(jī),通過ADC電路轉(zhuǎn)換解調(diào)后的模擬信號為數(shù)字信號,并利用FPGA的并行處理的特點(diǎn),采用流水線方式處理ADS-B信號;利用有關(guān)數(shù)字濾波和數(shù)字信號提取算法,計(jì)算得到ADS-B信息,并經(jīng)過PL2303HX發(fā)送電腦上位機(jī)中。實(shí)驗(yàn)結(jié)果證明,可以較好地完成1090MHz ES ADS-B信號的接收,實(shí)現(xiàn)了內(nèi)部數(shù)字信號濾波算法和CRC校驗(yàn),有效地降低設(shè)備的誤碼率。
          • 關(guān)鍵字: ADS-B  FPGA  1090MHz  201506  

          北美半導(dǎo)體B/B值 拔高到1.1

          •   即使英特爾、臺積電(2330)等半導(dǎo)體巨擘接連調(diào)降資本支出,國際半導(dǎo)體材料產(chǎn)業(yè)協(xié)會(SEMI)新公布3月北美半導(dǎo)體設(shè)備制造商訂單出貨比(B/B Ratio),逆勢攻高至1.1,追平去年6月以來新高,讓市場對于今年半導(dǎo)體產(chǎn)業(yè)的景氣稍稍松了口氣。   而在B/B值走揚(yáng)激勵下,今日半導(dǎo)體族群也多翻揚(yáng),臺積電、聯(lián)電(2303)、日月光(23110、世界(5347)等開盤都有1%左右的漲幅,設(shè)備股漢微科(3658)也呈現(xiàn)開高走高,一度從開盤的上漲20元迅速拉高至上漲120元,股價飛越2000元大關(guān)。   根
          • 關(guān)鍵字: 半導(dǎo)體  B/B  英特爾  

          Silicon Labs推出新型PCI Express緩沖器簡化數(shù)據(jù)中心時鐘設(shè)計(jì)

          •   為互聯(lián)網(wǎng)基礎(chǔ)設(shè)施提供高性能時鐘解決方案的領(lǐng)導(dǎo)廠商SiliconLabs(芯科實(shí)驗(yàn)室有限公司)今天宣布推出PCIExpress(PCIe)Gen1/2/3扇出緩沖器,此產(chǎn)品為包括服務(wù)器、存儲器和交換機(jī)在內(nèi)的數(shù)據(jù)中心應(yīng)用而設(shè)計(jì)。針對當(dāng)今領(lǐng)先的x86主板和服務(wù)器系統(tǒng),新型的Si5310x/11x/019 PCIe緩沖器是業(yè)內(nèi)最高能效的扇出緩沖器,有效擴(kuò)展了Silicon Labs不斷壯大的PCIe計(jì)時產(chǎn)品線。憑借靈活的輸出數(shù)量選項(xiàng),新型的PCIe緩沖器能夠完整滿足98%的基于x86的服務(wù)器/存儲器主板設(shè)計(jì)需
          • 關(guān)鍵字: Silicon Labs  緩沖器  PCI Express  

          基于多傳感器圖像融合的溫度場測試系統(tǒng)

          •   0 引言   發(fā)動機(jī)溫度場的測試是指對壁面溫度與高溫燃?xì)鉁u輪發(fā)動機(jī)燃燒室的熱端部件的測量。發(fā)動機(jī)熱端部件的使用壽命的長短與熱端部件溫度場的分布是否均勻有密切關(guān)系,因此必須對發(fā)動機(jī)溫度場進(jìn)行準(zhǔn)確地測試。   1 研究現(xiàn)狀   目前,國內(nèi)發(fā)動機(jī)生產(chǎn)和修理企業(yè)測試發(fā)動機(jī)某些零部件的溫度場主要有直接接觸法和人工判讀法。直接接觸法是用熱電偶來直接測試發(fā)動機(jī)的零部件溫度,如圖1(a)所示。但用該方法測量誤差大,且只能對某些點(diǎn)的溫度進(jìn)行測量,不能實(shí)現(xiàn)對整個溫度場的測量。人工判讀法是指發(fā)動機(jī)生產(chǎn)和修理企業(yè)利用示
          • 關(guān)鍵字: CCD  CMOS  PCI  

          PCI總線數(shù)據(jù)輸出板驅(qū)動程序的開發(fā)

          •   PCI(Perip heral Component Interconnect )是一種先進(jìn)的高性能32/64位局部總線,支持線性突發(fā)傳輸,數(shù)據(jù)最大傳輸率可達(dá)132MB/s。   同時,PCI總線存取延誤小,采用總線主控和同步操作,不受處理器限制,具有自動配置功能,非常適合于高速外設(shè)。所以,它正迅速取代原先的ISA總線成為微型計(jì)算機(jī)系統(tǒng)的主流總線。   隨著工業(yè)控制pci設(shè)備的增多,需要開發(fā)大量專用WDM驅(qū)動程序。鑒于直接用ddk開發(fā)驅(qū)動程序難度大,周期長,本文介紹了用DriverStudio套件開
          • 關(guān)鍵字: PCI  DriverStudio  驅(qū)動  

          基于USB3.0和FPGA的多串口傳輸系統(tǒng)設(shè)計(jì)

          •   多串口數(shù)據(jù)通信技術(shù)主要研究數(shù)據(jù)的多串口采集、存儲和處理。由于串口通信技術(shù)的廣泛應(yīng)用,使得多串口采集卡一直是研究的熱點(diǎn),從早期的基于PCI總線的多串口數(shù)據(jù)采集卡到后來的基于USB的多串口數(shù)據(jù)采集卡,以及現(xiàn)在的基于USB3.0的多串口數(shù)據(jù)采集卡。   PCI采集卡由于使用不方便,逐漸被淘汰,目前USB傳輸系統(tǒng)被廣泛應(yīng)用。USB2.0理論傳輸速度為480Mb/s,而USB3.0的傳輸速率可高達(dá)5Gb/s,且在USB2.0的基礎(chǔ)上又增加了超高速傳輸模式。本文設(shè)計(jì)的系統(tǒng)中有80個485傳輸通道,每個通道的速率
          • 關(guān)鍵字: USB3.0  FPGA  PCI  

          北美半導(dǎo)體出貨比年內(nèi)首度跌破榮枯線

          •   近日,國際半導(dǎo)體設(shè)備材料產(chǎn)業(yè)協(xié)會(SEMI)公布的北美地區(qū)9月的半導(dǎo)體設(shè)備訂單出貨比(Book-to-BillRatio,以下簡稱B/B值)為0.98。記者注意到,該數(shù)值之前已連續(xù)11個月高于1。而此次跌破1為今年來首度出現(xiàn)。   實(shí)際上,今年10月初,微芯科技調(diào)低了銷售預(yù)期并表示,在中國需求放緩帶動下,全球半導(dǎo)體行業(yè)需求將開始出現(xiàn)修正,微芯科技CEO稱,“另一輪行業(yè)修正已開始,這波調(diào)整將擴(kuò)散至整個行業(yè)。”   記者注意到,有長期跟蹤行業(yè)的分析師表示,雖然此次B/B值有所調(diào)
          • 關(guān)鍵字: 半導(dǎo)體  微芯科技  B/B  

          內(nèi)部設(shè)計(jì)精湛 11英寸MacBook Air拆解

          •        前不久蘋果發(fā)布了新一代MacBook Air筆記本。新品在外觀上沒有明顯變化,配置升級至Haswell,并采用了HD 5000核芯顯卡,提升明顯。此外,Air還采用了全新的固態(tài)硬盤,讀寫速度翻倍,內(nèi)置的802.11ac協(xié)議無線網(wǎng)卡也能讓它在網(wǎng)絡(luò)表現(xiàn)上更加出色。 繼之前的新MacBook Air 13英寸機(jī)型拆解之后,今天為大家奉上11英寸款的拆解。機(jī)器好不好,做工是否優(yōu)秀,升級空間如何,您看了拆解自然知曉。        新款MacBook Air的外觀基
          • 關(guān)鍵字: MacBook Air  Haswell  PCI-E  

          基于PEX8648交換芯片的數(shù)據(jù)處理模塊設(shè)計(jì)

          •   0 引言   PCI Express是第三代高性能IO總線,在總線結(jié)構(gòu)上采取了根本性的變革,主要體現(xiàn)在兩個方面:一是由并行總線轉(zhuǎn)變?yōu)榇锌偩€;二是采用點(diǎn)到點(diǎn)的互連。將原并行總線結(jié)構(gòu)中橋下面掛連設(shè)備的一條總線變成一條鏈路,一條鏈路可包含一條或多條通路,每條通路由兩對差分信號線組成雙單工的串行傳輸通道,沒有專用的數(shù)據(jù)、地址、控制和時鐘線,總線上各種事務(wù)組成信息包來傳送。點(diǎn)到點(diǎn)的互連方式使得每個設(shè)備由獨(dú)立的鏈路連接,獨(dú)享帶寬,這是提高傳輸速率的有效解決方案。   隨著數(shù)量不斷增長的PCIe處理單元和外設(shè)
          • 關(guān)鍵字: PCI Express  PEX8648  PowerPC8640  

          如何優(yōu)化PCIe 應(yīng)用中的時鐘分配

          •   PCI Express® (PCIe®) 是一項(xiàng)業(yè)界領(lǐng)先的標(biāo)準(zhǔn)輸入/輸出 (I/O) 技術(shù),是服務(wù)器、個人電腦以及其它應(yīng)用中最常用的 I/O 接口之一。該標(biāo)準(zhǔn)多年來不斷發(fā)展,以適應(yīng)更高的數(shù)據(jù)速率(見表 1)。第 3 代 PCIe 引入了全新的編碼方案,其可在不增加數(shù)據(jù)速率一倍的情況下,將數(shù)據(jù)吞吐量提升一倍。PCI-SIG 近期宣布推出的第 4 代 PCIe 具有 16 G 每秒傳輸 (GT/s) 的比特率。第 4 代的規(guī)范預(yù)計(jì)將在 2014 或 2015 年發(fā)布。 表 1:各代
          • 關(guān)鍵字: PCI Express  時鐘  RefClk  

          一種基于PCI交換的數(shù)據(jù)處理模塊設(shè)計(jì)

          •   摘要:PCI Express突破傳統(tǒng)總線,采用點(diǎn)到點(diǎn)的互連方式,每個設(shè)備都由獨(dú)立的鏈路連接,獨(dú)享帶寬,提高傳輸速率。PCIE交換和橋接器提供協(xié)議轉(zhuǎn)換能力為系統(tǒng)間的互連帶來了便捷的解決方案,同時豐富了整個應(yīng)用環(huán)境。本文基于PEX8648交換芯片設(shè)計(jì)實(shí)現(xiàn)了多PCIE設(shè)備互連的數(shù)據(jù)處理模塊,對其硬件結(jié)構(gòu)及軟件配置方法進(jìn)行了詳細(xì)介紹。   0 引言   PCI Express是第三代高性能IO總線,在總線結(jié)構(gòu)上采取了根本性的變革,主要體現(xiàn)在兩個方面:一是由并行總線轉(zhuǎn)變?yōu)榇锌偩€;二是采用點(diǎn)到點(diǎn)的互連。將原
          • 關(guān)鍵字: PCI Express  PEX8648  數(shù)據(jù)處理模塊  

          IDT 發(fā)布 1.5 伏特 PCI Express 時鐘緩沖器系列,實(shí)現(xiàn)行業(yè)領(lǐng)先的空間和節(jié)能

          •   集成元件技術(shù)公司 (IDT®)今天發(fā)布了業(yè)內(nèi)第一個 1.5 伏特 PCI Express (PCIe®) 緩沖器系列,擴(kuò)展了其領(lǐng)先的 PCIe 時鐘產(chǎn)品組合。 IDT 新的 U 系列超低功率 PCIe 緩沖器運(yùn)行在與流行的SoC 和現(xiàn)場可編程門陣列 (FPGA) 相同的供給電壓下,使得設(shè)計(jì)師能夠使用相同的電源軌,從而降低系統(tǒng)復(fù)雜性、實(shí)際大小和功耗。   9DBU 緩沖器提供 2 至 9 個輸出配置,可應(yīng)對幾乎任何 PCIe 應(yīng)用,支持非 PLL 扇出和 PLL 零延遲緩沖模式。  
          • 關(guān)鍵字: IDT  PCI Express  FPGA  

          一種基于通用型PCI接口的VHDL-CPLD設(shè)計(jì)

          •   用CPLD設(shè)計(jì)所構(gòu)成的CPI接口系統(tǒng)具有簡潔、可靠等優(yōu)點(diǎn),是一種行之有效的設(shè)計(jì)途徑。很多技術(shù)雜志和網(wǎng)站上,都有不少用CPLD設(shè)計(jì)PCI 常規(guī)傳輸系統(tǒng)的文章。但用這些方法在MzxPlusII、Fundition等環(huán)境下進(jìn)行模擬仿真時,其產(chǎn)生的時序往往與PCI規(guī)范有很大出入。雖然 Altera 等公司推出PCI核可以直接使用,但這樣的內(nèi)核占用CPLD資源較多,且能適配的器件種類少,同時價格也高,在實(shí)際設(shè)計(jì)應(yīng)用中有很大的局限性。因此,使用通用型CPLD器件設(shè)計(jì)簡易型PCI接口有很大的現(xiàn)實(shí)意義。在Compac
          • 關(guān)鍵字: PCI  VHDL-CPLD  Compact接口  
          共503條 7/34 |‹ « 5 6 7 8 9 10 11 12 13 14 » ›|

          b-pci介紹

          您好,目前還沒有人創(chuàng)建詞條b-pci!
          歡迎您創(chuàng)建該詞條,闡述對b-pci的理解,并與今后在此搜索b-pci的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();