<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cadence?

          Cadence擴充系統(tǒng)IP產品組合,推出NoC以優(yōu)化電子系統(tǒng)連接性

          • 楷登電子(美國Cadence公司)近日宣布擴充其系統(tǒng) IP 產品組合,新增了 Cadence? Janus? Network-on-Chip(NoC)。隨著當今計算需求的不斷提高,更大、更復雜的系統(tǒng)級芯片(SoC)和分解式多芯片系統(tǒng)在市場上迅速普及,硅組件內部和硅組件之間的數據傳輸變得越來越具有挑戰(zhàn)性,功率、性能和面積(PPA)受到了影響。Cadence Janus NoC 能夠以極低的延遲高效管理這些同步高速通信,幫助客戶以更低的風險更快地實現其 PPA 目標?!癈adence是IP和設計質量領域備受信
          • 關鍵字: Cadence  系統(tǒng)IP  NoC  電子系統(tǒng)連接性  

          AI如何賦能半導體產業(yè)發(fā)展?

          • 1956 年是公認的人工智能元年。這一年,在美國漢諾斯小鎮(zhèn)寧靜的達特茅斯學院中,舉行了一場影響深遠的研討會。在這次研討會上,參會成員討論了多項在當時的計算機技術水平都還沒有解決的問題。在這次頭腦風暴式的會議中,「人工智能」的概念第一次被提出,人工智能正式被看作一個獨立的研究領域。但受限于當時的計算機算力的限制,人工智能(Artificial Intelligence,簡稱 AI)始終沒有走到前臺應用。隨著摩爾定律的發(fā)展,芯片的集成度越來越高,計算能力也得到了空前的發(fā)展??v觀人工智能的發(fā)展歷程,一個顯著的特
          • 關鍵字: Cadence  人工智能  

          Cadence和NVIDIA合作生成式AI項目 加速應用創(chuàng)新

          • Cadence Design Systems宣布.擴大與 NVIDIA 在 EDA、系統(tǒng)設計和分析、數字生物學(Digital Biology)和AI領域的多年合作,推出兩種革命性解決方案,利用加速運算和生成式AI重塑未來設計。首先,Cadence Reality 數字雙生平臺是業(yè)界首創(chuàng)的全面數字雙生解決方案,可促進跨多個產業(yè)的數據中心的設計、模擬和優(yōu)化的加速。 該平臺虛擬化整個數據中心,并利用AI、高效能運算(HPC)和實體仿真,顯著提高數據中心能源效率高達30%。Cadence Reality 平臺與
          • 關鍵字: Cadence  NVIDIA  生成式AI  

          顛覆性Cadence Reality數字孿生平臺為人工智能時代的數據中心設計帶來變革

          • 楷登電子(美國Cadence公司)近日推出業(yè)界首個全面的AI驅動數字孿生解決方案,旨在促進數據中心的可持續(xù)發(fā)展及現代化的設計,標志著在優(yōu)化數據中心能效和運營能力方面取得了重大飛躍。革命性的Cadence? Reality?數字孿生平臺將整個數據中心虛擬化,并利用AI、高性能計算(HPC)和基于物理的仿真,能顯著提高數據中心能效,最高可達30%。該創(chuàng)新平臺將幫助數據中心設計人員和運營商應對現代數據中心系統(tǒng)的復雜性,特別是解決因數據中心計算和冷卻資源使用效率低下而導致的滯留容量問題,以及在電力日益稀缺的時代處
          • 關鍵字: Cadence Reality  數字孿生平臺  數據中心設計  

          EDA領域又出現一件收購案

          • 近年EDA企業(yè)Cadence的收購動作頻頻,去年該公司剛宣布收購英國EDA公司Pulsic以及Intrinsix公司,擴展其產品組合,今年開始,該公司的收購步伐仍未停。當地時間3月5日,Cadence宣布,已達成收購BETA CAE Systems International AG(BETA CAE)的最終協議。根據最終協議條款,Cadence將為此次交易支付約12.4億美元,其中60%以現金支付,40%通過向現有BETA CAE股東發(fā)行Cadence普通股支付。結合此次交易,Cadence預計將
          • 關鍵字: EDA  收購案  Cadence  

          Cadence擴充Tensilica Vision產品線,新增毫米波雷達加速器及針對汽車應用優(yōu)化的新款DSP

          • 內容提要●? ?單個 DSP 用于嵌入式視覺、雷達、激光雷達和 AI 處理,在性能提升的前提下,帶來顯著的面積優(yōu)化、功耗和成本的降低●? ?針對 4D 成像雷達工作負載,新增的雷達加速器功能可提供高度可編程的硬件解決方案,顯著提升性能●? ?專為多傳感器汽車、無人機、機器人和自動駕駛汽車系統(tǒng)設計中的傳感器融合處理而設計楷登電子(美國 Cadence 公司)近日宣布擴充其 Tensilica IP 產品陣容,以應對不斷增長的汽車傳感器融合應用計算需
          • 關鍵字: Cadence  Tensilica Vision  毫米波雷達加速器  DSP  

          Cadence推出全新數字孿生平臺Millennium Platform

          • 內容提要●? ?顛覆性的專用軟硬件加速平臺;利用 GPU 和 CPU 計算以及專有軟件算法,提高準確度、速度和規(guī)模的同時,帶來高達 100 倍的設計效率提升●? ?與傳統(tǒng) HPC 相比,支持 GPU-resident 模式的求解器可將仿真能效顯著提高 20 倍●? ?將數字孿生、人工智能和 HPC 技術相結合,為汽車、航空航天、能源、葉輪機械和數據中心提供更優(yōu)的多物理場仿真解決方案●? ?利用創(chuàng)新的生成式人工智能技術,進一步加
          • 關鍵字: Cadence  數字孿生平臺  Millennium Platform  

          Cadence 推出新版 Palladium Z2 應用,率先支持四態(tài)硬件仿真和混合信號建模技術來加速 SoC 驗證

          • 內容提要· 四態(tài)硬件仿真應用可加速需要 X 態(tài)傳播的仿真任務· 實數建模應用可加速混合信號設計軟件仿真· 動態(tài)功耗分析應用可將復雜 SoC 的功耗分析任務加快 5 倍 中國上海,2024 年 1 月 22 日 —— 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出一套新的應用,可顯著增強旗艦產品 Palladium? Z2 Enterprise Emulation System 的功能。這些針對特定領域的應用可
          • 關鍵字: Cadence  Palladium Z2  四態(tài)硬件仿真  混合信號建模  SoC驗證  

          從L1~L5自動駕駛芯片發(fā)生了哪些變化?

          • 2018 年,汽車行業(yè)“缺芯”潮來得猝不及防,而后波及所有電子元器件品類,自此汽車電子“一芯難求”成為街頭巷尾熱議的話題。今天,我們看到經過幾年的上游擴產,疊加近期汽車終端市場的不景氣因素,缺芯現象得到明顯緩解,僅剩下少部分主控芯片依舊維持長交付周期的狀態(tài)。汽車電動化、智能化下的增量市場相當可觀回顧過去,真的只是電子供應鏈市場周期性波動帶來的“缺芯”問題嗎?回答是否定的,究其最深層的原因,還是汽車電動化、智能化趨勢下電子電氣架構變革帶來的增量市場上升速度太快,導致車規(guī)級芯片市場供不應求,從而產生“缺芯+漲
          • 關鍵字: 自動駕駛芯片  Cadence  Tensilica  

          DDR5時代來臨,新挑戰(zhàn)不可忽視

          • 在人工智能(AI)、機器學習(ML)和數據挖掘的狂潮中,我們對數據處理的渴求呈現出前所未有的指數級增長。面對這種前景,內存帶寬成了數字時代的關鍵“動脈”。其中,以雙倍數據傳輸速率和更高的帶寬而聞名的 DDR(Double Data Rate)技術作為動態(tài)隨機存取存儲器(DRAM)的重要演進,極大地推動了計算機性能的提升。從 2000 年第一代 DDR 技術誕生,到 2020 年 DDR5,每一代 DDR 技術在帶寬、性能和功耗等各個方面都實現了顯著的進步。如今,無論是 PC、筆電還是人工智能,各行業(yè)正在加
          • 關鍵字: DDR5  Cadence  Sigrity X  

          Cadence推出面向硅設計的全新Neo NPU IP和NeuroWeave SDK,加速設備端和邊緣AI性能及效率

          • ●? ?Neo NPU可有效地處理來自任何主處理器的負載,單核可從 8 GOPS 擴展到 80 TOPS,多核可擴展到數百 TOPS●? ?AI IP可提供業(yè)界領先的 AI 性能和能效比,實現最佳 PPA 結果和性價比●? ?面向廣泛的設備端和邊緣應用,包括智能傳感器、物聯網、音頻/視覺、耳戴/可穿戴設備、移動視覺/語音 AI、AR/VR 和 ADAS●? ?全面、通用的 NeuroWeave SDK 可通過廣泛的 Caden
          • 關鍵字: Cadence  Neo NPU IP  NeuroWeave SDK  

          Cadence推出新一代可擴展Tensilica處理器平臺,推動邊緣普適智能取得新進展

          • 中國上海,2023 年 8 月 4 日 —— 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出 Cadence? Tensilica? Xtensa? LX8 處理器平臺,作為其業(yè)界卓越的 Xtensa LX 處理器系列第 8 代產品的基礎。Xtensa LX8 處理器提供了重要的新功能,旨在滿足基于處理器的 SoC 設計不斷高漲的系統(tǒng)級性能和 AI 需求,同時為客戶提供經過能效優(yōu)化的 Tensilica IP 解決方案。這些性能增強順應了汽車、消費電子和深度嵌入式計算領域的邊緣
          • 關鍵字: Cadence  Tensilica  

          用于蜂窩式物聯網應用的多波段有源天線調諧器

          • 自從便攜式電話在 20 世紀 80 年代問世以來,新的無線電技術不斷更迭,移動通信行業(yè)呈現爆炸式增長。伴隨每一代無線電技術的問世,都涌現出了新的服務和業(yè)務機會,引領了所謂的“第三次通信浪潮”。由 5G 和未來 6G 技術賦能的技術革新將為更多行業(yè)和社會新型服務提供支持,直到 2030 年及以后(圖 1)。自從便攜式電話在 20 世紀 80 年代問世以來,新的無線電技術不斷更迭,移動通信行業(yè)呈現爆炸式增長。伴隨每一代無線電技術的問世,都涌現出了新的服務和業(yè)務機會,引領了所謂的“第三次通信浪潮”。由 5G 和
          • 關鍵字: Cadence  物聯網  天線調諧器  

          Cadence推出Joules RTL Design Studio,將RTL生產力和結果質量提升到新的高度

          • ·? ?將 RTL 收斂速度加快 5 倍,結果質量改善 25%·? ?RTL 設計師可快速準確地了解物理實現指標,根據提供的指引有效提升 RTL 性能·? ?與 Cadence Cerebrus 和 Cadence JedAI Platform 集成,實現 AI 驅動的 RTL 優(yōu)化中國上海,2023 年 7 月 17 日 —— 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出 Cadence? Joules? RTL
          • 關鍵字: Cadence  RTL  
          共352條 1/24 1 2 3 4 5 6 7 8 9 10 » ›|
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();