EEPW首頁(yè) >>
主題列表 >>
cpci
cpci 文章 進(jìn)入cpci技術(shù)社區(qū)
基于CPCI的嵌入式單板計(jì)算機(jī)電源方案設(shè)計(jì)
- 嵌入式運(yùn)行速度高,系統(tǒng)較復(fù)雜,常常集成超大規(guī)模FPGA器件、DSP器件、DDR存儲(chǔ)器以及各種接口電路。這對(duì)電源的輸出電壓值、功耗、電壓精度、上電順序以及電源完整性提出更高的要求。這里介紹一種基于CPCI的嵌入式單板
- 關(guān)鍵字: 電源 方案設(shè)計(jì) 計(jì)算機(jī) 單板 CPCI 嵌入式 基于
基于CPCI和光纖接口的數(shù)據(jù)采集卡設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:設(shè)計(jì)了一套基于CPCI總線,PCI9054橋接芯片和可編程邏輯器件(FPGA)的高速數(shù)據(jù)采集卡。FPGA作為本地主控芯片,根據(jù)工控機(jī)經(jīng)PCI9054轉(zhuǎn)發(fā)的采集命令,通過(guò)光纖接口實(shí)現(xiàn)與雷達(dá)接收機(jī)的通信。采用高速RAM緩存數(shù)據(jù),采
- 關(guān)鍵字: CPCI 光纖接口 數(shù)據(jù)采集卡
基于CPCI總線的多片ADSP-TS201引導(dǎo)設(shè)計(jì)
- 基于CPCI總線的多片ADSP-TS201引導(dǎo)設(shè)計(jì),摘要:分析了ADI公司TigerSHARC系列數(shù)字信號(hào)處理器ADSP-TS201的引導(dǎo)方式,設(shè)計(jì)實(shí)現(xiàn)了基于該DSP處理器的某雷達(dá)信號(hào)處理機(jī)的自動(dòng)引導(dǎo)方案。與其他加載方式相比,該引導(dǎo)方案采用CPCI總線向板卡傳輸引導(dǎo)代碼,進(jìn)而通過(guò)鏈
- 關(guān)鍵字: 引導(dǎo) 設(shè)計(jì) ADSP-TS201 總線 CPCI 基于
PCI9656實(shí)現(xiàn)與CPCI總線通信的雷達(dá)信號(hào)處理板
- PCI9656實(shí)現(xiàn)與CPCI總線通信的雷達(dá)信號(hào)處理板,本文在詳細(xì)闡述處理板的整體結(jié)構(gòu)和DSP與PCI9656的接口電路設(shè)計(jì)原理的基礎(chǔ)上,提出一種ADSP—TS201基于橋芯片PCI9656實(shí)現(xiàn)與CPCI總線通信的雷達(dá)信號(hào)處理板的設(shè)計(jì)方案,實(shí)現(xiàn)RocketIO到DSP數(shù)據(jù)的高速傳輸,它克服了
- 關(guān)鍵字: 雷達(dá) 信號(hào)處理 通信 總線 實(shí)現(xiàn) CPCI PCI9656
CPCI總線實(shí)現(xiàn)實(shí)時(shí)圖像信號(hào)處理平臺(tái)設(shè)計(jì)
- CPCI總線實(shí)現(xiàn)實(shí)時(shí)圖像信號(hào)處理平臺(tái)設(shè)計(jì),DSP+FPGA混用設(shè)計(jì) 為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復(fù)雜、運(yùn)算速度高、尋址靈活、通信能力強(qiáng)大的要求。所以,我們選擇指令周期短
- 關(guān)鍵字: 信號(hào)處理 平臺(tái) 設(shè)計(jì) 圖像 實(shí)時(shí) 總線 實(shí)現(xiàn) CPCI
基于FPGA實(shí)現(xiàn)的CPCI數(shù)據(jù)通信
- 本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過(guò)Verilog HDL語(yǔ)言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫,從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。高速數(shù)據(jù)傳輸技術(shù)是現(xiàn)代信息技術(shù)的前沿科技
- 關(guān)鍵字: 數(shù)據(jù)通信 CPCI 實(shí)現(xiàn) FPGA 基于
CPCI數(shù)據(jù)總線接口的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要 通過(guò)在FPGA中編寫Verilog HDL語(yǔ)言控制CPCI協(xié)議轉(zhuǎn)換芯片,從而實(shí)現(xiàn)與CPCI總線之間的高速通信。實(shí)驗(yàn)結(jié)果證明,該設(shè)計(jì)方案工作穩(wěn)定、傳輸速度快、數(shù)據(jù)準(zhǔn)確,并可擴(kuò)展到其他需要通過(guò)CPCI總線的嵌入式系統(tǒng)中。
關(guān)鍵 - 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 接口 總線 數(shù)據(jù) CPCI
基于CPCI總線的智能AD,DA模塊設(shè)計(jì)
- 基于CPCI總線的智能AD,DA模塊設(shè)計(jì), 在工業(yè)控制領(lǐng)域,為了實(shí)現(xiàn)采集和控制功能,經(jīng)常會(huì)使用到A/D,D/A模塊。在實(shí)際使用中A/D,D/A模塊和主機(jī)之間通信方式可以有很多選擇。比如RS 232,RS 422,網(wǎng)絡(luò)等接口方式。在該設(shè)計(jì)中A/D,D/A模塊通過(guò)CPCI總線與主機(jī)通信,通過(guò)A/D接口采集數(shù)據(jù),經(jīng)過(guò)伺服控制軟件處理,輸出模擬量驅(qū)動(dòng)執(zhí)行機(jī)構(gòu)。
- 關(guān)鍵字: DA 模塊 設(shè)計(jì) AD 智能 CPCI 總線 基于
cpci介紹
一、CPCI簡(jiǎn)介
Compact PCI(Compact Peripheral Component Interconnect)簡(jiǎn)稱CPCI,中文又稱緊湊型PCI,是國(guó)際工業(yè)計(jì)算機(jī)制造者聯(lián)合會(huì)(PCI Industrial Computer Manufacturer's Group,簡(jiǎn)稱PICMG)于1994提出來(lái)的一種總線接口標(biāo)準(zhǔn)。是以PCI電氣規(guī)范為標(biāo)準(zhǔn)的高性能工業(yè)用總線。CPCI的C [ 查看詳細(xì) ]
相關(guān)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473