<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          羅姆推出FPGA用電源穩(wěn)壓器及模塊

          • 羅姆推出FPGA用電源穩(wěn)壓器及模塊, 近年來,電子設(shè)備(應(yīng)用)的多樣化與高性能化以驚人的速度不斷發(fā)展??梢哉f,這種趨勢使各產(chǎn)品的開發(fā)周期縮短,并給半導(dǎo)體技術(shù)帶來了巨大的發(fā)展空間。在這種背景下,被稱為FPGA的LSI為電子設(shè)備的開發(fā)作出了巨大貢獻(xiàn),
          • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  

          一種基于FPGA的分布式光纖檢測系統(tǒng)的設(shè)計

          • 傳統(tǒng)的光纖檢測系統(tǒng)大都是基于MCU架構(gòu)來實現(xiàn)的,雖然MCU系統(tǒng)或DSP處理器在數(shù)字信號處理方面功能強(qiáng)大,但難以完成大量實時數(shù)據(jù)的采集,因采樣點(diǎn)少
          • 關(guān)鍵字: FPGA  分布式  光纖檢測    

          FPGA實戰(zhàn)演練邏輯篇3:FPGA與CPLD

          • 盡管很多人聽說過FPGA和CPLD,但是關(guān)于FPGA與CPLD之間的區(qū)別,了解的人可能不是很多。雖然FPGA與CPLD都是“可反復(fù)編程的邏輯器件”,但是在技術(shù)上
          • 關(guān)鍵字: FPGA  實戰(zhàn)演練  CPLD  

          嵌入式高速固態(tài)存儲器的組成原理與設(shè)計實現(xiàn)

          • 信息化時代的到來,使得信息和數(shù)據(jù)成為推動社會發(fā)展的主要因素,對于數(shù)據(jù)的處理提出了更高的要求。為了適應(yīng)時代發(fā)展的需求,現(xiàn)代數(shù)據(jù)信息處理
          • 關(guān)鍵字: 固態(tài)存儲器  嵌入式  FPGA  

          一種車載視頻處理模塊的設(shè)計與實現(xiàn)

          • 一種車載視頻處理模塊的設(shè)計與實現(xiàn), 當(dāng)前車載電子系統(tǒng)的綜合化程度隨著計算機(jī)和電子技術(shù)的發(fā)展不斷提高,對視頻處理的綜合化要求也不斷提高,如何對多種外視頻源進(jìn)行處理與對輸出通路進(jìn)行控制,是車載視頻處理中面臨的越來越突出的問題。本文討論的重點(diǎn)
          • 關(guān)鍵字: 車載  FPGA  DSP  

          基于CPLD實現(xiàn)QPSK調(diào)制電路的設(shè)計

          • QPSK是數(shù)字通信系統(tǒng)中一種常用的多進(jìn)制調(diào)制方式。其調(diào)制的基本原理:對輸入的二進(jìn)制序列按每兩位碼元分為一組,用載波的四種相位表征它們。實際
          • 關(guān)鍵字: QPSK調(diào)制  CPLD  

          Zynq-7000的柔性直流輸電橋臂控制器設(shè)計

          • Zynq-7000的柔性直流輸電橋臂控制器設(shè)計, 引言柔性直流輸電技術(shù)是基于電壓源換流器(VSC)的新一代直流輸電技術(shù),通過控制IGBT的通斷來實現(xiàn)子模塊投切狀態(tài)的轉(zhuǎn)換。閥控系統(tǒng)的橋臂控制器根據(jù)接收到的子模塊16位電容電壓和32位狀態(tài)信息,生成子模塊控制指令,并
          • 關(guān)鍵字: Xilinx Zynq-7000  FPGA  ARM  AXI4  Linux  橋臂控制器  

          基于MAX 7 0 0 0A與CYUSB3014的USB3.0數(shù)據(jù)采集系統(tǒng)

          • 基于MAX 7 0 0 0A與CYUSB3014的USB3.0數(shù)據(jù)采集系統(tǒng)的設(shè)計, 0 引言目前高速數(shù)據(jù)采集技術(shù)越來越得到人們的重視,傳統(tǒng)的USB 2.0采集平臺理論帶寬只有480 Mbps,實際傳輸能力只有30 Mb/s左右,而USB 3.0采集平臺理論帶寬達(dá)到了5Gbps,能有效解決USB2.0采集系統(tǒng)的缺陷。目前一些
          • 關(guān)鍵字: USB3.0  CPLD  CYUSB3014  數(shù)據(jù)采集  

          一種通用基于CPLD實現(xiàn)的CAN接口連接設(shè)計

          • 一種通用基于CPLD實現(xiàn)的CAN接口連接設(shè)計, 摘要:介紹一種基于CPLD實現(xiàn)的DSP或ARM處理器與CAN總線控制器SJA1000接口連接設(shè)計。通常DSP或ARM處理器都有獨(dú)立的地址和數(shù)據(jù)總線,而SJA1000采用的是地址、數(shù)據(jù)分時復(fù)用總線,它們不能直接連接。該設(shè)計主要是通過CP
          • 關(guān)鍵字: CPLD  CAN控制器  SJA1000T  ARM  DSP  微處理器  

          基于變換采樣的超寬帶接收機(jī)設(shè)計

          • 基于變換采樣的超寬帶接收機(jī)設(shè)計, 在高精度UWB定位系統(tǒng)中,目標(biāo)信號是超短脈寬的脈沖,有很寬的帶寬,為了對這種寬帶信號進(jìn)行處理,我們要求如下兩個條件。1)設(shè)計應(yīng)該實現(xiàn)超高的采樣率。對于UWB定位系統(tǒng),恢復(fù)較好的脈沖波形以獲得較高時間分辨率信息
          • 關(guān)鍵字: 變換采樣  FPGA  可編程延時芯片  ADC  UWB  接收機(jī)  

          為高性能FPGA平臺選擇最佳存儲器

          • 在演算法交易領(lǐng)域的最新進(jìn)展是導(dǎo)入一些更低延遲的解決方案,其中最佳的方式是使用FPGA搭建的客制硬體。這些FPGA硬體可說是硬編碼ASIC的極致性能和CP
          • 關(guān)鍵字: 高性能  FPGA  平臺  存儲器  

          一種FPGA單粒子軟錯誤檢測電路設(shè)計

          • 摘要:分析了FPGA器件發(fā)生單粒子效應(yīng)的空間分布特性,設(shè)計并實現(xiàn)了一種面向FPGA單粒子軟錯誤的檢測電路。將該電路放置在FPCA待檢測電路的附近,利
          • 關(guān)鍵字: FPGA  空間分布特性  單粒子效應(yīng)  軟錯誤  檢測電路  

          一種CORDIC協(xié)處理器核的設(shè)計與實現(xiàn)

          • 一種CORDIC協(xié)處理器核的設(shè)計與實現(xiàn), 隨著航天技術(shù)的發(fā)展,航天任務(wù)對于導(dǎo)航計算機(jī)的性能要求越來越高。導(dǎo)航計算機(jī)除了要對傳感器數(shù)據(jù)進(jìn)行采集,與控制系統(tǒng)進(jìn)行實時通訊,還要能進(jìn)行實時的計算。盡管目前航天任務(wù)中使用的處理器芯片性能越來越強(qiáng),但大多
          • 關(guān)鍵字: FPGA  IP核  CORDIC  協(xié)處理器  

          EDA環(huán)境銜接測量軟件 電子產(chǎn)品開發(fā)周期大幅縮短

          • 消費(fèi)性電子產(chǎn)品汰換周期越來越短,且功能復(fù)雜度不斷提高,使得系統(tǒng)研發(fā)人員面臨縮短產(chǎn)品開發(fā)時間的嚴(yán)峻挑戰(zhàn)。所幸,現(xiàn)今自動化測試系統(tǒng)已開始
          • 關(guān)鍵字: 測試系統(tǒng)  微處理器  FPGA  

          微軟計劃以FPGA提升數(shù)據(jù)中心服務(wù)器效能

          • 微軟計劃以FPGA提升數(shù)據(jù)中心服務(wù)器效能, 微軟(Microsoft)正探索將現(xiàn)場可編程閘陣列(FPGA)導(dǎo)入其資料中心伺服器的可能性。雖然目前這還只是一個初步的概念,但它可望緩減目前在網(wǎng)路效能所面臨的挑戰(zhàn)。微軟伺服器工程副總裁Kushagra Vaid在日前舉行的Linley
          • 關(guān)鍵字: 微軟  FPGA  IP  嵌入式  PLD  CPLD  SoC  
          共6999條 117/467 |‹ « 115 116 117 118 119 120 121 122 123 124 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();