EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于DSP和FPGA的大尺寸激光數(shù)控加工系統(tǒng)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP FPGA 激光數(shù)控加工
FPGA牛人的經(jīng)驗(yàn)分享
- 這里我談?wù)勎业囊恍┙?jīng)驗(yàn)和大家分享,希望能對(duì)IC設(shè)計(jì)的新手有一定的幫助,能使得他們能少走一些彎路! 在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會(huì)有些不同。在A領(lǐng)域的一個(gè)好的IC設(shè)計(jì)者也許會(huì)花很長(zhǎng)時(shí)間去熟悉
- 關(guān)鍵字: FPGA 經(jīng)驗(yàn)分享
循環(huán)冗余校驗(yàn)碼的單片機(jī)及CPLD實(shí)現(xiàn)
- 1 基本原理串行數(shù)據(jù)的差錯(cuò)檢驗(yàn)是保證數(shù)據(jù)正確的必要手段,通常采用奇遇校驗(yàn)法和循環(huán)冗余校驗(yàn)法。這兩種方法都是通過(guò)冗余數(shù)據(jù)來(lái)提供必要信息。奇偶校驗(yàn)法適用于以字節(jié)為單位數(shù)據(jù)傳輸。例如用偶校驗(yàn)傳送1個(gè)ASCII字符時(shí)
- 關(guān)鍵字: 實(shí)現(xiàn) CPLD 單片機(jī) 校驗(yàn) 循環(huán)
基于DSP和FPGA構(gòu)建的多普勒測(cè)量系統(tǒng)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP FPGA 多普勒測(cè)量系統(tǒng)
基于FPGA的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)電路設(shè)計(jì)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP FPGA 紅外 實(shí)時(shí)圖像處理
SDH中E1接口分接復(fù)用器VHDL設(shè)計(jì)及FPGA實(shí)現(xiàn)
- 摘要:介紹了SDH系統(tǒng)中的接口電路--數(shù)字分接復(fù)用器的VHDL設(shè)計(jì)及FPGA實(shí)現(xiàn)。該分接復(fù)用器電路用純數(shù)字同步方...
- 關(guān)鍵字: 分接復(fù)用器、狀態(tài)轉(zhuǎn)移圖、VHDL FPGA
基于CPLD的驅(qū)動(dòng)數(shù)碼顯示電路設(shè)計(jì)案例
- 基于CPLD的驅(qū)動(dòng)數(shù)碼顯示電路設(shè)計(jì)案例,顯示原理:
八段數(shù)碼顯示管如圖1.1 所示,八段數(shù)碼管每一段為一發(fā)光二極管,共有a~g 以及小數(shù)點(diǎn)dp 八個(gè)發(fā)光二極管。將八段數(shù)碼管中的每個(gè)二極管的陰極并聯(lián)在一起,組成公共陰極端。這樣把共陰極管腳接地,此時(shí) - 關(guān)鍵字: 電路設(shè)計(jì) 案例 顯示 數(shù)碼 CPLD 驅(qū)動(dòng) 基于
基于DSP和CPLD的低壓斷路器智能控制系統(tǒng)的設(shè)計(jì)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP 低壓斷路器 CPLD 智能控制系統(tǒng)
FPGA實(shí)現(xiàn)多處理器解決方案
- FPGA實(shí)現(xiàn)多處理器解決方案,尋求高性能處理能力的嵌入式設(shè)計(jì)人員在成本、性能、功耗上,不可避免的面臨類似“百慕大三角”的困境,無(wú)法同時(shí)實(shí)現(xiàn)三者的最佳組合,而只能達(dá)到其中的兩個(gè)目標(biāo)。定制ASIC設(shè)計(jì)適用于那些能夠負(fù)擔(dān)得起時(shí)間、費(fèi)用
- 關(guān)鍵字: 解決方案 處理器 實(shí)現(xiàn) FPGA
Altera率先交付高性能28-nmFPGA量產(chǎn)芯片
- Altera公司今天宣布,開(kāi)始交付業(yè)界第一款高性能28-nm FPGA量產(chǎn)芯片。Stratix? V FPGA是唯一使用TSMC 28HP工藝制造的FPGA,比競(jìng)爭(zhēng)解決方案高出一個(gè)速率等級(jí)。Altera高端FPGA的性能優(yōu)勢(shì)結(jié)合其前沿工藝技術(shù)和功能優(yōu)勢(shì),使得Stratix V FPGA能夠在各類市場(chǎng)上替代ASIC和ASSP,超越競(jìng)爭(zhēng)FPGA。Stratix V FPGA系列已經(jīng)有8個(gè)型號(hào)開(kāi)始量產(chǎn)。 Altera于2011年4月開(kāi)始發(fā)售業(yè)界第一款高端28-nm FPGA工程樣片,在不到一年
- 關(guān)鍵字: Altera FPGA 28nm
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473