<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          NI推出新型可自定義的I/O模塊

          •   美國國家儀器有限公司(簡稱NI)推出4種用于PXI平臺的新型R系列?I/O模塊,這些模塊都配備了高性能的Xilinx?Virtex?-5現(xiàn)場可編程門陣列(FPGA)芯片。NI?PXI-7841R,?PXI-7842R,?PXI-7851R?和PXI-7852R模塊具有8個模擬輸入、8個模擬輸出和96個數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設備快3.5倍以上。這些新型模塊為工程師和科學家們提供了即時可用的硬件;不僅如此,這
          • 關鍵字: NI  I/O模塊  FPGA  LabVIEW  

          Altera發(fā)布業(yè)界首款40nmFPGA

          •   Altera公司近日發(fā)布了業(yè)界首款40nmFPGA(現(xiàn)場可編程門陣列)和HardCopyASIC(專用集成電路)。兩者都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。   StratixIV系列有680K邏輯單元,比Altera的StratixIII系列高兩倍,是目前市場上密度最大的FPGA。器件滿足了眾多市場對各種高端應用的需求,例如無線和有線通信、廣播和ASIC原型開發(fā)等。
          • 關鍵字: Altera  40nm  FPGA  

          基于FPGA的PCB測試機硬件電路設計

          •   引言   PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復以上步驟多次,即可實現(xiàn)對整個電路板的測試。   由于被測試的點數(shù)比較多, 一般測試機都在2048點以上,測試控制電路比較復雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設計。   硬件控制系統(tǒng)   測試過程是在上位計算機的控制下
          • 關鍵字: FPGA  PCB  硬件電路  測試機  

          基于最佳接收的UART的設計與實現(xiàn)

          •   在嵌入式系統(tǒng)設計中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實現(xiàn)系統(tǒng)控制信息或低速數(shù)據(jù)信息的傳輸,而UART所采用的奇偶校驗方式不具備前向糾錯能力,檢錯能力也有限,所以在設計UART時要盡可能提高其抗干擾能力,以加強系統(tǒng)的可靠性。   1 基于最佳接收的UART   目前UART中的接收器多采用如圖1所示的設計。           同步模塊
          • 關鍵字: UART  最佳接收  FPGA  同步模塊  邏輯優(yōu)化  

          用雙端口RAM實現(xiàn)與PCI總線接口的數(shù)據(jù)通訊

          •   采用雙端口RAM實現(xiàn)DSP與PCI總線芯片之間的數(shù)據(jù)交換接口電路。   提出了一種使用CPLD解決雙端口RAM地址譯碼和PCI接口芯片局部總線仲裁的的硬件設計方案,并給出了PCI總線接口芯片寄存器配置實例,介紹了軟件包WinDriver開發(fā)設備驅(qū)動程序的具體過程。   隨著計算機技術的不斷發(fā)展,為滿足外設間以及外設與主機間的高速數(shù)據(jù)傳輸,Intel公司于1991年提出了PCI總線概念。PCI總線是一種能為主CPU及外設提供高性能數(shù)據(jù)通訊的總線,其局部總線在33MHz總線時鐘、32位數(shù)據(jù)通路時,數(shù)據(jù)
          • 關鍵字: RAM  DSP  PCI總線  CPLD  數(shù)據(jù)通訊  

          FPGA競爭好像在演戲(下)

          •   你是否有過這樣的經(jīng)歷:見到一個人后,整個世界一下子明亮起來。所謂的“華堂升輝”、人們所說的“光彩照人”,連又聾又瞎的海倫?凱勒都說“點亮了我心中的明燈”。   如果你還沒有這樣的經(jīng)歷,建議你去接觸一下FPGA界的人士吧!在半導體業(yè)的星光大道上,F(xiàn)PGA行業(yè)絕對是個群星燦爛的領域。激發(fā)你獲得靈感。   筆者多年前去美國參加一個會議,整日浸泡在英語的海洋中,非常boring。因此當采訪了A公司和Q公司的市場人員,深受震撼。他們都是高大健美,高高的鼻梁,深邃的眼睛,年齡三、四十,你隨便提
          • 關鍵字: FPGA  半導體  

          FPGA競爭好像在演戲(中)

          •   辭職頻繁   一個月前,X公司的VP來京和記者朋友們親切交談、共進午餐,大談X公司的發(fā)展前途,由于出差在外而沒有機會赴此盛宴的媒體人都十分惋惜??蓻]想到幾周后,他卻悄然辭職了。   兩年前,A公司負責中國業(yè)務的B總來京慷慨激昂地講演,展望FPGA美好的未來,回去后記者賣力地寫稿稱頌。但是令人費解的是,幾個月后在處理另一篇邀請函時,發(fā)現(xiàn)B總怎么成了另一家新公司的老總?打電話一問,才知道B君已辭職,自己創(chuàng)辦了這家公司。   “投敵叛變”   最令人難以理解的是,互相跳到競爭
          • 關鍵字: FPGA  半導體  

          NI推出4種用于PXI平臺的新型R系列I/O模塊

          •   2008年5月,美國國家儀器有限公司(簡稱NI)推出4種用于PXI平臺的新型R系列 I/O模塊,這些模塊都配備了高性能的Xilinx Virtex-5現(xiàn)場可編程門陣列(FPGA)芯片。NI PXI-7841R, PXI-7842R, PXI-7851R 和PXI-7852R模塊具有8個模擬輸入、8個模擬輸出和96個數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設備快3.5倍以上。這些新型模塊為工程師和科學家們提供了即時可用的硬件;不僅如此,這些硬件還可通過NI LabVIEW FPGA軟件進行圖
          • 關鍵字: NI  I/O模塊  FPGA  嵌入式  設計  

          Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC

          • ?  為幫助設計人員提高集成度,進一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價,具有1330萬邏輯門。Alte
          • 關鍵字: Altera  40-nm FPGA   ASIC  

          一種ARM+DSP協(xié)作架構(gòu)的FPGA驗證實現(xiàn)

          •   介紹了以ARM+DSP體系結(jié)構(gòu)為基礎的FPGA實現(xiàn)。在其上驗證應用算法,實現(xiàn)了由ARM負責對整個程序的控制,由DSP負責對整個程序的計算,最大程度地同時發(fā)揮了ARM和DSP的各自優(yōu)勢。   ARM通用CPU及其開發(fā)平臺,是近年來較為流行的開發(fā)平臺之一,而由ARM+DSP的雙核體系結(jié)構(gòu),更有其獨特的功能特點:由ARM完成整個體系的控制和流程操作,由DSP完成具體的算法和計算處理。這樣,不但可以充分地發(fā)揮ARM方便的控制優(yōu)勢,同時又能最大限度地發(fā)揮DSP的計算功能。這在業(yè)界已逐漸成為一種趨勢。   本
          • 關鍵字: ARM  DSP  FPGA  軟硬件協(xié)同驗證  SoC  

          用CPLD實現(xiàn)基于PC104總線的429接口板

          •   PC104總線系統(tǒng)是一種新型的計算機測控平臺,作為嵌入式PC的一種,在軟件與硬件上與標準的臺式PC(PC/AT)體系結(jié)構(gòu)完全兼容,它具有如下優(yōu)點:體積小、十分緊湊,并采用模塊化結(jié)構(gòu),功耗低,總線易于擴充,緊固堆疊方式安裝,適合于制作高密度、小體積、便攜式測試設備,因此在軍用航空設備上有著廣泛的應用,但也正是PC104板的這種小尺寸結(jié)構(gòu)、板上可用空間少給設計帶來了一定的困難,所以本設計采用了復雜可編程器件CPLD,用CPLD完成了PC104總線與429總線通訊的主要電路,大大節(jié)省了硬件資源,本文著重介紹
          • 關鍵字: CPLD  接口板  PC104  總線  嵌入式  

          FPGA競爭好像在演戲(上)

          •   若要問:半導體業(yè)哪個領域最有趣?我認為FPGA。作為記者,大家一提起FPGA公司就很興奮,太充滿活力了,有時過分得充滿戲劇性。   當中國第一高樓——上海金茂大廈剛剛落成時,A公司在上海成立辦事處,邀請記者從北京到上海觀摩,下榻金茂。一周后,X公司也宣布已經(jīng)成立上海辦事處,也盛情邀請記者去那里看看,也同樣入住金茂。 ????????????&nbs
          • 關鍵字: FPGA  半導體  ASIC  CPLD  

          基于邏輯分析內(nèi)核的FPGA電路內(nèi)調(diào)試

          • 隨著FPGA融入越來越多的能力,對有效調(diào)試工具的需求將變得至關重要。對內(nèi)部可視能力的事前周密計劃將能使...
          • 關鍵字: FPGA  調(diào)試  引腳  異步  仿真  信號  定時  頻率  

          利用FPGA實現(xiàn)視頻與影像處理應用設計

          • 許多令人心動的技術創(chuàng)新(如HDTV和數(shù)字影院)都是和視頻與影像處理技術以及這種技術的快速發(fā)展分不開的。影像捕獲和顯示分辨率的跳躍式發(fā)展、先進的壓縮技術和視頻智能正是這種技術創(chuàng)新背后源源不斷的驅(qū)動力。特別是分辨率在過去幾年里有了顯著的提高。
          • 關鍵字: FPGA  視頻  影像處理  應用設計    

          基于FPGA和DSP的音頻采集卡的實現(xiàn)

          • 本文介紹了一種基于FPGA和DSP的多通道音頻采集卡的設計和實現(xiàn)方案,該卡能夠工作在多種采樣率下并可以使用DSP中不同的音頻算法用于滿足不同場合,并通過PC104接口將處理后的數(shù)據(jù)上傳至主機。
          • 關鍵字: 采集卡  實現(xiàn)  音頻  DSP  FPGA  基于  
          共7000條 419/467 |‹ « 417 418 419 420 421 422 423 424 425 426 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();