cpld/fpga 文章 進入cpld/fpga技術社區(qū)
經典方案分享,光伏并網發(fā)電裝置的系統(tǒng)實現(xiàn)
- 系統(tǒng)以FPGA為控制核心,由MOSFET管全橋逆變電路以及其IR2110對其驅動、SPWM(正弦脈寬調制)波的生成、電壓電流的檢測、相位頻率跟蹤等模塊組成。其中SPWM波由在FPGA內部由軟件產生的三角波的正弦波經數(shù)字比較器比較產生。通過改變正弦波的幅值來調節(jié)調制比,調節(jié)SPWM波的占空比,從而調節(jié)電壓來達到功率最大。采用MPPT算法對系
- 關鍵字: 光伏并網發(fā)電 單相全橋逆變電路 FPGA IR2110 最大功率跟蹤
最經典的功率因數(shù)控制器設計方案,完整硬件框圖
- 項目主要的控制算法部分用硬件描述語言實現(xiàn),并做成控制模塊添加到FPGA系統(tǒng)中。在軟件設計部分,采用μC/OS-II進行多任務調度來實現(xiàn)PC機的人機界面控制、本地調試和遠程控制接口的通訊等。
- 關鍵字: 功率因數(shù)控制器 PWM FPGA 功率因數(shù)
7種LED點陣顯示屏及其控制系統(tǒng)的設計與實現(xiàn)
- LED點陣顯示屏是集微電子技術、計算機技術、信息處理技術于一體的大型顯示屏系統(tǒng)。它以其色彩鮮艷,動態(tài)范圍廣,亮度高,壽命長,工作穩(wěn)定可靠等優(yōu)點而成為眾多顯示媒體以及戶外作業(yè)顯示的理想選擇。目前,已經被廣泛應用到軍事、車站、賓館、體育、新聞、金融、證券、廣告以及交通運輸?shù)仍S多行業(yè)。
- 關鍵字: LED點陣 控制系統(tǒng) 發(fā)光管 FPGA CPLD
基于FPGA的通用網絡數(shù)據(jù)采集控制器方案
- 開發(fā)一款通用性強的網絡數(shù)據(jù)采集控制器,適合PC(windows與Unix、Linux系統(tǒng))與片上系統(tǒng)之間的通信(片上運行軟核或硬核嵌入式系統(tǒng)) ,提取的資源是本地控制器參數(shù)(如PID參數(shù)、射頻信號幅度相位信息和誤差因子等)。
- 關鍵字: MicroBlaze 采集控制器 FPGA
經典款嵌入式智能小車的設計技巧,提供硬件選型
- 傳統(tǒng)智能小車,特別是嵌入式系統(tǒng),一般都是基于單片機或者ARM的嵌入式系統(tǒng),基本上都由軟件系統(tǒng)和硬件系統(tǒng)組成的,硬件系統(tǒng)方面,跟傳統(tǒng)的搭建硬件環(huán)境一樣,只能做相對裁剪和功能拓展,但是,本項目的課題是通過xilinx的FPGA開發(fā)板搭建嵌入式的硬件環(huán)境,從最小系統(tǒng)到IP核的添加,都是根據(jù)需要進行拓展的,實現(xiàn)一對一的拓展,不浪費資源,而且基于F
- 關鍵字: 智能小車 Spartan-6 FPGA 電源穩(wěn)壓芯片 全橋驅動
自變模無線電能傳輸全數(shù)字鎖相環(huán)
- 針對無線電能傳輸頻率跟蹤設計中傳統(tǒng)鎖相環(huán)電路設計復雜、跟蹤速度慢、鎖相頻帶窄和無超前滯后環(huán)節(jié),單獨模塊設計修改繁瑣等問題,對自變模全數(shù)字鎖相環(huán)進行改進, 與傳統(tǒng)的全數(shù)字鎖相環(huán)相比,該鎖相環(huán)采用可變模分頻器,使得中心頻率可變,鎖相范圍增大;通過前饋回路進行鑒頻調頻,提高了鎖相速度;同時,其環(huán)路濾波器采用比例積分結構,使得鎖相輸出無靜差且比例積分參數(shù)依據(jù)相位差自動進行調節(jié);通過參數(shù)設置可調節(jié)輸出信號的相位。應用modelsim進行仿真,并進行實物驗證證實了該設計具有寬范圍的鎖相能力及快速精確的頻率跟蹤性能。
- 關鍵字: 全數(shù)字鎖相環(huán) 比例積分控制 FPGA 無線電能傳輸 201706
基于FPGA助力高端存儲器接口設計
- 高性能系統(tǒng)設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設計師帶來了必須解決的新挑戰(zhàn)?! £P鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中心對準
- 關鍵字: FPGA 存儲器
基于CPLD的ST-BUS總線收發(fā)模塊設計與實現(xiàn)
- 引言 現(xiàn)代電信系統(tǒng)已發(fā)展為一個龐大的綜合化數(shù)字網絡,除了提供傳統(tǒng)電話服務外,也提供多種數(shù)據(jù)接入服務,其典型應用是為其它專用通信系統(tǒng)提供數(shù)據(jù)中繼服務。因E1信號接入方式簡單,一般電信交換機都會預留部分E1接入端口以供專用通信系統(tǒng)使用。為滿足電信網接入要求并充分利用線路資源,E1終端子系統(tǒng)內部常采用ST-BUS總線對各路用戶數(shù)據(jù)進行復接或解復接,并實現(xiàn)與E1信號的轉換。考慮到專用接口芯片針對某一種或幾種標準接口而設計,已無法滿足所有接口標準(尤其是新型接口標準)要求。為使各種接口都能與電信線路進行數(shù)據(jù)交
- 關鍵字: CPLD ST-BUS
FPGA在數(shù)字式心率計中的電路組成及工作原理
- 心率計是常用的醫(yī)學檢查設備,實時準確的心率測量在病人監(jiān)控、臨床治療及體育競賽等方面都有著廣泛的應用。心率測量包括瞬時心率測量和平均心率測量。瞬時心率不僅能夠反映心率的快慢。同時能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個參數(shù)在測量時都是必要的?! y量心率有模擬和數(shù)字兩種方法。模擬方法是在給定的時間間隔內計算R波(或脈搏波)的脈沖個數(shù),然后將脈沖計數(shù)乘以一個適當?shù)某?shù)測量心率的。這種方法的缺點是測量誤差較大、元件參數(shù)調試困難、可靠性差。數(shù)字方法是先測量相鄰R波之間的時間,再
- 關鍵字: FPGA 分頻
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473