<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> cpld-pci接口

          基于CPLD的MAX1032采樣控制的實(shí)現(xiàn)

          • 基于CPLD的MAX1032采樣控制的實(shí)現(xiàn),0 引言本文主要介紹MAX1032采樣芯片以及使用CPLD對(duì)MAX1032采樣進(jìn)行控制的方法。事實(shí)上,雖然微控制器也能對(duì)MAX1032進(jìn)行方便的控制,但使用CPLD來控制系統(tǒng)外圍設(shè)備,可以節(jié)省微控制器的資源,減輕其負(fù)擔(dān),同時(shí)可以讓其
          • 關(guān)鍵字: 控制  實(shí)現(xiàn)  采樣  MAX1032  CPLD  基于  

          XC9500系列CPLD遙控編程的實(shí)現(xiàn)

          • 摘 要: 簡(jiǎn)單介紹了XC9500系列CPLD器件及其系統(tǒng)內(nèi)編程(ISP)性能,接著講述了XC9500系列CPLD器件遙控編程的實(shí)現(xiàn)方法,并重點(diǎn)介紹了在遙控編程系統(tǒng)中應(yīng)用微控制器(lntel 8031)實(shí)現(xiàn)嵌入式ISP的軟硬件設(shè)計(jì)。關(guān)鍵詞: CPL
          • 關(guān)鍵字: 9500  CPLD  XC  遙控    

          FPGA與CPLD的比較

          • 盡管FPGA和CPLD都是可編程器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):1、CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時(shí)序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
          • 關(guān)鍵字: FPGA  CPLD  比較    

          基于CPLD與單片機(jī)的雙向通信控制器設(shè)計(jì)

          • 在傳統(tǒng)的控制系統(tǒng)中,人們常常采用單片機(jī)作為控制核心。但這種方法硬件連線復(fù)雜,可靠性差,且單片機(jī)的端口數(shù)目、內(nèi)部定時(shí)器和中斷源的個(gè)數(shù)都有限,在實(shí)際應(yīng)用中往往需要外加擴(kuò)展芯片。這無疑對(duì)系統(tǒng)的設(shè)計(jì)帶來諸多不
          • 關(guān)鍵字: 控制器  設(shè)計(jì)  通信  雙向  CPLD  單片機(jī)  基于  

          基于CPLD的MAX1032采樣控制的方法與實(shí)現(xiàn)

          • 基于CPLD的MAX1032采樣控制的方法與實(shí)現(xiàn), 引言
            本文主要介紹MAX1032采樣芯片以及使用CPLD對(duì)MAX1032采樣進(jìn)行控制的方法。事實(shí)上,雖然微控制器也能對(duì)MAX1032進(jìn)行方便的控制,但使用CPLD來控制系統(tǒng)外圍設(shè)備,可以節(jié)省微控制器的資源,減輕其負(fù)擔(dān),同時(shí)可
          • 關(guān)鍵字: 方法  實(shí)現(xiàn)  控制  采樣  CPLD  MAX1032  基于  

          采用CPLD的片內(nèi)環(huán)形振蕩器的方案設(shè)計(jì)

          • 采用CPLD的片內(nèi)環(huán)形振蕩器的方案設(shè)計(jì),本文介紹一種通用的基于CPLD的片內(nèi)振蕩器設(shè)計(jì)方法,它基于環(huán)形振蕩器原理,只占用片上普通邏輯資源(LE),無需使用專用邏輯資源(如MaxII中的UFM),從而提高了芯片的資源利用率;振蕩頻率可在一定范圍內(nèi)調(diào)整,振蕩輸出
          • 關(guān)鍵字: 方案設(shè)計(jì)  振蕩器  內(nèi)環(huán)  CPLD  采用  

          FPGA/CPLD設(shè)計(jì)思想與技巧簡(jiǎn)介

          • FPGA/CPLD設(shè)計(jì)思想與技巧簡(jiǎn)介,本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作中取得事半功倍的效果?! 
          • 關(guān)鍵字: 簡(jiǎn)介  技巧  設(shè)計(jì)思想  FPGA/CPLD  

          一種基于CPLD的16位VFC式AD轉(zhuǎn)換器設(shè)計(jì)

          • 隨著科技的飛速發(fā)展、高分辨率的數(shù)模混合電路的應(yīng)用不斷深入,電路設(shè)計(jì)日趨復(fù)雜,精度越來越高,所以高精度AD轉(zhuǎn)換電路的設(shè)計(jì)就成了儀器儀表及各種測(cè)量控制系統(tǒng)的難點(diǎn)。本系統(tǒng)來源于儀器儀表的溫控系統(tǒng)設(shè)計(jì),采用高精
          • 關(guān)鍵字: CPLD  VFC  AD轉(zhuǎn)換器    

          基于CPLD的發(fā)射機(jī)控制保護(hù)系統(tǒng)介紹

          • 摘要:可編程控制器(PLD)自20世紀(jì)60年代末出現(xiàn)以來,就以其靈活、高效、可靠性高等優(yōu)點(diǎn)受到設(shè)計(jì)者的青睞。而CPLD是20世紀(jì)90年代推出的一種復(fù)雜的PLD,其主要特征是集成規(guī)模大于1000門以上的可編程邏輯器件。它以其
          • 關(guān)鍵字: 系統(tǒng)  介紹  保護(hù)  控制  CPLD  發(fā)射機(jī)  基于  

          用CPLD器件及VDHL語言實(shí)現(xiàn)電梯控制系統(tǒng)

          • 1 引言隨著社會(huì)的發(fā)展。使用電梯越來越普遍,已從原來只在商業(yè)大廈、賓館過渡到在辦公室、居民樓等多種建筑中,并且對(duì)電梯功能的要求也不斷提高,其相應(yīng)控制方式也在不斷發(fā)生變化。電梯的微機(jī)化控制主要有:PLC控制、
          • 關(guān)鍵字: CPLD  VDHL  器件  電梯控制系統(tǒng)    

          基于CPLD的數(shù)字濾波及抗干擾實(shí)現(xiàn)

          • 基于CPLD的數(shù)字濾波及抗干擾實(shí)現(xiàn),1 濾波和抗干擾概述

            單片機(jī)應(yīng)用系統(tǒng)的輸入信號(hào)常含有種種噪聲和干擾,它們來自被測(cè)信號(hào)源、傳感器、外界干擾源等。為了提高測(cè)量和控制精度,必須消除信號(hào)中的噪聲和干擾。噪聲有兩大類:一類為周期性的;另一類為
          • 關(guān)鍵字: 抗干擾  實(shí)現(xiàn)  波及  數(shù)字  CPLD  基于  

          基于CPLD和MAX7000系列的數(shù)據(jù)采集系統(tǒng)簡(jiǎn)介

          • 基于CPLD和MAX7000系列的數(shù)據(jù)采集系統(tǒng)簡(jiǎn)介,CPLD是復(fù)雜的PLD,專指那些集成規(guī)模大于1000門以上的可編程邏輯器件。它由與陣列、或陣列、輸入緩沖電路、輸出宏單元組成,具有門電路集成度高、可配置為多種輸入輸出形式、多時(shí)鐘驅(qū)動(dòng)、內(nèi)含ROM或FLASH(部分支持在系
          • 關(guān)鍵字: 系統(tǒng)  簡(jiǎn)介  數(shù)據(jù)采集  系列  CPLD  MAX7000  基于  

          基于CPLD的多DSP及FPGA遠(yuǎn)程加載的設(shè)計(jì)原理分析

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  CPLD  

          CPLD在無功補(bǔ)償控制儀鍵盤設(shè)計(jì)中的應(yīng)用

          • 摘 要:本控制儀以單片機(jī)80c196kc為核心,集無功補(bǔ)償、電度量計(jì)量、電能質(zhì)量監(jiān)測(cè)及通信于一體,能實(shí)時(shí)顯示電網(wǎng)的各項(xiàng)參數(shù),通過鍵盤可人工設(shè)定系統(tǒng)運(yùn)行的參數(shù)。單片機(jī)外圍芯片PSD8XX及復(fù)雜可編程邏輯器件(CPLD)的使
          • 關(guān)鍵字: CPLD  無功補(bǔ)償  控制儀  鍵盤設(shè)計(jì)    

          CPLD的串口電路設(shè)計(jì)

          • 一、硬件電路設(shè)計(jì)本文選用CPLD 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進(jìn)行串口通信設(shè)計(jì),框圖如下圖1 所示。
            圖1 CPLD串口通信模塊硬件設(shè)計(jì)二、VHDL程序模塊設(shè)計(jì)及描述使用VHDL 對(duì)CPLD 進(jìn)行編程,設(shè)計(jì)3 個(gè)
          • 關(guān)鍵字: CPLD  串口  電路設(shè)計(jì)    
          共788條 18/53 |‹ « 16 17 18 19 20 21 22 23 24 25 » ›|
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();