<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> dac

          基于單片機(jī)的數(shù)控恒流源系統(tǒng)設(shè)計(jì)

          • 摘要:主要介紹了一種高穩(wěn)定性恒流源系統(tǒng)的設(shè)計(jì)方案,該系統(tǒng)在負(fù)載為1Omega;~15Omega;時(shí),恒流輸出可調(diào)范圍0A~1A,且恒流源電流可以在該范圍內(nèi)任意設(shè)定,精度為plusmn;3mA。該恒流源系統(tǒng)主要由PIC單片機(jī)電路、A
          • 關(guān)鍵字: PIC單片機(jī)  ADC  DAC  恒流源  

          工程師必讀:ADC/DAC設(shè)計(jì)經(jīng)典問答

          •   本文章是關(guān)于ADC/DAC設(shè)計(jì)經(jīng)典問答,涵蓋時(shí)鐘占空比、共模電壓、增益誤差、微分相位誤差、互調(diào)失真等常見問題。   1. 什么是小信號(hào)帶寬(SSBW)?   小信號(hào)帶寬(Small Signal Bandwidth (SSBW))是指在指定的幅值輸入信號(hào)及特定的頻率下,它的輸出幅值比低頻時(shí)的輸出幅值下降指定值時(shí),該特定頻率為小信號(hào)帶寬。   2. 什么是共模電壓(VCM)?   共模電壓(Common Mode Voltage (VCM ))是差動(dòng)輸入的兩個(gè)引腳上相同的直流輸入電壓。   3
          • 關(guān)鍵字: ADC  DAC  

          零交越失真放大器改善DAC系統(tǒng)線性度

          •   數(shù)模轉(zhuǎn)換器廣泛用于各種應(yīng)用中,并常常搭配放大器使用,以便對(duì)輸出信號(hào)進(jìn)行調(diào)理。 放大器可以提升輸出電流驅(qū)動(dòng)能力、將差分信號(hào)轉(zhuǎn)換為單端輸出信號(hào)、隔離下游信號(hào)路徑,或者提供互補(bǔ)雙極性輸出電壓。 圖1顯示的是單電源供電的典型信號(hào)鏈,由基準(zhǔn)電壓源、數(shù)模轉(zhuǎn)換器和緩沖器組成。 為了保持高動(dòng)態(tài)輸出范圍和高信噪比性能,數(shù)模轉(zhuǎn)換器(DAC)通常設(shè)計(jì)為可工作在全擺幅狀態(tài)下,而基準(zhǔn)電壓(VREF)設(shè)為與電源電壓(VDD)相等。 這樣可以最大程度利用數(shù)字碼。 采用單電源時(shí),DAC和輸出緩沖器電源通常連接到同一條電源線上。 在這
          • 關(guān)鍵字: 放大器  DAC  

          ADC/DAC設(shè)計(jì)經(jīng)典問答

          •   本文章是關(guān)于ADC/DAC設(shè)計(jì)經(jīng)典問答 。  1. 什么是小信號(hào)帶寬(SSBW)?  小信號(hào)帶寬(Small Signal Bandwidth (SSBW))是指在指定的幅值輸入信號(hào)及特定的頻率下,它的輸出幅值比低頻時(shí)的輸出幅值下降指定值時(shí),該特定頻率為小信號(hào)帶寬?! ?. 什么是共模電壓(VCM)?  共模電壓(Common Mode Voltage (VCM ))是差動(dòng)輸入的兩個(gè)引腳上相同的直流輸入
          • 關(guān)鍵字: ADC  DAC  

          【E課堂】DAC的基礎(chǔ)知識(shí):靜態(tài)技術(shù)規(guī)格

          •   所有DAC之間的共性就是技術(shù)規(guī)格的定義以及說明。這篇文章將會(huì)論述靜態(tài)DAC技術(shù)規(guī)格。靜態(tài)DAC技術(shù)規(guī)格包括對(duì)DAC在DC域中所具有的特性的描述。在DC域中時(shí),DAC的數(shù)字與模擬定時(shí)現(xiàn)象不屬于這一組技術(shù)規(guī)格?! ?nbsp;     圖1  雖然這3個(gè)DAC拓?fù)浠ゲ幌嗤鼈兊募夹g(shù)規(guī)格與電氣描述非常類似。  一個(gè)主要的靜態(tài)DAC技術(shù)規(guī)格就是理想轉(zhuǎn)換函數(shù)(圖2)。在對(duì)這個(gè)普通轉(zhuǎn)換函數(shù)的圖示中,可以輕松地體會(huì)和理解零代碼、偏移、滿量程以及增益的定義。一旦你理解了上述概念,差分非線性&
          • 關(guān)鍵字: DAC  靜態(tài)技術(shù)  

          所有的這些干擾是怎么回事?

          •   在使用數(shù)模轉(zhuǎn)換器 (DAC) 進(jìn)行設(shè)計(jì)時(shí),您肯定希望輸出能夠從一個(gè)值向另一個(gè)值單調(diào)轉(zhuǎn)換,但實(shí)際電路并不總是以這種方式工作的。  在某些特定代碼范圍內(nèi)出現(xiàn)過沖與下沖(即干擾脈沖)也很平常。這些脈沖會(huì)以這兩種形式中的一種出現(xiàn),如圖 1 所示。        圖1:DAC干擾行為  圖 1a 是一種可產(chǎn)生兩個(gè)代碼轉(zhuǎn)換誤差區(qū)的干擾,在R-2R 高精度 DAC中很常見。圖 1b 是
          • 關(guān)鍵字: DAC  R-2R   

          R2R 架構(gòu)與電阻串DAC架構(gòu)的區(qū)別

          •   當(dāng)我們?cè)趯iT研究模數(shù)轉(zhuǎn)換器(ADC)、運(yùn)算放大器(OpAmp)、數(shù)模轉(zhuǎn)換器(DAC)以及其他電子架構(gòu)的工程類院校修完其主干課程以后,您可能會(huì)認(rèn)為您已理解了這些電路的所有基本功能。大多數(shù)人均對(duì)ADC的工作原理有了一個(gè)很好的了解,但是對(duì)DAC的工作原理卻不太熟悉,它究竟有何功能呢?同樣,對(duì)于大多數(shù)人來說,DAC只不過是一個(gè)輸入端為數(shù)字信號(hào)數(shù)據(jù)而輸出端為模擬信號(hào)數(shù)據(jù)的“黑匣子”。只有為數(shù)不多的人知道其在架構(gòu)方面的區(qū)別,以及與R2R梯形架構(gòu)相比一個(gè)電阻串架構(gòu)(stringarchitecture)所具有的優(yōu)點(diǎn)
          • 關(guān)鍵字: R2R  DAC  

          采用ADP5070的低噪聲、雙電源解決方案為單電源系統(tǒng)中的精密雙極性DAC AD5761R供電

          •   簡介  本應(yīng)用筆記描述一個(gè)集ADP5070?DC-DC開關(guān)穩(wěn)壓器、ADP7142和ADP7182互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)低壓差(LDO)線性穩(wěn)壓器、LC濾波器及電阻分壓器于一體的電路,用以從5?V單電壓源產(chǎn)生雙電源。AD5761R是一款雙極性數(shù)模轉(zhuǎn)換器(DAC),需要雙電源以提供雙極性輸出電壓范圍。本應(yīng)用筆記詳細(xì)說明了如何配置該電路以使其適合只有一個(gè)5?V單電源可用的儀表應(yīng)用。  作為雙極性DAC的單極性5?V電源解決方案,ADP5070、ADP7142
          • 關(guān)鍵字: ADP5070  DAC   

          【E課堂】ADC和DAC常用的56個(gè)技術(shù)術(shù)語

          •   本文主要介紹了ADC和DAC常用的56個(gè)技術(shù)術(shù)語,如“采集時(shí)間”、“混疊”、“孔徑延遲”等,幫助初學(xué)者更好的理解專業(yè)術(shù)語?! 〔杉瘯r(shí)間  采集時(shí)間是從釋放保持狀態(tài)(由采樣-保持輸入電路執(zhí)行)到采樣電容電壓穩(wěn)定至新輸入值的1 LSB范圍之內(nèi)所需要的時(shí)間。采集時(shí)間(Tacq)的公式如下:        混疊  根據(jù)采樣定理,超過奈奎斯特頻率的輸入信號(hào)頻率為“混疊”頻率。也就是說,這些頻率被“折疊”或復(fù)制到奈奎斯特頻率附近的其它頻譜位置。為防止混疊,必須對(duì)所有有害信
          • 關(guān)鍵字: ADC  DAC  

          電流轉(zhuǎn)電壓電路設(shè)計(jì)應(yīng)用

          •   作為電子工程師,在職業(yè)生涯中會(huì)碰到各種各樣的問題,其作用就是利用所學(xué)的知識(shí)解決各種問題。當(dāng)進(jìn)行以電流形式輸出的傳感器電路設(shè)計(jì)時(shí),通常會(huì)通過以下的步驟進(jìn)行設(shè)計(jì):首先電流轉(zhuǎn)換為電壓,然后進(jìn)行電壓變換使其適合MCU處理的電壓范圍。從上面的步驟看出電流轉(zhuǎn)換電壓是電流形式輸出傳感器設(shè)計(jì)的一個(gè)重點(diǎn)。下文將從簡單到復(fù)雜進(jìn)行電流轉(zhuǎn)電壓電路的分析?! ∈紫?,看下經(jīng)典的電流轉(zhuǎn)換電壓靜電電路,通常使用一個(gè)運(yùn)放和一個(gè)反饋電阻進(jìn)行設(shè)計(jì),如下圖所示:  當(dāng)設(shè)置輸入電流源為1Hz電流強(qiáng)度為1mA時(shí),在multisim上仿真結(jié)果如下
          • 關(guān)鍵字: multisim  DAC  

          調(diào)制器輸出端的 DAC 寄生信號(hào)分析

          •   最近評(píng)估了 TRF3720 全面集成型 IQ 調(diào)制器和 PLL/VCO 線性性能。在測(cè)量 OIP3 性能時(shí),觀察到了出乎預(yù)料的寄生信號(hào),如圖 1 所示。經(jīng)與同事討論,我們得出的結(jié)論是數(shù)模轉(zhuǎn)換器 (DAC) 基帶 (BB) 影像與 TRF3720 電壓控制振蕩器 (VCO) 及本地振蕩器 (LO) 的混合產(chǎn)生了這些寄生信號(hào)。整合 BB 濾波器可最大限度地消除這些寄生信號(hào)。  本文將探討這些寄生信號(hào)是如何出現(xiàn)在調(diào)制器輸出端的。  圖 1:OIP3 測(cè)量頻譜分析儀截圖  在圖 1 所示的頻譜分析儀截圖中,有
          • 關(guān)鍵字: DAC  調(diào)制器  

          R2R 架構(gòu)與電阻串 DAC 架構(gòu)的區(qū)別何在?

          •   當(dāng)我們?cè)趯iT研究模數(shù)轉(zhuǎn)換器?(ADC)、運(yùn)算放大器?(Op?Amp)、數(shù)模轉(zhuǎn)換器?(DAC)?以及其他電子架構(gòu)的工程類院校修完其主干課程以后,您可能會(huì)認(rèn)為您已理解了這些電路的所有基本功能。大多數(shù)人均對(duì)?ADC?的工作原理有了一個(gè)很好的了解,但是對(duì)?DAC?的工作原理卻不太熟悉,它究竟有何功能呢?同樣,對(duì)于大多數(shù)人來說,DAC?只不過是一個(gè)輸入端為數(shù)字信號(hào)數(shù)據(jù)而輸出端為模擬信號(hào)數(shù)據(jù)的“黑匣子”。只有為數(shù)不
          • 關(guān)鍵字: R2R  DAC   

          追求完美:數(shù)模轉(zhuǎn)換(DAC)器件與理想模型的差異

          •   產(chǎn)品說明書的用途通常就是說明器件與理想模型的差異。例如,如果半導(dǎo)體供應(yīng)商能夠設(shè)計(jì)并制造出完美的、理想運(yùn)算放大器,我們就不需要運(yùn)算放大器產(chǎn)品說明書了,因?yàn)槊總€(gè)人都知道它們的特定屬性(無限開環(huán)增益、無限輸入阻抗等)。問題是沒有這么簡單。   首先簡單介紹一下理想數(shù)模轉(zhuǎn)換器 (DAC) 的屬性,然后再深入討論更為復(fù)雜的規(guī)范。下圖是理想 DAC 的傳遞函數(shù),重點(diǎn)列出了我們將要討論的參數(shù)。        無論是 DAC 還是模數(shù)轉(zhuǎn)換器 (ADC),任何數(shù)據(jù)轉(zhuǎn)換器的最基本屬性都是其分辨率。對(duì)
          • 關(guān)鍵字: DAC  運(yùn)算放大器  

          小梅哥和你一起深入學(xué)習(xí)FPGA之DAC驅(qū)動(dòng)

          •   本實(shí)驗(yàn)中,我們使用FPGA來驅(qū)動(dòng)了一片DAC芯片TLC5620,該芯片的特性如下所示:   TLC5620特性:   4路8位電壓輸出;   單電源5V供電;   串行接口;   參考電壓輸入高阻;   可編程的1次或2次輸出范圍;   同時(shí)更新的能力;   內(nèi)部自帶上電復(fù)位功能;   低功耗;   半緩沖輸出。   小梅哥設(shè)計(jì)的該芯片的驅(qū)動(dòng)模塊的接口如下所示:        各個(gè)端口定義如下:   以下是代碼片段:   input Clk;   inp
          • 關(guān)鍵字: FPGA  DAC  

          令人困擾的DAC輸出短時(shí)毛刺脈沖干擾

          •   在DAC基礎(chǔ)知識(shí):靜態(tài)技術(shù)規(guī)格中,我們探討了靜態(tài)技術(shù)規(guī)格以及它們對(duì)DC的偏移、增益和線性等特性的影響。這些特性在平衡雙電阻 (R-2R) 和電阻串?dāng)?shù)模轉(zhuǎn)換器 (DAC) 的各種拓?fù)浣Y(jié)構(gòu)間是基本一致的。然而,R-2R和電阻串DAC的短時(shí)毛刺脈沖干擾方面的表現(xiàn)卻有著顯著的不同。   我們可以在DAC以工作采樣率運(yùn)行時(shí)觀察到其動(dòng)態(tài)不是線性。造成動(dòng)態(tài)非線性的原因很多,但是影響最大的是短時(shí)毛刺脈沖干擾、轉(zhuǎn)換率/穩(wěn)定時(shí)間和采樣抖動(dòng)。   用戶可以在DAC以穩(wěn)定采樣率在其輸出范圍內(nèi)運(yùn)行時(shí)觀察短時(shí)毛刺脈沖干擾。圖
          • 關(guān)鍵字: DAC  DAC8881  
          共332條 4/23 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|

          dac介紹

          電腦對(duì)聲音這種信號(hào)不能直接處理,先把它轉(zhuǎn)化成電腦能識(shí)別的數(shù)字信號(hào),就要用到聲卡中的DAC(數(shù)字/模擬轉(zhuǎn)換),它把聲音信號(hào)轉(zhuǎn)換成數(shù)字信號(hào),要分兩步進(jìn)行,采樣和轉(zhuǎn)換。 即數(shù)/模轉(zhuǎn)裝換器,一種將數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)的裝置。 DAC的位數(shù)越高,信號(hào)失真就越小。圖像也更清晰穩(wěn)定。 DAC格式是英文Digital Audio Compress的簡稱,是北京豪杰縱橫網(wǎng)絡(luò)技術(shù)有限公司(以超級(jí)解霸的成功開 [ 查看詳細(xì) ]
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();