<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> des

          數(shù)字電視CAS中DES加密模塊的FPGA實(shí)現(xiàn)

          • 一種基于FPGA的數(shù)據(jù)加密標(biāo)準(zhǔn)算法的實(shí)現(xiàn)。就資源優(yōu)先和性能優(yōu)先分別使用循環(huán)法和流水線法對(duì)DES加密算法進(jìn)行了設(shè)計(jì),并對(duì)其進(jìn)行了比較。通過(guò)采用子密鑰簡(jiǎn)單產(chǎn)生和ROM優(yōu)化S盒的方法,對(duì)流水線法進(jìn)行改進(jìn),達(dá)到了資源占用率低、加密速度快的效果。
          • 關(guān)鍵字: 數(shù)據(jù)加密標(biāo)準(zhǔn)算法  DES  FPGA  流水線  

          提高加密應(yīng)用的系統(tǒng)效率

          •   為了確保數(shù)據(jù)從數(shù)據(jù)源安全傳輸?shù)侥康牡?,必須在安全?yīng)用中采用加密技術(shù)。最常用的加密技術(shù)采用確定性算法,并對(duì)固定長(zhǎng)度數(shù)據(jù)塊進(jìn)行固定不變的轉(zhuǎn)換操作。此類加密技術(shù)包括高級(jí)加密標(biāo)準(zhǔn)(AES)、數(shù)據(jù)加密標(biāo)準(zhǔn)(DES)、國(guó)際數(shù)據(jù)加密算法(IDEA)和RC5等。然而,這種“分組密碼”方案會(huì)制約硬件的吞吐量、數(shù)據(jù)處理和緩沖容量,因?yàn)榧用懿僮鞅仨氃谙聜€(gè)數(shù)據(jù)塊到來(lái)之前完成。大量工業(yè)加密
          • 關(guān)鍵字: AES  IDAE  DES  RC5  

          單片機(jī)匯編語(yǔ)言實(shí)現(xiàn)DES加密算法

          • 目前在金融界及非金融界的保密通信中,越來(lái)越多地用到了DES算法。DES(Data Encryption Standard)即數(shù)據(jù)加密算法 ...
          • 關(guān)鍵字: 單片機(jī)  匯編語(yǔ)言  DES  加密算法    

          des算法原理

          • DES算法全稱為Data Encryption Standard,即數(shù)據(jù)加密算法,它是IBM公司于1975年研究成功并公開發(fā)表的。DES算法的入口參數(shù)有三個(gè):Key、Data、Mode。其中Key為8個(gè)字節(jié)共64位,是DES算法的工作密鑰;Data也為8個(gè)字節(jié)64位,是
          • 關(guān)鍵字: des  算法原理    

          基于FPSLIC的DES解密和AES的分組加解密的設(shè)計(jì)

          • 1 引言  美國(guó)Atmel公司生產(chǎn)的AT94K系列芯片是以Atmel0.35的5層金屬CMOS工藝制造。它基于SRAM的FPGA、高性能準(zhǔn)外設(shè)的Atmel8位RISCAVR單片機(jī)。另外器件中還包括擴(kuò)展數(shù)據(jù)和程序SRAM及器件控制和管理邏輯。圖1-1是Atme
          • 關(guān)鍵字: 解密  分組  設(shè)計(jì)  AES  基于  DES  FPSLIC  

          基于FPGA的改進(jìn)DES算法的實(shí)現(xiàn)

          • 介紹了DES算法原理,詳細(xì)分析了子密鑰生成、S盒和輪函數(shù)的設(shè)計(jì)。將DES算法采用資源優(yōu)先方案,在輪函數(shù)內(nèi)部設(shè)置流水線架構(gòu),提高了整體處理速度;簡(jiǎn)化子密鑰與原始密鑰的生成關(guān)系,實(shí)現(xiàn)子密鑰在迭代過(guò)程的動(dòng)態(tài)分發(fā);利用雙重case語(yǔ)句實(shí)現(xiàn)S盒的變換功能,加快算法執(zhí)行速度。運(yùn)用硬件描述語(yǔ)言Verilog,采用自頂向下的設(shè)計(jì)思想,在FPGA平臺(tái)上實(shí)現(xiàn)了改進(jìn)DES算法的功能。
          • 關(guān)鍵字: FPGA  DES  算法    

          針對(duì)DES密碼芯片的CPA攻擊仿真設(shè)計(jì)方案

          • 針對(duì)DES密碼芯片的CPA攻擊仿真設(shè)計(jì)方案, 摘 要: 為研究密碼芯片抗功耗分析性能,構(gòu)造了一個(gè)功耗分析研究平臺(tái),結(jié)合DES算法在平臺(tái)上進(jìn)行了相關(guān)性功耗分析(CPA)攻擊仿真實(shí)驗(yàn)。根據(jù)猜測(cè)部分密鑰時(shí)的模擬功耗與猜測(cè)整個(gè)密鑰時(shí)模擬功耗之間的相關(guān)系數(shù)大小來(lái)
          • 關(guān)鍵字: 仿真  設(shè)計(jì)  方案  攻擊  CPA  DES  密碼  芯片  針對(duì)  

          一種針對(duì)DES密碼芯片的CPA攻擊仿真設(shè)計(jì)方案

          • 摘要:為研究密碼芯片抗功耗分析性能,構(gòu)造了一個(gè)功耗分析研究平臺(tái),結(jié)合DES算法在平臺(tái)上進(jìn)行了相關(guān)性功耗...
          • 關(guān)鍵字: 功耗分析  仿真平臺(tái)  DES  密碼芯片  

          利用匯編語(yǔ)言實(shí)現(xiàn)DES加密算法

          • 利用匯編語(yǔ)言實(shí)現(xiàn)DES加密算法,DES算法是一種數(shù)據(jù)加密算法。自從1977年公布以來(lái),一直是國(guó)際上的商用保密通信和計(jì)算機(jī)通信的最常用的加密標(biāo)準(zhǔn)。DES算法的實(shí)現(xiàn)一般用高級(jí)語(yǔ)言。

            關(guān)鍵詞:加密算法 DES 匯編語(yǔ)言

            目前在金融界及非金融界的保密通
          • 關(guān)鍵字: 加密  算法  DES  實(shí)現(xiàn)  匯編語(yǔ)言  利用  

          基于FPGA的DES、3DES硬件加密技術(shù)

          • 基于FPGA的DES、3DES硬件加密技術(shù),傳統(tǒng)的加密工作是通過(guò)在主機(jī)上運(yùn)行加密軟件實(shí)現(xiàn)的。這種方法除占用主機(jī)資源外,運(yùn)算速度較慢,安全性也較差。而硬件加密是通過(guò)專用加密芯片、FPGA芯片或獨(dú)立的處理芯片等實(shí)現(xiàn)密碼運(yùn)算。相對(duì)于軟件加密,硬件加密具有
          • 關(guān)鍵字: 加密  技術(shù)  硬件  3DES  FPGA  DES  基于  

          一種密鑰可配置的DES加密算法的FPGA

          基于FPSLIC設(shè)計(jì)的DES解密和AES的分組加解密的實(shí)現(xiàn)

          •   1 引言  美國(guó)Atmel公司生產(chǎn)的AT94K系列芯片是以Atmel0.35的5層金屬CMOS工藝制造。它基于SRAM的FPGA、高性能準(zhǔn)外設(shè)的Atmel8位RISCAVR單片機(jī)。另外器件中還包括擴(kuò)展數(shù)據(jù)和程序SRAM及器件控制和管理邏輯。圖1-1是
          • 關(guān)鍵字: 解密  AES  實(shí)現(xiàn)  分組  DES  FPSLIC  設(shè)計(jì)  基于  

          基于FPGA的DES加密算法的高性能實(shí)現(xiàn)

          • 在分析DES算法原理的基礎(chǔ)上,詳細(xì)闡述一種基于VHDL描述、FPGA實(shí)現(xiàn)的DES加密算法系統(tǒng)的設(shè)計(jì)和仿真結(jié)果。該系統(tǒng)采用了一種基于子密鑰預(yù)先計(jì)算的新型流水線設(shè)計(jì)方案,克服了傳統(tǒng)DES流水線實(shí)現(xiàn)方式的缺點(diǎn),使系統(tǒng)的密鑰可動(dòng)態(tài)刷新.并在硬件資源消耗有所降低的情況下,進(jìn)一步提高系統(tǒng)的處理速度,系統(tǒng)最高時(shí)鐘頻率為222.77 MHz.信息加密的速度為14.26 Gb/s,是最快軟件實(shí)現(xiàn)方式的112倍。同時(shí)系統(tǒng)還具有設(shè)計(jì)靈活,可靠性高,可重用性強(qiáng).升級(jí)方便等特點(diǎn)。
          • 關(guān)鍵字: FPGA  DES  加密算法  性能    

          基于DES算法的RFID安全系統(tǒng)設(shè)計(jì)

          • 摘要:作為一種非接觸式的自動(dòng)識(shí)別技術(shù),射頻識(shí)別(RFID)技術(shù)在社會(huì)生活中起到越來(lái)越重要的作用,但是安全隱患的存在制約了RFID的廣泛應(yīng)用。分析了現(xiàn)有的RFID安全機(jī)制,在EPCglobal UHF協(xié)議規(guī)定的基礎(chǔ)上,提出了針對(duì)標(biāo)
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  安全  RFID  DES  算法  基于  
          共17條 1/2 1 2 »

          des介紹

          DES是一種對(duì)二元數(shù)據(jù)進(jìn)行加密的算法數(shù)據(jù)分組長(zhǎng)度為64位密文分組長(zhǎng)度也是64位.使用的密鑰為64位有效密鑰長(zhǎng)度為56位(有8位用于奇偶校驗(yàn))。解密時(shí)的過(guò)程和加密時(shí)相似但密鑰的順序正好相反。DES的整個(gè)體制是公開的系統(tǒng)的安全性完全靠密鑰的保密。 DES算法的過(guò)程是在一個(gè)初始置換IP后明文組被分成右半部分和左半部分,每部分32位,以L0和R0。表示然后是16輪迭代的乘積變換,稱為函數(shù)f,將數(shù) [ 查看詳細(xì) ]

          熱門主題

          Digital.Design.    Digital-Design    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();