EEPW首頁(yè) >>
主題列表 >>
dma
dma 文章 進(jìn)入dma技術(shù)社區(qū)
基于DSP編程的幾個(gè)關(guān)鍵問(wèn)題
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP編程 關(guān)鍵問(wèn)題 DMA McBSP
基于FPGA的具有流量控制機(jī)制的高速串行數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)
- 摘要:本文介紹了基于Xilinx Virtex-6 FPGA的高速串行數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),系統(tǒng)包含AXI DMA和GTX串行收發(fā)器,系統(tǒng)增加了流量控制機(jī)制來(lái)保證高速數(shù)據(jù)傳輸?shù)目煽啃?。最后進(jìn)行了仿真測(cè)試,測(cè)試結(jié)果顯示系統(tǒng)可以高速可靠地傳輸數(shù)據(jù)。
- 關(guān)鍵字: Xilinx 數(shù)據(jù)傳輸 DMA 201204
基于ADSP-TS201S的二維DMA數(shù)據(jù)傳輸
- 基于ADSP-TS201S的二維DMA數(shù)據(jù)傳輸,摘要:針對(duì)高速信號(hào)處理系統(tǒng)中數(shù)據(jù)總線傳輸?shù)钠款i問(wèn)題,采用二維DMA方式進(jìn)行外設(shè)高速緩存到DSP內(nèi)核的數(shù)據(jù)塊實(shí)時(shí)傳輸。對(duì)二維DMA控制和狀態(tài)寄存器組進(jìn)行編程控制,結(jié)合FPGA與DSP鏈路接口設(shè)計(jì),將存儲(chǔ)區(qū)的數(shù)據(jù)塊作為一
- 關(guān)鍵字: 數(shù)據(jù)傳輸 DMA 二維 ADSP-TS201S 基于
基于散列DMA的高速串口驅(qū)動(dòng)方案設(shè)計(jì)
- 基于散列DMA的高速串口驅(qū)動(dòng)方案設(shè)計(jì),1 概 述
由于串口在電報(bào)通信、工控和數(shù)據(jù)采集等領(lǐng)域有著廣泛的應(yīng)用,絕大多數(shù)嵌入式處理器都內(nèi)置了通用異步收發(fā)器(UART)。UART數(shù)據(jù)傳輸主要通過(guò)中斷或DMA的方式實(shí)現(xiàn)。
中斷方式是在接收到數(shù)據(jù)或需要發(fā)送數(shù)據(jù) - 關(guān)鍵字: 驅(qū)動(dòng) 方案設(shè)計(jì) 串口 高速 DMA 基于
基于單片機(jī)系統(tǒng)采用DMA塊傳輸方式實(shí)現(xiàn)高速數(shù)據(jù)采集
- 摘 要: 介紹一種基于單片機(jī)系統(tǒng)設(shè)計(jì)的DMA硬件電路,以字塊傳輸方式與高速A/D接口。結(jié)合在數(shù)字式磁通表設(shè)計(jì)中的 ...
- 關(guān)鍵字: 單片機(jī)系統(tǒng) 直接存儲(chǔ)器 DMA 高速AD
單片機(jī)控制系統(tǒng)中實(shí)現(xiàn)DMA數(shù)據(jù)傳送的方法
- 1 引 言 許多單片機(jī)控制系統(tǒng)中,信息的實(shí)時(shí)處理往往需要數(shù)據(jù)的批量傳送。不管是采用軟件查詢,還是采用中斷技術(shù),它們都是依靠程序控制,每次傳送數(shù)據(jù)都需要單片機(jī)執(zhí)行若干條指令,因而傳輸速率受單片機(jī)指令運(yùn)行
- 關(guān)鍵字: 傳送 方法 數(shù)據(jù) DMA 控制系統(tǒng) 實(shí)現(xiàn) 單片機(jī)
基于Virtex-6 PCIE核的DMA控制器設(shè)計(jì)
- 應(yīng)用于PCIE總線的DMA方式有兩種:系統(tǒng)(system)DMA和總線主控(bus master)DMA。系統(tǒng)DMA比較少見(jiàn),并且只有較少的北橋芯片和操作系統(tǒng)支持其應(yīng)用;總線主控DMA是PCIE系統(tǒng)目前為止最常用的控制方式。本文參考了Xilinx的應(yīng)用設(shè)計(jì):應(yīng)用于Virtex-6 FPGA PCIE核的DMA設(shè)計(jì)不完整,缺少數(shù)據(jù)FIFO,且復(fù)位后只能完成一次中斷的讀寫;應(yīng)用于Virtex-5 FPGA PCIE核的DMA設(shè)計(jì),可以實(shí)現(xiàn)ML555開發(fā)板上DDR2內(nèi)存與PC端內(nèi)存間數(shù)據(jù)交換。但應(yīng)用于Virte
- 關(guān)鍵字: DMA Virtex-6
dma介紹
DMA介紹(網(wǎng)站搜索):Direct Memory Access(存儲(chǔ)器直接訪問(wèn))。這是指一種高速的數(shù)據(jù)傳輸操作,允許在外部設(shè)備和存儲(chǔ)器之間直接讀寫數(shù)據(jù),既不通過(guò)CPU,也不需要CPU干預(yù)。整個(gè)數(shù)據(jù)傳輸操作在一個(gè)稱為"DMA控制器"的控制下進(jìn)行的。CPU除了在數(shù)據(jù)傳輸開始和結(jié)束時(shí)做一點(diǎn)處理外,在傳輸過(guò)程中CPU可以進(jìn)行其他的工作 [ 查看詳細(xì) ]
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473