<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          基于DSP的無(wú)人值守地面探測(cè)系統(tǒng)

          • 傳統(tǒng)的無(wú)人值守地面探測(cè)系統(tǒng)可以探測(cè)一定范圍內(nèi)的地面運(yùn)動(dòng)目標(biāo)。其工作模式是把采集到的信號(hào)發(fā)送回地面接收站再進(jìn)行處理。此方法不能實(shí)現(xiàn)終端實(shí)時(shí)信號(hào)處理,且反應(yīng)時(shí)間較長(zhǎng)。另外,信號(hào)在傳輸和接收的過(guò)程中會(huì)受到不
          • 關(guān)鍵字: DSP  無(wú)人值守  

          解析基于DSP的漢字語(yǔ)音識(shí)別系統(tǒng)的實(shí)現(xiàn)方式

          • 語(yǔ)音識(shí)別是機(jī)器通過(guò)識(shí)別和理解過(guò)程把語(yǔ)音信號(hào)轉(zhuǎn)變?yōu)橄鄳?yīng)的文本文件或命令的高技術(shù)。作為專門的研究領(lǐng)域,語(yǔ)音識(shí)別又是一門交叉學(xué)科,它與聲學(xué)、語(yǔ)音學(xué)、語(yǔ)言學(xué)、數(shù)字信號(hào)處理理論、信息論、計(jì)算機(jī)科學(xué)等眾多學(xué)科緊密
          • 關(guān)鍵字: DSP  漢字語(yǔ)音識(shí)別  

          基于FPGA的USB3.0 HUB設(shè)計(jì)

          • USB總線是目前最為成功,應(yīng)用最為廣泛的外設(shè)接口。隨著時(shí)代的進(jìn)步和發(fā)展,電子產(chǎn)品、手持設(shè)備、超大容量的高清視頻設(shè)備以及千萬(wàn)像素的數(shù)碼相機(jī)等設(shè)備的需求越來(lái)越高,USB接口規(guī)范也需要相應(yīng)地進(jìn)行不斷地更新和升級(jí)。
          • 關(guān)鍵字: ARM  DSP  四軸運(yùn)動(dòng)控制  

          iPhone 7中的FPGA芯片將是蘋果AI之路上的關(guān)鍵

          •   據(jù)外媒報(bào)道,iPhone 7上市都快一個(gè)月了,拆解網(wǎng)站如iFixit和Chipworks早已將它大卸八塊。在內(nèi)部零配件上,恐怕現(xiàn)下最令人驚訝的就是蘋果用了高通和英特爾兩個(gè)公司的基帶。   不過(guò),這密密麻麻的內(nèi)部零配件中,有一個(gè)小芯片卻被人們忽視了,它就是FPGA,也就是所謂的現(xiàn)場(chǎng)可編程門陣列,而這顆芯片未來(lái)可進(jìn)行重新編程和配置。最重要的是,此類芯片在數(shù)據(jù)中心一直是機(jī)器學(xué)習(xí)的發(fā)動(dòng)機(jī)。此外,這也是iPhone首次用上FPGA芯片。   “蘋果此舉非常有趣,也絕對(duì)的一反常態(tài),”研
          • 關(guān)鍵字: FPGA  蘋果  

          時(shí)鐘恢復(fù)及同步技術(shù)在地震勘探儀器中的應(yīng)用

          • 摘要:隨著石油勘探的發(fā)展,在地震勘探儀器中越來(lái)越需要高精度的同步技術(shù)來(lái)支持高效采集。基于這種目的,采用FPGA技術(shù)設(shè)計(jì)了一種時(shí)鐘恢復(fù)以及系統(tǒng)同步方案,并完成了系統(tǒng)的固件和嵌入式軟件設(shè)計(jì)。通過(guò)室炔饈浴⒁巴
          • 關(guān)鍵字: 石油勘探  地震勘探儀器  FPGA  時(shí)鐘恢復(fù)  系統(tǒng)同步  

          基于FPGA的高速導(dǎo)航解算硬件實(shí)現(xiàn)

          • 摘要:針對(duì)現(xiàn)有小型無(wú)人機(jī)導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點(diǎn),實(shí)現(xiàn)了一種僅使用單一FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對(duì)飛機(jī)運(yùn)動(dòng)方程組和導(dǎo)航方程組進(jìn)行并行化分解,對(duì)相互獨(dú)
          • 關(guān)鍵字: 并行計(jì)算  FPGA  姿態(tài)解算  導(dǎo)航解算  

          基于FPGA的智能熱水器設(shè)計(jì)

          • 摘要:傳統(tǒng)電熱水器系統(tǒng)大多采用單片機(jī)作為控制核心,僅具有加熱和保溫功能,水溫不可見,水量不易控制,大多熱水器在保溫時(shí)采用開關(guān)控制,給電力系統(tǒng)帶來(lái)巨大沖擊。本系統(tǒng)選用現(xiàn)場(chǎng)可編程邏輯器件Actel Fusion系列F
          • 關(guān)鍵字: 智能  模數(shù)混合  FPGA  低功耗  PID算法  

          基于FPGA的速度和位置測(cè)量板卡的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:針對(duì)增量式光電編碼器經(jīng)典速度測(cè)量算法M/T法低速采樣時(shí)間過(guò)長(zhǎng)和位置測(cè)量算法精度不高的問(wèn)題,本文基于定采樣周期M/T法設(shè)計(jì)實(shí)現(xiàn)了速度和位置測(cè)量板卡。采用Xilinx公司的XC3S400 FPGA為核心控制芯片進(jìn)行設(shè)計(jì),并
          • 關(guān)鍵字: 光電編碼器  速度和位置測(cè)量算法  FPGA  PC104  

          基于FPGA+DSP架構(gòu)視頻處理系統(tǒng)設(shè)計(jì)

          • 摘要:實(shí)時(shí)圖像處理技術(shù)在工業(yè)、醫(yī)學(xué)、軍事和商業(yè)等領(lǐng)域有廣泛的應(yīng)用?;贔PGA+DSP架構(gòu)的視頻處理系統(tǒng)充分發(fā)揮了各自器什的長(zhǎng)處,不儀設(shè)計(jì)周期短,開發(fā)費(fèi)用低,而且設(shè)計(jì)靈活,更改方便,功耗較低,便于實(shí)現(xiàn)系統(tǒng)的小
          • 關(guān)鍵字: 視頻處理  FPGA  DSP  中值濾波  JPEG壓縮  USB  

          基于FPGA+ARM的HDLC協(xié)議控制器的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:針對(duì)飛控模擬裝置中基于HDLC協(xié)議通信需求,完成了一種新的基于FPGA+ARM架構(gòu)HDLC協(xié)議控制器的設(shè)計(jì)。文中首先介B了HDLC協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,然后結(jié)合FPGA可進(jìn)行任意數(shù)據(jù)寬度操作和ARM編程簡(jiǎn)單
          • 關(guān)鍵字: HDLC協(xié)議  循環(huán)冗余校驗(yàn)(CRC)原理  FPGA  ARM  

          基于FPGA的可變規(guī)模多格式Y(jié)CbCr到RGB快速轉(zhuǎn)換模塊設(shè)計(jì)

          • 摘要:文章介紹了YCbCr色彩空間和RGB色彩空間之間的轉(zhuǎn)換的方法,實(shí)現(xiàn)了不同規(guī)模以及不同數(shù)據(jù)結(jié)構(gòu)的YCbCr到RGB的快速硬件轉(zhuǎn)換。采用數(shù)據(jù)重排列和數(shù)據(jù)分離等方法,不僅支持QCIF到HDTV多種分辨率的視頻轉(zhuǎn)換,而且支持YC
          • 關(guān)鍵字: 色彩空間轉(zhuǎn)Q  FPGA  YCbCr  RGB  

          基于SDR SDRAM的視頻數(shù)據(jù)邏輯分析存儲(chǔ)器的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:針對(duì)傳統(tǒng)硬件測(cè)試軟件的弊端,文章提出一種便攜式視頻數(shù)據(jù)邏輯分析存儲(chǔ)器的設(shè)計(jì)方法,這種分析存儲(chǔ)器能夠針對(duì)網(wǎng)絡(luò)多媒體數(shù)據(jù)進(jìn)行采集、分析和存儲(chǔ)等操作。在不影響網(wǎng)絡(luò)正常傳輸?shù)那疤嵯?,針?duì)TS流進(jìn)行采集、存
          • 關(guān)鍵字: TS流  步動(dòng)態(tài)隨機(jī)存儲(chǔ)器控制器  FPGA  

          FPGA是什么?FPGA入門基礎(chǔ)知識(shí)

          • FPGA是個(gè)什么玩意?首先來(lái)說(shuō):FPGA是一種器件。其英文名 feild programable gate arry 。很長(zhǎng),但不通俗。通俗來(lái)說(shuō),是一種功能強(qiáng)大似乎無(wú)所不能的器件。通常用于通信、網(wǎng)絡(luò)、圖像處理、工業(yè)控制等不同領(lǐng)域的器件。就
          • 關(guān)鍵字: FPGA  

          基于DSP控制的音頻解碼系統(tǒng)設(shè)計(jì)

          • 摘要:文中以TI公司的C5000系列通用型DSP芯片TMS320VC5509為核心,完成音頻解碼系統(tǒng)硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn),并研究MP3的解碼算法以及其在該硬件平臺(tái)上的實(shí)現(xiàn)。整個(gè)系統(tǒng)的硬件平臺(tái)包括DSP核心模塊、FLASH存儲(chǔ)器、音頻C
          • 關(guān)鍵字: MPEG  音頻解碼  DSP  低功耗  

          基于FPGA的視頻圖像處理算法的研究與實(shí)現(xiàn)

          • 摘要 為有效提高視頻監(jiān)控應(yīng)用領(lǐng)域中多屏幕畫面顯示的清晰度、分辨度等問(wèn)題,提出了一種基于FPGA的實(shí)時(shí)視頻圖像處理算法。文中介紹了系統(tǒng)的整體結(jié)構(gòu),然后針對(duì)FPGA模塊介紹了視頻圖像的緩存及圖像分割,并針對(duì)視頻的
          • 關(guān)鍵字: 視頻監(jiān)控  視頻圖像處理  雙線性插值  FPGA  多屏幕  
          共9877條 112/659 |‹ « 110 111 112 113 114 115 116 117 118 119 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();