<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          FPGA研發(fā)之道(15)-設(shè)計(jì)不是湊波形(五)接口設(shè)計(jì)

          •   作為FPGA工程師來(lái)說(shuō),碰到新的問(wèn)題是設(shè)計(jì)中最常見(jiàn)的事情了,技術(shù)發(fā)展趨勢(shì)日新月異,所以經(jīng)常會(huì)有新的概念,新的需求,新的設(shè)計(jì)等待去實(shí)現(xiàn)。不是每個(gè)通過(guò)BAIDU或者GOOGLE都有答案。   因此,新的設(shè)計(jì)經(jīng)常會(huì)有,那如何實(shí)現(xiàn)?   假設(shè),F(xiàn)PGA需要設(shè)計(jì)一個(gè)接口模塊,那我們就需要了解一下幾個(gè)問(wèn)題:   (1) 同步接口還是異步接口模塊;   (2) 有哪些信號(hào),功能是什么?   (3) 信號(hào)之間時(shí)序關(guān)系是什么?   (4) 傳遞的效率能夠達(dá)到多少;   (5) 等等!   誰(shuí)會(huì)給予這些答
          • 關(guān)鍵字: FPGA  測(cè)試  接口  

          FPGA研發(fā)之道(14)寫(xiě)在coding之前的鐵律

          •   寫(xiě)在coding之前的那些鐵律   (1)注釋?zhuān)?好的代碼首先必須要有注釋?zhuān)⑨屩辽侔ㄎ募⑨專(zhuān)丝谧⑨專(zhuān)δ苷Z(yǔ)句注釋。   文件注釋?zhuān)何募⑨尵褪且粋€(gè)說(shuō)明文:這通常在文件的頭部注釋?zhuān)糜诿枋龃a為那個(gè)工程中,由誰(shuí)寫(xiě)的,日期是多少,功能描述,有哪些子功能,及版本修改的標(biāo)示。這樣不論是誰(shuí),一目了然。即使不寫(xiě)文檔,也能知道大概。   接口描述:module的接口信號(hào)中,接口注釋描述模塊外部接口,例如AHB接口,和SRAM接口等等。這樣讀代碼的人即可能夠判斷即模塊將AHB接口信號(hào)線轉(zhuǎn)換成SRAM接口
          • 關(guān)鍵字: FPGA  coding  時(shí)序  

          基于DSP在線式UPS不間斷電源控制系統(tǒng)的研究

          •   引言   隨著計(jì)算機(jī)的普及和信息處理技術(shù)的廣泛應(yīng)用,不間斷電源UPS在關(guān)鍵負(fù)載連接至公共電網(wǎng)方面扮演著重要角色。它們旨在為處于任何正?;虍惓?shí)用電源條件下的負(fù)載提供清潔、持續(xù)的電源。德州儀器(TI)TMS320F28335 DSP為在線UPS設(shè)計(jì)提供增強(qiáng)的、經(jīng)濟(jì)高效的解決方案,可以高速執(zhí)行多種控制算法,從而使實(shí)現(xiàn)高采樣速率成為可能。   本文實(shí)現(xiàn)了基于TMS320F28335的不間斷電源控制系統(tǒng)的設(shè)計(jì),該系統(tǒng)能夠在單芯片中實(shí)現(xiàn)在線UPS的多控制環(huán)路,從而提高集成度并降低系統(tǒng)成本。數(shù)字控制還為每個(gè)控
          • 關(guān)鍵字: 德州儀器  DSP  UPS  

          基于FPGA的LCD顯示遠(yuǎn)程更新

          •   1 項(xiàng)目背景   1.1 研究背景   LCD顯示屏的應(yīng)用越來(lái)越廣,數(shù)量越來(lái)越多。LCD顯示屏應(yīng)用廣泛,無(wú)處不在。小到家庭各種電器設(shè)備,大到軍事設(shè)備。更常見(jiàn)是用于各種公共場(chǎng)合如體育館、廣場(chǎng)等商業(yè)用途。給我們傳遞一種更為直觀、生動(dòng)的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場(chǎng)帶來(lái)了巨大的商機(jī)。傳統(tǒng)的顯示器大多采用控制系統(tǒng)與顯示界面集成在一起的方案,不便于實(shí)時(shí)管理與有效維護(hù),不便于及時(shí)更新;也不便于人親臨惡劣的工作環(huán)境下進(jìn)行人為操控。LED顯示屏用戶迫切需要實(shí)現(xiàn)對(duì)LED顯示屏的遠(yuǎn)程控制。
          • 關(guān)鍵字: FPGA  LCD  Microblaze  

          基于FPGA的Viterbi譯碼器設(shè)計(jì)及實(shí)現(xiàn)

          •   卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時(shí),它比其它概率譯碼算法效率更高、速度更快,譯碼器的硬件結(jié)構(gòu)比較簡(jiǎn)單。隨著可編程邏輯技術(shù)的不斷發(fā)展,其高密度、低功耗、使用靈活、設(shè)計(jì)快速、成本低廉、現(xiàn)場(chǎng)可編程和反復(fù)可編程等特性,使FPGA逐步成為Viterbi譯碼器設(shè)計(jì)的最佳方法。項(xiàng)目目的是用FPGA實(shí)現(xiàn)一個(gè)Viterbi譯碼器。   一、譯碼器功能分析   譯碼器是一種具有“翻譯”功能的邏輯電路,這
          • 關(guān)鍵字: FPGA  Viterbi  譯碼器  

          基于Blackfin的智能IP Camera系統(tǒng)設(shè)計(jì)

          •   1.背景及概述   近年來(lái),隨著嵌入式應(yīng)用越來(lái)越復(fù)雜,應(yīng)用場(chǎng)合越來(lái)越多,特別是多媒體功能在各個(gè)領(lǐng)域飛速發(fā)展,高性能計(jì)算變得無(wú)處不在,從消費(fèi)電子,網(wǎng)絡(luò)通訊到工業(yè)控制和監(jiān)控,大多數(shù)應(yīng)用都需要更高的數(shù)字信號(hào)處理能力。出于成本和設(shè)計(jì)難度的考慮,人們傾向于使用單顆芯片完成所有的工作,傳統(tǒng)的DSP處理器和MCU處理器開(kāi)始以多種形式進(jìn)行融合:   1.傳統(tǒng)的MCU+DSP合作方案被集成到一顆芯片封裝內(nèi);或者進(jìn)一步實(shí)現(xiàn)為真正的異構(gòu)多核,可以共享部分甚至全部外部設(shè)備。   2.以SoC的形式為MCU加上基于固定硬
          • 關(guān)鍵字: Blackfin  IP Camera  DSP  

          DSP編程技巧之27---答疑解惑哪家強(qiáng)之(2)

          •   答疑解惑哪家強(qiáng)?我們EEPW最強(qiáng)。。。所以接下來(lái)繼續(xù)我們的答疑解惑。   8. 含有CLA加速器的CPU必備的編譯器選項(xiàng)?   除了問(wèn)答4、5、7提到的選項(xiàng)之外,CLA CPU對(duì)編譯器也有一定的要求,如表2所示。   表2 CLA CPU必備的編譯器選項(xiàng)   9. “大內(nèi)存模型”和“小內(nèi)存模型”的區(qū)別是什么?   C28x一般使用大內(nèi)存模型,假設(shè)數(shù)據(jù)可以存放在存儲(chǔ)單元的任何可用空間中。小內(nèi)存模型的提出其實(shí)針對(duì)的是基于C27x模式CPU的代碼,它
          • 關(guān)鍵字: DSP  CPU  編譯器  

          DSP編程技巧之26---答疑解惑哪家強(qiáng)之(1)

          •   在我們EEPW的牛人業(yè)話欄目里,已經(jīng)連載了25篇有關(guān)于DSP編程技巧的文章。了解了這些技巧,相當(dāng)于工具已經(jīng)在手,但是每個(gè)人都是有一定的學(xué)習(xí)曲線的,工具的使用都是一個(gè)熟能生巧的過(guò)程,在這一過(guò)程中難免有一些疑惑的,所以我們總結(jié)大家在學(xué)習(xí)DSP編程過(guò)程中經(jīng)常遇到的問(wèn)題,做一些集中解惑,希望對(duì)大家有所幫助。   1. DSP編程技巧到底有什么好資料?   話說(shuō)專(zhuān)門(mén)深入講解這個(gè)的資料并不是太多,因?yàn)榇蟛糠諨SP書(shū)籍都是講解算法或者寄存器是怎么使用的,那盡量羅列一下(如有遺漏請(qǐng)?jiān)谠u(píng)論區(qū)補(bǔ)充),有:   (1
          • 關(guān)鍵字: DSP  CLA  VCU  

          DSP編程技巧之25---C/C++與匯編語(yǔ)言的交互之-(3)使用編譯器的內(nèi)聯(lián)函數(shù)

          •   在C/C++與匯編語(yǔ)言混合編程的情況下,一般我們都會(huì)選擇C/C++來(lái)實(shí)現(xiàn)所期待的功能。在我們用C/C++來(lái)實(shí)現(xiàn)某些位操作、數(shù)學(xué)運(yùn)算等功能后,編譯器會(huì)盡可能地把它們編譯為一些已經(jīng)高度優(yōu)化的匯編函數(shù)(內(nèi)聯(lián)函數(shù)),一般情況下是一條或者多條匯編指令的集合,在封裝之后,我們可以在C/C++編程的時(shí)候直接使用這樣的內(nèi)聯(lián)函數(shù)。如果不直接使用它們,那么在單步調(diào)試的時(shí)候,也可以從C/C++代碼編譯生成的匯編代碼中找到對(duì)應(yīng)的內(nèi)聯(lián)函數(shù),能夠幫助我們加深對(duì)編譯和代碼執(zhí)行的理解。這些編譯器的內(nèi)聯(lián)函數(shù)都有一個(gè)顯著的外觀,即以?xún)蓚€(gè)
          • 關(guān)鍵字: DSP  C/C++  匯編語(yǔ)言  

          基于FPGA+DSP遠(yuǎn)程監(jiān)控器設(shè)計(jì)與實(shí)現(xiàn)

          •   項(xiàng)目研究的目的和主要研究?jī)?nèi)容   研究目的   為了遠(yuǎn)程對(duì)現(xiàn)場(chǎng)進(jìn)行設(shè)備管理和環(huán)境監(jiān)控,并簡(jiǎn)化現(xiàn)場(chǎng)監(jiān)控設(shè)備,有效地提高整個(gè)系統(tǒng)的穩(wěn)定性和安全性。擬開(kāi)發(fā)一款遠(yuǎn)程控制器,簡(jiǎn)稱(chēng)RCM遠(yuǎn)控器。該遠(yuǎn)控器將集現(xiàn)場(chǎng)數(shù)據(jù)采集、多種通信協(xié)議轉(zhuǎn)換、故障告警、應(yīng)急控制、智能聯(lián)動(dòng)、內(nèi)嵌WEB配置頁(yè)等多項(xiàng)功能。   主要研究?jī)?nèi)容   1.遠(yuǎn)程監(jiān)控系統(tǒng)   遠(yuǎn)程監(jiān)控系統(tǒng)總體結(jié)構(gòu)(如圖1所示),其中主要研究?jī)?nèi)容為RCM遠(yuǎn)控器。    ?   圖 1   遠(yuǎn)控器通過(guò)RJ45與TCP/IP網(wǎng)絡(luò)開(kāi)放式網(wǎng)絡(luò)相
          • 關(guān)鍵字: FPGA  DSP  RCM  

          基于FPGA的脫機(jī)手寫(xiě)體漢字識(shí)別系統(tǒng)

          •   1設(shè)計(jì)摘要   1.1項(xiàng)目背景   漢字作為非字母化、非拼音化的文字,在當(dāng)今高度信息化的社會(huì)里,如何快速高效地將漢字輸入計(jì)算機(jī),已成為影響人機(jī)交流信息效率的一個(gè)重要瓶頸。目前,漢字輸入主要分為人工鍵盤(pán)輸入和機(jī)器自動(dòng)識(shí)別輸入兩種,其中人工鍵入速度慢且勞動(dòng)強(qiáng)度大。自動(dòng)識(shí)別輸入分為語(yǔ)音識(shí)別和漢字識(shí)別兩種,其中漢字識(shí)別是將漢字點(diǎn)陣圖形轉(zhuǎn)換成電信號(hào),然后輸入給數(shù)字信號(hào)處理器或計(jì)算機(jī)進(jìn)行處理,依據(jù)一定的分類(lèi)算法在漢字字符集合中識(shí)別出與之相匹配的漢字。因此,研究脫機(jī)手寫(xiě)體漢字識(shí)別的目的就是解決漢字信息如何高速輸
          • 關(guān)鍵字: FPGA  神經(jīng)網(wǎng)絡(luò)  漢字識(shí)別  

          基于USB3.0和FPGA的多串口傳輸系統(tǒng)設(shè)計(jì)

          •   多串口數(shù)據(jù)通信技術(shù)主要研究數(shù)據(jù)的多串口采集、存儲(chǔ)和處理。由于串口通信技術(shù)的廣泛應(yīng)用,使得多串口采集卡一直是研究的熱點(diǎn),從早期的基于PCI總線的多串口數(shù)據(jù)采集卡到后來(lái)的基于USB的多串口數(shù)據(jù)采集卡,以及現(xiàn)在的基于USB3.0的多串口數(shù)據(jù)采集卡。   PCI采集卡由于使用不方便,逐漸被淘汰,目前USB傳輸系統(tǒng)被廣泛應(yīng)用。USB2.0理論傳輸速度為480Mb/s,而USB3.0的傳輸速率可高達(dá)5Gb/s,且在USB2.0的基礎(chǔ)上又增加了超高速傳輸模式。本文設(shè)計(jì)的系統(tǒng)中有80個(gè)485傳輸通道,每個(gè)通道的速率
          • 關(guān)鍵字: USB3.0  FPGA  PCI  

          2014首屆清華大學(xué)TI杯汽車(chē)電子創(chuàng)新大賽圓滿落幕

          •   日前,首屆“TI杯”汽車(chē)電子創(chuàng)新大賽決賽于10月18日在清華大學(xué)舉行。此次大賽由清華大學(xué)汽車(chē)工程系協(xié)同全球領(lǐng)先的模擬與嵌入式處理領(lǐng)導(dǎo)廠商德州儀器(TI)共同舉辦。從2014年4月發(fā)布大賽信息時(shí)至評(píng)選結(jié)果出爐,歷時(shí)半年時(shí)間。經(jīng)過(guò)清華大學(xué)汽車(chē)工程系教授和德州儀器資深工程師組成的專(zhuān)業(yè)評(píng)委團(tuán)隊(duì)的遴選,最終由該校王翔宇同學(xué)帶領(lǐng)團(tuán)隊(duì)?wèi){借其提交的“分布式驅(qū)動(dòng)小車(chē)的安全性設(shè)計(jì)”摘得桂冠,獲得了本次大賽的一等獎(jiǎng)。清華大學(xué)汽車(chē)工程系的教授李建秋、高大威、楊福源、馬春生、張?jiān)?/li>
          • 關(guān)鍵字: TI  MCU  DSP  

          高云發(fā)布FPGA產(chǎn)品-朝云系列

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導(dǎo)體”)今日宣布推出擁有完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)朝云™產(chǎn)品系列??蓮V泛用于通信網(wǎng)絡(luò)、工業(yè)控制、工業(yè)視頻、服務(wù)器、消費(fèi)電子等領(lǐng)域,幫助用戶降低開(kāi)發(fā)風(fēng)險(xiǎn),迅速克服產(chǎn)品上市時(shí)間帶來(lái)的挑戰(zhàn)。   朝云™產(chǎn)品系列在目前FPGA市場(chǎng)上處于中密度范圍,邏輯單元從18K LUT到100K LUT。其中有兩個(gè)家族產(chǎn)品,分別為GW2A和GW3S。前者采用臺(tái)積電(TSMC)的55nm工藝,后者采用臺(tái)積電的
          • 關(guān)鍵字: 高云  FPGA  GW2A  

          國(guó)產(chǎn)FPGA的“新聲”——高云半導(dǎo)體FPGA系列產(chǎn)品面世

          •   2014年10月29日 上海IC-China訊,廣東高云半導(dǎo)體科技股份有限公司(簡(jiǎn)稱(chēng)高云半導(dǎo)體)今日召開(kāi)新產(chǎn)品發(fā)布會(huì),宣布推出擁有我國(guó)完全自主知識(shí)產(chǎn)權(quán)的三大產(chǎn)品計(jì)劃:    現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)朝云™產(chǎn)品系列;    現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)云源™設(shè)計(jì)軟件;    基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的IP軟核平臺(tái)—星核計(jì)劃。    擁有完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)朝云™產(chǎn)品系列。   
          • 關(guān)鍵字: FPGA  高云  朝云  
          共9877條 167/659 |‹ « 165 166 167 168 169 170 171 172 173 174 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          DSP+FPGA    樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();