<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          基于FPGA的IIR數(shù)字濾波器設(shè)計(jì)

          • 1.引言 數(shù)字濾波器在通信、自動(dòng)控制、雷達(dá)、軍事、航空航天、醫(yī)療、家用電器等眾多領(lǐng)域得到了廣泛的應(yīng)用。其中IIR數(shù)字濾波器和FIR數(shù)字濾波器是目前人們使用較多的兩種。數(shù)字濾波器通常采用計(jì)算機(jī)軟件、專用數(shù)字濾波器、DSP器件或可編程邏輯器件(如FPGA)實(shí)現(xiàn)。因?yàn)椋肍PGA實(shí)現(xiàn)數(shù)字濾波器具有實(shí)時(shí)性強(qiáng)、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點(diǎn),所以得到了較為廣泛的應(yīng)用。本文以巴特沃思數(shù)字帶通濾波器為例,較為詳細(xì)地介紹了其設(shè)計(jì)和實(shí)現(xiàn)方法。給定巴特沃茲數(shù)字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截止
          • 關(guān)鍵字: FPGA  IIR  

          Altera加入IBM Open POWER聯(lián)盟,支持下一代數(shù)據(jù)中心的開發(fā)

          •   Altera公司日前宣布加入IBM?OpenPOWER聯(lián)盟——基于IBM?POWER微處理器體系結(jié)構(gòu)的開放開發(fā)聯(lián)盟。Altera將與IBM以及其他OpenPOWER聯(lián)盟成員合作,開發(fā)高性能計(jì)算解決方案,這些方案集成了用于下一代數(shù)據(jù)中心的IBM?POWER?CPU和Altera基于FPGA的加速技術(shù)。  FPGA為POWER用戶提供了復(fù)雜內(nèi)核計(jì)算所需的可配置硬件加速器,以很低的功耗實(shí)現(xiàn)了很高的性能,從而幫助系統(tǒng)設(shè)計(jì)人員降低了運(yùn)營開支。IBM和Altera已經(jīng)一起工
          • 關(guān)鍵字: Altera  IBM  FPGA  

          分解多核 DSP的低功耗與高性能優(yōu)勢

          • 數(shù)字信號處理是將信號以數(shù)字方式表示并處理的理論和技術(shù)。數(shù)字信號處理與模擬信號處理是信號處理的子集。數(shù)...
          • 關(guān)鍵字: 分解多核  DSP  低功耗  

          DSP和加速度計(jì)等器件使得家用監(jiān)測設(shè)備成為可能

          • 先進(jìn)的半導(dǎo)體技術(shù)正為體積越來越小、功能愈加強(qiáng)大的家用醫(yī)療設(shè)備的發(fā)展鋪平道路。對于病人來說,更小的便...
          • 關(guān)鍵字: DSP  加速度計(jì)等器件  

          應(yīng)用于軟件無線電跳頻電臺的射頻前端電路設(shè)計(jì)方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 軟件無線電  跳頻電臺  射頻前端  電路設(shè)計(jì)  DSP  

          一種無人飛行器溫度巡檢裝置設(shè)計(jì)

          • 1.引言 目前無人飛行器主要飛行于大氣對流層和平流層低層區(qū)間。該區(qū)間大氣溫度變化復(fù)雜,大氣環(huán)境的溫度過低或過高都將直接影響無人飛行器控制系統(tǒng)的正常工作。由于無人飛行器機(jī)身需要檢測溫度的部位較多,監(jiān)測目標(biāo)比較分散,使用單一結(jié)構(gòu)的溫度傳感器或結(jié)冰探測儀表難以實(shí)時(shí)、全面地掌握整個(gè)機(jī)身表而溫度狀況,因此,本設(shè)計(jì)結(jié)合已有的民用多路測溫技術(shù),提出一種基于FPGA的適用于無人飛行器機(jī)身各部位溫度檢測和功能事務(wù)管理的多路溫度巡檢系統(tǒng)。該系統(tǒng)可在無人飛行器飛行過程中,根據(jù)需要循環(huán)監(jiān)測各部位的溫度狀況,以便能夠及早測出機(jī)身
          • 關(guān)鍵字: FPGA  PT100  

          一種基于FPGA的多路數(shù)字信號復(fù)接系統(tǒng)設(shè)計(jì)

          • 摘要 數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項(xiàng)重要技術(shù),能將若干路低速信號合并為一路高速信號,以提高帶寬利用率和數(shù)據(jù)傳輸效率。文中在介紹數(shù)字復(fù)接系統(tǒng)的基礎(chǔ)上,采用VHDL對數(shù)字復(fù)分接系統(tǒng)進(jìn)行建模設(shè)計(jì)和實(shí)現(xiàn)。并利用乒乓操作和先進(jìn)先出存儲器(FIFO)對復(fù)接器進(jìn)行設(shè)計(jì),利用幀同步器對數(shù)據(jù)進(jìn)行分接。以QuartusII8.0為仿真軟件,對設(shè)計(jì)進(jìn)行仿真驗(yàn)證,仿真結(jié)果表明,設(shè)計(jì)實(shí)現(xiàn)了復(fù)接系統(tǒng),便于修改電路結(jié)構(gòu),增強(qiáng)了設(shè)計(jì)的靈活性,且節(jié)約了系統(tǒng)資源。 數(shù)字通信系統(tǒng)中,為了提高信道的利用率,使多路信號在同一條信道上傳輸時(shí)互
          • 關(guān)鍵字: FPGA  QuartusII  

          NI推出新一代軟件定義的儀器:200MHz矢量信號收發(fā)儀

          •   美國國家儀器公司(National?Instruments,?簡稱?NI)日前發(fā)布了具有200?MHz?RF帶寬的NI?PXIe-5646R矢量信號收發(fā)儀,為IEEE?802.11ac、160?MHz?WLAN和LTE?Advanced等最新的無線標(biāo)準(zhǔn)提供了理想的測試儀器。工程師可借助矢量信號收發(fā)儀的開放式軟件設(shè)計(jì)來開發(fā)用于頻譜分析及許多其它應(yīng)用的通道仿真系統(tǒng)、快速原型、自定義實(shí)時(shí)信號處理?! I矢量
          • 關(guān)鍵字: NI  PXIe-5646R  FPGA  

          Synopsys發(fā)布Verification Compiler驗(yàn)證編譯器使產(chǎn)能提升3倍

          •   亮點(diǎn):  ·?包括靜態(tài)和形式驗(yàn)證的新一代驗(yàn)證技術(shù),使性能提升了5倍  ·?將仿真、靜態(tài)和形式驗(yàn)證,驗(yàn)證IP(VIP)、調(diào)試以及覆蓋率技術(shù)完整地集成到同一個(gè)產(chǎn)品中,提高了性能和產(chǎn)能  ·?建在易于使用的Verdi3?調(diào)試平臺上全新的、先進(jìn)的SoC調(diào)試功能提高了調(diào)試效率  ·?完整的低功耗驗(yàn)證功能,擁有自帶的低功耗仿真、X-傳遞(X-propagation)仿真、新一代低功耗靜態(tài)校驗(yàn)以及低功耗形式驗(yàn)證  ·?將ARM??AMBA??4&
          • 關(guān)鍵字: Synopsys  SoC  ARM  DSP  Verdi3  

          DSP編程技巧之8---揭開編譯器神秘面紗之運(yùn)行時(shí)模型

          •   當(dāng)我們在PC運(yùn)行一些C/C++編寫程序的時(shí)候,如果缺少必要的庫文件或者說一些dll文件之類的,程序會崩潰并在各種崩潰聲音的提示下彈出一堆對話框,提示我們“run-time?error”,缺少xxxx運(yùn)行庫文件等等。那運(yùn)行庫文件是做什么的呢?它里面主要包含了C/C++的庫函數(shù),編譯器內(nèi)建的一些功能函數(shù)、浮點(diǎn)數(shù)的算數(shù)運(yùn)算函數(shù),以及編譯器所支持的C語言中一些與I/O操作有關(guān)的函數(shù)等。在DSP中運(yùn)行里面運(yùn)行我們的程序時(shí),同樣需要相關(guān)的實(shí)時(shí)運(yùn)行庫文件的支持;所以我們要配置一些相關(guān)的運(yùn)行庫選項(xiàng),使得編譯
          • 關(guān)鍵字: DSP  編譯器  I/O  

          基于FPGA的數(shù)控分頻器設(shè)計(jì)

          • 1.引言 分頻器是數(shù)字系統(tǒng)中非常重要的模塊之一,被廣泛應(yīng)用于各種控制電路中。在實(shí)際中,設(shè)計(jì)人員往往需要將一個(gè)標(biāo)準(zhǔn)的頻率源通過分頻技術(shù)以滿足不同的需求。常見的分頻形式主要有:偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻、小數(shù)分頻、分?jǐn)?shù)分頻。在某些嚴(yán)格的情況下,還有占空比的要求。其中非等占空比的偶數(shù)分頻器和奇數(shù)分頻器其實(shí)現(xiàn)比較容易,但對于半整數(shù)分頻器和占空比為50%的奇數(shù)分頻器實(shí)現(xiàn)比較困難。 本文首先介紹了各種分頻器的實(shí)現(xiàn)原理,并結(jié)合VHDL硬件描述語言對其進(jìn)行了仿真,最后提出一個(gè)可控的通用分頻器的設(shè)計(jì)方法,該方法可實(shí)
          • 關(guān)鍵字: FPGA  分頻器  

          基于DSP的交流隨動(dòng)系統(tǒng)設(shè)計(jì)

          • 摘要:DSP56FS07芯片采用了不同于通用CPU和MCU的特殊軟硬件結(jié)構(gòu),實(shí)現(xiàn)了高速的數(shù)字處理以及實(shí)時(shí)地進(jìn)行系統(tǒng)控制。作為控制電機(jī)的專用產(chǎn)品,許多片內(nèi)外設(shè)的功能設(shè)置大大簡化了電機(jī)控制系統(tǒng)的設(shè)計(jì)。文章通過隨動(dòng)控制器串口的設(shè)計(jì)、限位及制動(dòng)的實(shí)現(xiàn)過程介紹了DSP56 F807的應(yīng)用。 1 隨動(dòng)系統(tǒng)的組成及功能簡介 交流隨動(dòng)系統(tǒng)由交流電機(jī)、交流伺服驅(qū)動(dòng)器、隨動(dòng)控制器、編碼器(旋轉(zhuǎn)變壓器)、減速器等部分組成。如圖1所示。     隨動(dòng)控制器是由DSP芯片為核心擴(kuò)展而成的。它可以接
          • 關(guān)鍵字: DSP  DSP56FS07  

          電液伺服系統(tǒng)控制器設(shè)計(jì)研究

          • 0引言隨著電液伺服控制理論的發(fā)展,很多先進(jìn)的控制策略被應(yīng)用于電液伺服控制領(lǐng)域中。如:文獻(xiàn)[1]闡述了...
          • 關(guān)鍵字: FPGA  電液伺服系統(tǒng)  DSP  

          基于FPGA的監(jiān)測數(shù)字示波器設(shè)計(jì)

          • 摘要:在核監(jiān)測中,常將各種傳感器輸出的信號通過A/D轉(zhuǎn)換器轉(zhuǎn)換為數(shù)字信號,然后利用數(shù)字信號處理技術(shù)對各種核信號進(jìn)行數(shù)字處理。為了準(zhǔn)確測量核信號數(shù)字波形的各種參數(shù),對基于FPGA雙口RAM的數(shù)字示波器進(jìn)行了設(shè)計(jì)和測試分析。實(shí)驗(yàn)表明,該數(shù)字示波器能準(zhǔn)確獲取核信號的數(shù)字渡形及各種參數(shù)的值,可對核信號的波形進(jìn)行錄制、回放和精確分析,為核監(jiān)測及其儀器準(zhǔn)確設(shè)計(jì)提供有力的保證。 福島核事故促進(jìn)了核監(jiān)測儀器的飛速發(fā)展。在核爆監(jiān)測中,需對核輻射的各種信號如光輻射、放射線沾染、沖擊波、電磁輻射等進(jìn)行測量,通過測量這些信號的
          • 關(guān)鍵字: FPGA  RAM  

          基于FPGA的自動(dòng)加載系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

          • 摘要:針對FPGA可以在每次上電時(shí)自動(dòng)獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對FPGA上電后自動(dòng)加載的系統(tǒng)。該系統(tǒng)可以通過USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的控制下將配置文件以PS模式配置給FPGA。測試表明,該系統(tǒng)可以在上電時(shí)自動(dòng)對FPGA進(jìn)行加載,彌補(bǔ)了FPGA掉電后數(shù)據(jù)消失的不足。 0 引言 FPGA(Field Programmable Gate Array)即現(xiàn)場可編程門陣列,隨著微電子技術(shù)的發(fā)展,F(xiàn)PGA的
          • 關(guān)鍵字: FPGA  CPLD  
          共9877條 198/659 |‹ « 196 197 198 199 200 201 202 203 204 205 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();