<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          采用 Linux 與 DSP/BIOS RTOS 實(shí)施雙 OS 信號(hào)處理技術(shù)

          • 在系統(tǒng)性能與編程簡易性之間的權(quán)衡折中是通用操作系統(tǒng)與實(shí)時(shí)操作系統(tǒng)之間的主要區(qū)分點(diǎn)之一。GPOS...
          • 關(guān)鍵字: 信號(hào)處理  Linux  DSP  BIOS  

          Altera推出首款基于FPGA的智能交通視頻分析解決方案

          • Altera公司 (NASDAQ: ALTR) 日前在2013年中國國際公共安全博覽會(huì) (安博會(huì)) 上宣布,北京動(dòng)視元科技有限公司(簡稱:動(dòng)視元)采用Altera基于FPGA的最新視頻分析成功推出首個(gè)基于FPGA的智能交通視頻分析解決方案——?jiǎng)右曉令O盗薪煌顩r視頻分析儀。
          • 關(guān)鍵字: Altera  FPGA  視頻分析  

          CEVA推出浮點(diǎn)矢量 DSP內(nèi)核CEVA-XC4500

          • 全球領(lǐng)先的數(shù)字信號(hào)處理器(DSP)內(nèi)核和平臺(tái)解決方案授權(quán)廠商CEVA公司宣布推出世界上首個(gè)專為先進(jìn)無線基礎(chǔ)設(shè)施解決方案而設(shè)計(jì)的浮點(diǎn)矢量(vector floating-point) DSP內(nèi)核——CEVA-XC4500 DSP。
          • 關(guān)鍵字: CEVA  ARM  嵌入式  DSP  

          PSoC 5LP:帶CPLD的可靠ARM嵌入式處理器

          • 您是不是需要復(fù)雜可編程邏輯器件(CPLD)但又不愿放棄固件?或者說您希望最好在單個(gè)芯片中同時(shí)集成微控制器和CPLD?PSoC? 5LP是賽普拉斯半導(dǎo)體公司的最新片上可編程系統(tǒng),當(dāng)它用作CPU時(shí),它就是一款32位的67 MHz ARM Cortex-M3處理器,而用作CPLD時(shí),其可編程邏輯提供的基于LUT的FPGA門,相當(dāng)于20,000多個(gè)門。
          • 關(guān)鍵字: ARM  嵌入式  FPGA  PSoC  UDB  

          DSP該怎樣學(xué)

          • 我原先用的是AVR,然后到STM32,進(jìn)入公司之后開始用TI C2000系列DSP直到現(xiàn)在。
          • 關(guān)鍵字: DSP  AVR  STM32  CCS  CMD  

          十一條金律!搞定DC/DC電源轉(zhuǎn)換方案設(shè)計(jì)

          • 搞嵌入式的工程師們往往把單片機(jī)、ARM、DSP、FPGA搞的得心應(yīng)手,而一旦進(jìn)行系統(tǒng)設(shè)計(jì),到了給電源系統(tǒng)供電,雖然也能讓其精心設(shè)計(jì)的程序運(yùn)行起來,但對于新手來說,有時(shí)可能效率低下,往往還有供電電流不足或過大引起這樣那樣的問題,本文十大金律輕松搞定DCDC電源轉(zhuǎn)換電路設(shè)計(jì)。
          • 關(guān)鍵字: DC/DC  FPGA  DSP  穩(wěn)壓器  

          FPGA攻略之Testbench篇

          • Testbench,就是測試平臺(tái)的意思,具體概念就多不介紹了,相信略懂FPGA的人都知道,編寫Testbench的主要目的是為了對使用硬件描述語言(HDL)設(shè)計(jì)的電路進(jìn)行仿真驗(yàn)證,測試設(shè)計(jì)電路的功能、部分性能是否與預(yù)期的目標(biāo)相符。
          • 關(guān)鍵字: FPGA  Quartus  Testbench  開發(fā)板  異步復(fù)位  

          可編程交流電源輸出信號(hào)質(zhì)量分析系統(tǒng)的設(shè)計(jì)

          萊迪思推出新的超低密度FPGA

          • 2013年10月22日,萊迪思半導(dǎo)體公司(NASDAQ: LSCC)宣布推出新的超低密度iCE40? FPGA,提供世界上最靈活的單芯片傳感器解決方案,使得新一代環(huán)境感知、超低功耗的移動(dòng)設(shè)備成為現(xiàn)實(shí)。iCE40 FPGA系列新增加的器件使客戶能夠在一個(gè)更小的空間內(nèi)集成更多的功能。
          • 關(guān)鍵字: 萊迪思  FPGA  傳感器  

          美高森美宣布提供低成本IGLOO?2 FPGA評測工具套件

          • 致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC) 宣布提供低成本IGLOO?2 FPGA評測工具套件,為客戶提供PCI? Express (PCIe)兼容外形尺寸評測平臺(tái)。
          • 關(guān)鍵字: 美高森美  FPGA  以太網(wǎng)  

          我該選擇哪一個(gè)?DSP與DSP功能的ARM

          • 最近在工控領(lǐng)域里的一個(gè)項(xiàng)目,看到前期的工程設(shè)計(jì)人員設(shè)計(jì)了Cortex-M3微處理器與TI DSP的搭檔來完成整個(gè)項(xiàng)目?!盀槭裁床皇褂肅ortex-M4的內(nèi)核?”這個(gè)疑問就立刻蹦了出來。今天仔細(xì)查詢了一下,做個(gè)簡單的對比,供廣大的網(wǎng)友們參考。
          • 關(guān)鍵字: DSP  Cortex-M4  Cortex-M3  微處理器  STM32F407  ARM  

          基于FPGA和虛擬儀器的DDS信號(hào)發(fā)生器設(shè)計(jì)

          • 將虛擬儀器技術(shù)同F(xiàn)PGA技術(shù)結(jié)合,設(shè)計(jì)了一個(gè)頻率可控的DDS任意波形信號(hào)發(fā)生器。在闡述直接數(shù)字頻率合成技術(shù)的工作原理、電路構(gòu)成的基礎(chǔ)上,分別介紹了上位機(jī)虛擬儀器監(jiān)控面板的功能和結(jié)構(gòu),以及實(shí)現(xiàn)DDS功能的下位機(jī)FPGA器件各模塊化電路的作用。經(jīng)過設(shè)計(jì)和電路測試,輸出波形達(dá)到了技術(shù)要求,工作穩(wěn)定可靠。
          • 關(guān)鍵字: 信號(hào)發(fā)生器  設(shè)計(jì)  DDS  儀器  FPGA  虛擬  基于  

          基于FPGA和BU-65170的1553B遠(yuǎn)程終端設(shè)計(jì)與實(shí)現(xiàn)

          • 為了滿足載荷與衛(wèi)星進(jìn)行可靠通信的目的,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA和BU-65170協(xié)議芯片的1553B遠(yuǎn)程終端。自行設(shè)計(jì)了用于控制BU-65170的主控制狀態(tài)機(jī),采用16位零等待緩沖接口模式,使用單消息和雙緩沖模式進(jìn)行消息傳輸。創(chuàng)新性地引入RS 422總線與1553B總線進(jìn)行通信,方便測試過程,結(jié)果直觀可見。采用專用測試板卡Alta ECD54-1553對系統(tǒng)進(jìn)行測試,獲得預(yù)期的可靠結(jié)果。FPGA取代傳統(tǒng)CPU來控制1553B通信并集成數(shù)據(jù)傳輸功能,采用Verilog HDL硬件描述語言有利于軟件移植,縮短
          • 關(guān)鍵字: 終端  設(shè)計(jì)  實(shí)現(xiàn)  遠(yuǎn)程  1553B  FPGA  BU-65170  基于  

          基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)

          • 簡要介紹了FIR數(shù)字濾波器的結(jié)構(gòu)特點(diǎn)和基本原理,提出基于FPGA和DSP Builder的FIR數(shù)字濾波器的基本設(shè)計(jì)流程和實(shí)現(xiàn)方案。在Mat lab/Simulink環(huán)境下,采用DSP Builder模塊搭建FIR模型,根據(jù)FDATool工具對FIR濾波器進(jìn)行了設(shè)計(jì),然后進(jìn)行系統(tǒng)級仿真和ModelSim功能仿真,其仿真結(jié)果表明其數(shù)字濾波器的濾波效果良好。通過SignalCompiler把模型轉(zhuǎn)換成VHDL語言加入到FPGA的硬件設(shè)計(jì)中,從QuartusⅡ軟件中的虛擬邏輯分析工具SignalTapⅡ中得到數(shù)
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  濾波器  數(shù)字  FPGA  FIR  基于  

          基于FPGA實(shí)現(xiàn)異步串行通信

          • 為了適應(yīng)全數(shù)字化自動(dòng)控制更加廣泛的應(yīng)用,采用現(xiàn)場可編程門陣列(FPGA)對異步串行通信控制器(UART)進(jìn)行多模塊的系統(tǒng)設(shè)計(jì)的方法,使串口通信的集成度更高。對UART系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解,可分為三個(gè)模塊:FPGA波特率發(fā)生器控制模塊、FPGA數(shù)據(jù)發(fā)送模塊及數(shù)據(jù)接收模塊。采用Venlog語言描述硬件功能,利用Xilinx公司的FPGA芯片,在Xilinx ISE Design Suite 13. 4環(huán)境下進(jìn)行設(shè)計(jì)、編譯、綜合、下載。采用第三方仿真工具M(jìn)odelSim進(jìn)行模擬仿真。
          • 關(guān)鍵字: 串行  通信  異步  實(shí)現(xiàn)  FPGA  基于  
          共9877條 213/659 |‹ « 211 212 213 214 215 216 217 218 219 220 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();