<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          FPGA遠程更新重啟系統(tǒng)

          • 正文  1) 因為FPGA具有開發(fā)周期短,可更新等優(yōu)點,現(xiàn)在有越來越多的通訊系統(tǒng)采用FPGA作為實際產(chǎn)品方案。已經(jīng)有大量的FPGA應(yīng)用到通訊系統(tǒng)中,為了降低系統(tǒng)維護的人力成本,需要能夠?qū)崿F(xiàn)FPGA遠程版本更新。本文將以Xi
          • 關(guān)鍵字: FPGA  遠程更新  系統(tǒng)    

          基于FPGA芯片EP3C10E144C8的OLED真彩色顯示方案

          • 作為第3 代顯示器,有機電致發(fā)光器件( OrganicLight Emitting Diode,OLED) 由于其主動發(fā)光、響應(yīng)快、高亮度、全視角、直流低壓驅(qū)動、全固態(tài)以及不易受環(huán)境影響等優(yōu)異特性,具有LCD 無法比擬的優(yōu)點,在手機、個人電
          • 關(guān)鍵字: FPGA  144C  E144  OLED    

          Altera推出Serial RapidIO IP內(nèi)核

          • Altera公司 (NASDAQ: ALTR)日前宣布,開始提供新的Serial RapidIO? Gen2 MegaCore?功能知識產(chǎn)權(quán)(IP),滿足全球通信基礎(chǔ)設(shè)施系統(tǒng)日益增長的帶寬需求。該IP新解決方案成功實現(xiàn)了所有硬件與最新Integrated Device Technology (IDT) RapidIO芯片的互操作性,并支持28 nm Altera Stratix? V FPGA,每通路工作速率高達6.25 Gbaud。
          • 關(guān)鍵字: Altera  IDT  嵌入式  FPGA  

          基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計與實現(xiàn)

          • 基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計與實現(xiàn),近些年,針對智能管理的研究越來越廣泛,采用的技術(shù)也越來越多,如基于單片機開發(fā)的智能監(jiān)控平臺[1]、在Linux內(nèi)核下的智能儀器開發(fā)[2]、對智能管理的某一個方面進行研究[3]等。隨著嵌入式核心芯片的高速發(fā)展,傳統(tǒng)嵌
          • 關(guān)鍵字: 設(shè)計  實現(xiàn)  管理系統(tǒng)  智能  FPGA  嵌入式  基于  

          基于高精度Σ-ΔADC和DSP的廣播級數(shù)字音頻延時器

          • 音頻延時器可用于廣播電臺直播節(jié)目,它將音頻信號延時一段時間后播出,以避免主持人的口誤或聽眾熱線中聽眾的一 ...
          • 關(guān)鍵字: 基于高精度  Σ-ΔADC  DSP  數(shù)字音頻  延時器  

          基于IP核的FPGA 設(shè)計方法

          • 幾年前設(shè)計專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現(xiàn), 系統(tǒng)制造公司的設(shè)計人員正越來越多地采用ASIC 技術(shù)集成系統(tǒng)級功能(System L evel In tegrete - SL
          • 關(guān)鍵字: FPGA  IP核  設(shè)計方法    

          DSP實現(xiàn)DTMF信號發(fā)生器的關(guān)鍵技術(shù)

          • 概述·DTMF信號發(fā)生器將按鍵或數(shù)字信號轉(zhuǎn)化成雙音信號。·DTMF信號檢測器雙音信號中的信息。·下圖是一...
          • 關(guān)鍵字: DSP  DTMF  信號發(fā)生器  

          HDTV接收機中Viterbi譯碼器的FPGA實現(xiàn)

          • 高清晰度數(shù)字電視HDTV技術(shù)是當今世界上最先進的圖像壓縮編碼技術(shù)和數(shù)字通信技術(shù)的結(jié)合。它代表一個國家的科...
          • 關(guān)鍵字: HDTV  FPGA  譯碼器  

          Altera率先在28nm FPGA上測試復(fù)數(shù)高性能浮點DSP設(shè)計

          •   Altera公司30日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。   Altera的浮點DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks
          • 關(guān)鍵字: Altera  FPGA  DSP  

          基于FPGA的短幀Turbo譯碼器的實現(xiàn)

          • 基于FPGA的短幀Turbo譯碼器的實現(xiàn),Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時大等問題,嚴重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計一個簡單有效的譯碼器是目前Turbo碼實用化研究的重點。本文主要介紹了短幀Tur
          • 關(guān)鍵字: 實現(xiàn)  Turbo  FPGA  基于  

          基于CPLD的DSP人機接口模塊的設(shè)計

          • 基于CPLD的DSP人機接口模塊的設(shè)計,CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點。在超高速領(lǐng)域和實時測控方面有非常廣泛的應(yīng)用,日前的C
          • 關(guān)鍵字: 模塊  設(shè)計  接口  人機  CPLD  DSP  基于  

          基于CAN總線的DSP芯片程序的受控加載實現(xiàn)

          • 基于CAN總線的DSP芯片程序的受控加載實現(xiàn),該技術(shù)使對DSP芯片程序的加載可以脫離仿真器而直接受控于列車的主控機#65377;該技術(shù)可靠性高#65380;使用靈活方便,具有很強的實用性#65377;磁懸浮列車上有很多基于DSP芯片的模塊和系統(tǒng)#65377;目前, DSP芯片程序的
          • 關(guān)鍵字: 受控  加載  實現(xiàn)  程序  芯片  CAN  總線  DSP  基于  

          DSP+FPGA結(jié)構(gòu)在雷達模擬系統(tǒng)中的應(yīng)用

          • 1 引言隨著信息技術(shù)革命的深入和計算機技術(shù)的飛速發(fā)展,低速、低可靠性的單片機以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數(shù)字信號處理技術(shù)逐漸地發(fā)展
          • 關(guān)鍵字: FPGA  DSP  雷達模擬  系統(tǒng)    

          利用平臺FPGA器件進行多媒體、視頻和圖像應(yīng)用設(shè)計

          • 當今生活的時代,多媒體通信的出現(xiàn)和流行是大勢所趨。隨著數(shù)字電視(DTV)、IP視頻傳輸、數(shù)字相機、無線視頻、醫(yī)療圖像和視頻監(jiān)控等應(yīng)用的興起,目前提供音頻和數(shù)據(jù)服務(wù)的許多系統(tǒng)都會隨實時視頻技術(shù)的應(yīng)用而有不同程度
          • 關(guān)鍵字: FPGA  器件  多媒體  視頻    

          面向FPGA的EDA工具突破復(fù)雜性屏障

          • FPGA器件不僅提供可與許多ASIC器件媲美的運行速度和門電路容量,而且促進了EDA工具在該市場中的發(fā)展。要點FPGA 提供單片系統(tǒng)設(shè)計需要的功能。多數(shù) FPGA 廠商提供自己的開發(fā)支持軟件。靈活地以多個廠商的器件為目標的
          • 關(guān)鍵字: FPGA  EDA    
          共9877條 248/659 |‹ « 246 247 248 249 250 251 252 253 254 255 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();