<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          Altera發(fā)售業(yè)界最快、具有背板功能收發(fā)器的Stratix V FPGA

          •         2012年8月1號(hào),北京——Altera公司(Nasdaq: ALTR)今天宣布,開(kāi)始批量發(fā)售FPGA業(yè)界性能最好、具有背板功能的收發(fā)器。Altera的Stratix® V FPGA是業(yè)界唯一能夠提供14.1 Gbps收發(fā)器帶寬的FPGA,也是唯一支持最新一代光纖通道協(xié)議(16GFC)的FPGA。背板、交換機(jī)、數(shù)據(jù)中心、云計(jì)算應(yīng)用、測(cè)試測(cè)量系統(tǒng)以及存儲(chǔ)區(qū)域網(wǎng)的開(kāi)發(fā)人員采用Altera最新一
          • 關(guān)鍵字: Altera  FPGA  

          TI 簡(jiǎn)化多核編程:德州儀器推出最新多核評(píng)估板

          •   日前,德州儀器 (TI) 宣布為其基于 KeyStone 的 TMS320C665x 多核數(shù)字信號(hào)處理器 (DSP) 推出兩款最新評(píng)估板 (EVM),進(jìn)一步簡(jiǎn)化高性能多核處理器的開(kāi)發(fā)。該 TMDSEVM6657L 與 TMDSEVM6657LE EVM 可幫助開(kāi)發(fā)人員快速啟動(dòng)基于 TI 最新處理器 TMS320C6654、TMS320C6655 以及 TMS320C6657 的設(shè)計(jì)。TI C665x 多核處理器將定點(diǎn)與浮點(diǎn)功能進(jìn)行完美結(jié)合,能夠以更小的封裝在低功耗下實(shí)現(xiàn)實(shí)時(shí)高性能,確保開(kāi)發(fā)人員能更高效
          • 關(guān)鍵字: 德州儀器  DSP  

          基于DSP的電動(dòng)汽車(chē)CAN總線(xiàn)系統(tǒng)通訊技術(shù)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  CAN總線(xiàn)  電動(dòng)汽車(chē)  

          基于16位DSP的PROFIBUS-DP從站系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: PROFIBUS-DP  DSP  TMS320F206  

          基于DSP的仿人機(jī)器人運(yùn)動(dòng)控制器系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 機(jī)器人  DSP  運(yùn)動(dòng)控制器  

          利用FPGA搭建高等級(jí)視頻監(jiān)控系統(tǒng)

          • 標(biāo)簽:HD PCB全視頻幀速率下的高分辨率(HD)安全監(jiān)控處理系統(tǒng)對(duì)處理器件的要求越來(lái)越高,單芯片DSP處理已經(jīng)無(wú)法適應(yīng),多芯片、多核或者CPU+DSP的方式雖然在某些情況下能夠滿(mǎn)足需求,但其在PCB成本、系統(tǒng)資源占用以及
          • 關(guān)鍵字: 視頻  監(jiān)控系統(tǒng)  高等級(jí)  搭建  FPGA  利用  

          基于FPGA的34位串行編碼信號(hào)設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為實(shí)現(xiàn)某專(zhuān)用接口裝置的接口功能檢測(cè),文中詳細(xì)地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計(jì)了該類(lèi)型編碼的接收、發(fā)送電路。重點(diǎn)分析了電路各模塊的設(shè)計(jì)思路。電路采用SOPC模塊作為中心控制器,設(shè)計(jì)
          • 關(guān)鍵字: FPGA  串行  編碼  信號(hào)設(shè)計(jì)    

          基于FPGA的DDC設(shè)計(jì)及仿真

          • 摘要:在軟件無(wú)線(xiàn)電數(shù)字接收機(jī)中,從AD前端采集過(guò)來(lái)的數(shù)字信號(hào)頻率高達(dá)72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號(hào)處理任務(wù)。因此合理的設(shè)計(jì)基于FPGA的DDC,以降低數(shù)字信號(hào)頻率,方便后端DSP實(shí)時(shí)完成
          • 關(guān)鍵字: FPGA  DDC  仿真    

          基于FPGA部分動(dòng)態(tài)可重構(gòu)的信號(hào)解調(diào)系統(tǒng)的實(shí)現(xiàn)

          • 摘要:針對(duì)調(diào)制樣式在不同環(huán)境下的變化,采用了FPGA部分動(dòng)態(tài)可重構(gòu)的新方法,通過(guò)對(duì)不同調(diào)制樣式信號(hào)的解調(diào)模塊的動(dòng)態(tài)加載,來(lái)實(shí)現(xiàn)了不同環(huán)境下針對(duì)不同調(diào)制樣式的解調(diào)這種方式比傳統(tǒng)的設(shè)計(jì)方式具有更高的靈活性、可
          • 關(guān)鍵字: FPGA  部分動(dòng)態(tài)可重構(gòu)  信號(hào)解調(diào)系統(tǒng)    

          基于DSP的數(shù)字伺服機(jī)構(gòu)控制系統(tǒng)設(shè)計(jì)

          • 基于DSP的數(shù)字伺服機(jī)構(gòu)控制系統(tǒng)設(shè)計(jì),摘要:為滿(mǎn)足對(duì)直流無(wú)刷伺服機(jī)構(gòu)的數(shù)字化控制,介紹了一種數(shù)字無(wú)刷直流電機(jī)伺服控制系統(tǒng),以TMS320F2812型DSP為控制核心,包括中央處理電路,驅(qū)動(dòng)電路,反饋電路等實(shí)現(xiàn)對(duì)直流無(wú)刷電機(jī)伺服系統(tǒng)的控制。該系統(tǒng)原理簡(jiǎn)單
          • 關(guān)鍵字: 控制系統(tǒng)  設(shè)計(jì)  機(jī)構(gòu)  伺服  DSP  數(shù)字  基于  

          DSP雙模手機(jī)的小靈通網(wǎng)絡(luò)優(yōu)化及影響分析

          • 本文中,我們主要討論小靈通網(wǎng)絡(luò)(PHS,P網(wǎng))的優(yōu)化和雙模手機(jī)對(duì)小靈通網(wǎng)絡(luò)的影響。無(wú)線(xiàn)網(wǎng)絡(luò)優(yōu)化包括終端、基站和核心網(wǎng)的優(yōu)化,GSM(G網(wǎng))和3G(C網(wǎng),包括2G的IS-95)都有較完善的網(wǎng)絡(luò)優(yōu)化方案。
              當(dāng)前,國(guó)內(nèi)存在GSM、
          • 關(guān)鍵字: 優(yōu)化  影響  分析  網(wǎng)絡(luò)  小靈通  雙模  手機(jī)  DSP  

          基于DSP的MP3解碼系統(tǒng)設(shè)計(jì)方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: MP3  DSP  TLV320A解碼  

          基于DSP的合成孔徑雷達(dá)成像系統(tǒng)逆存儲(chǔ)轉(zhuǎn)置器設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 轉(zhuǎn)置器  DSP  逆存儲(chǔ)  雷達(dá)成像  合成孔徑  

          基于DSP的多路語(yǔ)音實(shí)時(shí)采集與壓縮處理系統(tǒng)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 壓縮處理  語(yǔ)音  DSP  實(shí)時(shí)采集  

          基于Verilog HDL語(yǔ)言的CAN總線(xiàn)控制器設(shè)計(jì)及驗(yàn)證

          • 摘要:在此利用VerilogHDL設(shè)計(jì)了一款CAN總線(xiàn)控制器,首先根據(jù)協(xié)議把整個(gè)CAN總線(xiàn)控制器劃分為接口邏輯管理、寄...
          • 關(guān)鍵字: CAN總線(xiàn)  控制器  FPGA  Verilog  HDL  
          共9877條 271/659 |‹ « 269 270 271 272 273 274 275 276 277 278 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          DSP+FPGA    樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();