dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
Achronix宣布即日推出用于人工智能/機器學(xué)習(xí)和網(wǎng)絡(luò)硬件加速應(yīng)用的第四代Speedcore eFPGA IP
- 2018年12月4日,基于現(xiàn)場可編程門陣列(FPGA)的硬件加速器器件和高性能嵌入式FPGA半導(dǎo)體知識產(chǎn)權(quán)(eFPGA IP)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司今天宣布:即日起推出其第四代嵌入式FPGA產(chǎn)品Speedcore?Gen4 eFPGA IP,以支持客戶將FPGA功能集成到他們的SoC之中。
- 關(guān)鍵字: Speedcore Gen4 人工智能 機器學(xué)習(xí) FPGA
Achronix推出的領(lǐng)先業(yè)界的全新一代FPGA芯片產(chǎn)品及解決方案
- 2018年11月27日,由業(yè)內(nèi)公認(rèn)的領(lǐng)先的半導(dǎo)體企業(yè)Achronix Semiconductor主辦的Achronix Speedcore7t新產(chǎn)品發(fā)布會在北京成功舉辦,此次發(fā)布會主要介紹了公司新推出的領(lǐng)先業(yè)界的全新一代FPGA芯片產(chǎn)品及解決方案,以及該公司最新的中國市場進(jìn)展和策略,并且接受了媒體采訪。
- 關(guān)鍵字: Achronix FPGA Speedcore Gen4
GPS/北斗中頻信號采集系統(tǒng)設(shè)計及其捕獲算法研究
- 本文使用MAX2769芯片設(shè)計射頻前端,將衛(wèi)星射頻信號下變頻到數(shù)字中頻;以FPGA+USB3.0的高速數(shù)據(jù)采集平臺為核心,采用FPGA芯片作為主處理器,控制射頻與USB接口芯片,完成數(shù)據(jù)傳輸和存儲,實現(xiàn)多種衛(wèi)星中頻數(shù)據(jù)采集系統(tǒng)的設(shè)計。利用已采集好的衛(wèi)星信號中頻數(shù)據(jù),在MATLAB平臺進(jìn)行編程仿真,研究了基于FFT的信號捕獲算法,能夠同時處理GPS和北斗兩種系統(tǒng)的中頻數(shù)據(jù)并實現(xiàn)信號捕獲。通過編寫FPGA傳輸數(shù)據(jù)的Verilog程序、USB設(shè)備的固件程序、上位機程序,給出了系統(tǒng)硬件結(jié)構(gòu)以及軟件算法流程,實現(xiàn)中
- 關(guān)鍵字: FPGA USB 中頻數(shù)據(jù)采集 捕獲 201812
聯(lián)捷科技(CTAccel)宣布完成由英特爾投資領(lǐng)投的A輪融資
- FPGA加速技術(shù)與解決方案領(lǐng)軍企業(yè)聯(lián)捷科技 (CTAccel Limited) 今天宣布,成功完成由英特爾投資領(lǐng)投、信智資本跟投的A輪融資。 聯(lián)捷科技將利用融來的資金擴大產(chǎn)品組合,開發(fā)更先進(jìn)、更高效的圖像處理與分析解決方案,并加強公司在北美、歐洲和亞太地區(qū)的市場拓展?! ∽?013年以來,聯(lián)捷科技的創(chuàng)始團隊成員一直致力于開發(fā)基于FPGA的數(shù)據(jù)中心異構(gòu)計算技術(shù),這項技術(shù)重新定義了數(shù)據(jù)中心圖像處理的計算模式并獲得美國專利。該技術(shù)提供的端到端解決方案,把性能和效能提升了一個數(shù)量級。 聯(lián)捷科技的解決方案目
- 關(guān)鍵字: 聯(lián)捷科技 FPGA
Micron和Achronix提供下一代FPGA并借助高性能GDDR6存儲器支持機器學(xué)習(xí)應(yīng)用
- Micron和Achronix提供下一代FPGA并借助高性能GDDR6存儲器支持機器學(xué)習(xí)應(yīng)用
- 關(guān)鍵字: FPGA GDDR6 機器學(xué)習(xí)
從做工程師第一天起就要設(shè)想如何進(jìn)行硬件測試
- 調(diào)試數(shù)字硬件設(shè)計可能壓力大、耗時長,但我們有辦法來緩解壓力?! 」こ淘O(shè)計項目中最令人振奮的時刻之一就是第一次將硬件移到實驗室準(zhǔn)備開始集成測試的時候。開發(fā)過程中的這個階段通常需要很長時 調(diào)試數(shù)字硬件設(shè)計可能壓力大、耗時長,但我們有辦法來緩解壓力?! 」こ淘O(shè)計項目中最令人振奮的時刻之一就是第一次將硬件移到實驗室準(zhǔn)備開始集成測試的時候。開發(fā)過程中的這個階段通常需要很長時間,也會對所有的項目工程師造成很大的壓力。不過,現(xiàn)有的工具和方法能減輕壓力,幫助推進(jìn)項目進(jìn)展?! ∽屛覀儊砜匆幌拢绾卧趯⒃O(shè)計推進(jìn)到更高層
- 關(guān)鍵字: FPGA 硬件設(shè)計
Achronix出席2018世界集成電路大會并在人工智能與半導(dǎo)體專場發(fā)言
- 2018年10月22日--24日,Achronix半導(dǎo)體公司出席了在北京亦莊舉行的“2018北京微電子國際研討會暨IC WORLD大會(世界集成電路大會)”,公司亞太區(qū)總經(jīng)理羅煒亮(Eric Law)出席了大會的人工智能(AI)與半導(dǎo)體專場,并介紹了Achronix的Speedcore嵌入式FPGA(Speedcore eFPGA)在人工智能芯片設(shè)計中的諸多優(yōu)勢和廣泛應(yīng)用?! chronix亞太區(qū)總經(jīng)理羅煒亮在世界微電子大會人工智能專場上演講 2018北京微電子國際研討會的指導(dǎo)單位包括工業(yè)和信息化
- 關(guān)鍵字: Achronix FPGA
萊迪思拓展其超低功耗sensAI技術(shù)集合,為“實時在線”的終端AI應(yīng)用打造最佳解決方案
- 無論是作為協(xié)處理器、獨立的處理單元亦或是簡單的橋接,只要客戶尋求的價值定位是創(chuàng)新、快速上市、低延遲、靈活的IO以及可編程性,F(xiàn)PGA就有其獨特的優(yōu)勢。靈活I(lǐng)O可以在不同的應(yīng)用場景支持不同類別的傳感器甚至處理多個傳感器交互和融合。AI目前還在初步階段,我們預(yù)計神經(jīng)網(wǎng)絡(luò)引擎需要可編程性持續(xù)演進(jìn)和優(yōu)化。通用的MCU功耗和延遲一般會較高,加入固化的加速器雖然可以改善當(dāng)下的性能,在未來幾年內(nèi)不能持續(xù)優(yōu)化的缺陷會是個很大的限制。在新一版的CNN加速器IP, 我們針對了神經(jīng)網(wǎng)絡(luò)的需求來優(yōu)化了DRAM存儲器帶寬使得E
- 關(guān)鍵字: 萊迪思,F(xiàn)PGA
FPGA應(yīng)用供電設(shè)計一點通
- FPGA被廣泛應(yīng)用于各種產(chǎn)品,具有開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點。很多新型FPGA利用先進(jìn)的技術(shù)實現(xiàn)低功耗和高性能。他們通過新的制造工藝降低了內(nèi)核電壓,從而擴大電源電壓范圍并提高電流量。很多FPGA對每個電源軌的供電需求不盡相同,而這些不同的電源有不同的電壓輸出和時序要求以及不同的噪聲靈敏度要求。電源模塊是滿足這些供電需求的理想選擇?! ∫粋€電源模塊包括控制器、FET、電感器和大部分無源器件,而這些器件都在一個封裝內(nèi),僅需外部配備輸入和輸出電容器即可完成系統(tǒng)設(shè)計。數(shù)字電源模
- 關(guān)鍵字: FPGA 電源模塊
一文了解FPGA蝶變之旅 原來它才是英特爾、英偉達(dá)的隱形對手?
- 一直在與自己賽跑的FPGA獨行俠——賽靈思(Xilinx),在其2018開發(fā)者大會(XDF)上重磅發(fā)布了業(yè)界7nm自適應(yīng)計算加速平臺 (ACAP)首款產(chǎn)品——Versal。賽靈思總裁及CEO Victor Peng在解釋Versal名稱意義時說,Versal寓意Versatile (多樣化的)+ Universal(通用的), 代表集多樣性和通用性一體,是一款可面向所有應(yīng)用、面向所有開發(fā)者的平臺級產(chǎn)品。而Versal的面世表明賽靈思已不再是單純的FPGA公司,而轉(zhuǎn)變成平臺公司。這也意味著賽靈思將不再囿
- 關(guān)鍵字: FPGA 英特爾 英偉達(dá)
萊迪思半導(dǎo)體公司任命Esam Elashmawi為首席營銷和戰(zhàn)略官
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,近日宣布任命Esam Elashmawi為首席營銷和戰(zhàn)略官,即日上任。Elashmawi先生將為萊迪思帶來他在銷售、市場營銷、戰(zhàn)略規(guī)劃和綜合管理等領(lǐng)域的豐富經(jīng)驗。加入萊迪思之前,Elashmawi先生曾任Microsemi公司高級副總裁兼總經(jīng)理,管理公司的FPGA、存儲和時序解決方案產(chǎn)品線,業(yè)績出眾?! ∪R迪思總裁兼首席執(zhí)行官Jim Anderson表示:“正值公司吸引高層次人才之際,我們很高興Esam Elashmawi加入萊迪思領(lǐng)導(dǎo)團隊,擔(dān)
- 關(guān)鍵字: 萊迪思 FPGA
Xilinx變身平臺公司,面向數(shù)據(jù)中心和AI推出自適應(yīng)平臺
- Xilinx開發(fā)者大會(XDF)日前在京舉行,公司新總裁兼首席執(zhí)行官Victor Peng先生親臨會場,介紹了Xilinx(賽靈思)的戰(zhàn)略及轉(zhuǎn)型成果?! ictor說,他喜歡不斷設(shè)定目標(biāo),然后為此調(diào)整和轉(zhuǎn)變,去實現(xiàn)這個目標(biāo)。Xilinx現(xiàn)在不再定位為FPGA公司,而是定位為平臺公司,并宣布了一個全新的品類,即自適應(yīng)加速平臺ACAP。 因為隨著數(shù)據(jù)爆炸,傳統(tǒng)市場和業(yè)務(wù)都受到了顛覆,而且還出現(xiàn)了人工智能,人們要以更加迅速地變化來滿足不斷變化的要求和標(biāo)準(zhǔn)。所以就像自然界能夠適應(yīng)環(huán)境的物種一樣,在數(shù)字世界
- 關(guān)鍵字: Xilinx FPGA
云端實時視頻流解決方案由賽靈思與華為率先在華提出
- 2018年10月12日,華為全聯(lián)接大會在上海召開,此次大會上自適應(yīng)和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)、華為和 NGCodec宣布開發(fā)中國首款云端高效率視頻編碼 (HVEC) 解決方案。Xilinx開發(fā)了高度靈活的自適應(yīng)處理平臺,可以為從端到邊緣再到云的各種應(yīng)用的快速創(chuàng)新提供強大支持,它為此次方案的提出出了不少力。該解決方案獨家采用賽靈思 Virtex UltraScale+? FPGA 和 NGCodec 的全新 H.265 視頻編碼器。賽靈思 FPGA 助力 NGCode
- 關(guān)鍵字: Xilinx FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473