<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> dsp+fpga

          基于DSP的全數(shù)字永磁電機(jī)推進(jìn)系統(tǒng)

          • 針對(duì)永磁推進(jìn)電機(jī)低轉(zhuǎn)速、大轉(zhuǎn)矩、輕噪聲的運(yùn)行要求,其控制應(yīng)具備良好的低速性能根據(jù)最大轉(zhuǎn)矩/電流矢量控制原...
          • 關(guān)鍵字: DSP  全數(shù)字永磁電機(jī)  

          Tensilica 新處理器IP主打數(shù)據(jù)平面和信號(hào)處理

          •   Tensilica今天驕傲地宣布以其面向密集計(jì)算數(shù)據(jù)平面和DSP(數(shù)據(jù)信號(hào)處理器)如成像、視頻、網(wǎng)絡(luò)和有線/無線基帶通信的處理器IP鞏固了其在IP內(nèi)核領(lǐng)域的領(lǐng)導(dǎo)者地位,任何需要龐大數(shù)據(jù)處理的應(yīng)用都將極大都受益于這些突破性功能――通過內(nèi)建Tensilica面向SOC的Xtensa® LX4數(shù)據(jù)平面處理器(DPU)可以將這些應(yīng)用數(shù)據(jù)帶寬提高4倍!   新的Xtensa LX4 DPU支持更高的本地?cái)?shù)據(jù)存儲(chǔ)位寬,最高到每周期1024比特,支持更寬的128位VLIW(超長指令字)指令,從而提高指令并
          • 關(guān)鍵字: Tensilica  DSP  

          FPGA實(shí)現(xiàn)UART和MCU一體化設(shè)計(jì)

          • 摘要:現(xiàn)代數(shù)字電子系統(tǒng)設(shè)計(jì)正在朝著新的方向發(fā)展,即利用FPGA技術(shù)進(jìn)行系境設(shè)計(jì)。介紹了一種利用FPGA來實(shí)現(xiàn)通用串行異步收發(fā)器(UA-RT)和控制通信的MCU的數(shù)字系統(tǒng),底層設(shè)計(jì)模塊采用VHDL硬件描述語言實(shí)現(xiàn),并進(jìn)行了仿
          • 關(guān)鍵字: FPGA  UART  MCU    

          基于FPGA的8PSK軟解調(diào)的研究與實(shí)現(xiàn)

          • 摘 要:先分析了8PSK 的軟解調(diào)原理,針對(duì)最優(yōu)的對(duì)數(shù)似然比(LLR)運(yùn)算復(fù)雜度較高的特點(diǎn),選用了相對(duì)簡(jiǎn)化的最大值(MAX)算法作為可編程邏輯門陣列(FGPA)硬件平臺(tái)實(shí)現(xiàn)方案。隨后,通過QUARTUS II 仿真平臺(tái)對(duì)8P
          • 關(guān)鍵字: FPGA  8PSK  軟解調(diào)    

          基于FPGA的激光筆輔助教學(xué)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為了實(shí)現(xiàn)激光筆與大屏幕的互動(dòng),基于常用的OV9650攝像頭模塊和315 MHz無線收發(fā)模塊,采用了一種FPGA架構(gòu)實(shí)現(xiàn)激光筆與大屏幕互動(dòng)的設(shè)計(jì)方案。OV9650攝像頭模塊的采集信號(hào)由FPGA進(jìn)行緩存和處理,由它計(jì)算出激光點(diǎn)
          • 關(guān)鍵字: FPGA  激光筆  輔助  教學(xué)系統(tǒng)    

          基于Matlab/DSP Builder任意波形信號(hào)發(fā)生器的兩種設(shè)計(jì)

          • 基于Matlab/DSP Builder任意波形信號(hào)發(fā)生器的兩種設(shè)計(jì),根據(jù)傳統(tǒng)型任意波形信號(hào)發(fā)生器和基于DDS任意波形信號(hào)發(fā)生器的設(shè)計(jì)原理,采用Matlab/DSP Builder的建模方法,在DSP Builder平臺(tái)上完成兩種原理的系統(tǒng)建模和仿真,并用SignalCompiler工具對(duì)模型進(jìn)行編譯,產(chǎn)生QuartusⅡ能夠識(shí)別的VHDL源程序,并通過FPGA芯片EP2C8Q208C來實(shí)現(xiàn),最后用SignalTapⅡ進(jìn)行硬件測(cè)試。經(jīng)系統(tǒng)仿真和硬件測(cè)試,證明兩種設(shè)計(jì)方法的正確性。比較傳統(tǒng)的硬件描述語言建模
          • 關(guān)鍵字: 波形  信號(hào)發(fā)生器  設(shè)計(jì)  任意  Builder  Matlab  DSP  基于  

          一種高效靈活數(shù)字上變頻FPGA設(shè)計(jì)

          • 摘要:數(shù)字上變頻器是軟件無線電的核心部件之一,其基本功能是增加基帶信號(hào)采樣率并把其搬移到載波頻率上。...
          • 關(guān)鍵字: 數(shù)字上變頻  FPGA  altera  

          在選用FPGA進(jìn)行設(shè)計(jì)時(shí)降低功耗的方法

          • 如今,各種規(guī)范和標(biāo)準(zhǔn)都對(duì)系統(tǒng)的整體功耗提出了越來越嚴(yán)格的要求,以至于系統(tǒng)設(shè)計(jì)師面臨越來越艱巨的挑戰(zhàn)。...
          • 關(guān)鍵字: FPGA  降低功耗  

          新出現(xiàn)的SoC FPGA上的策略考慮

          • 集成了FPGA架構(gòu)、硬核CPU子系統(tǒng)以及其他硬核IP的半導(dǎo)體器件SoCFPGA已經(jīng)發(fā)展到了一個(gè)“關(guān)鍵點(diǎn)”,它在今...
          • 關(guān)鍵字: SoC  FPGA  硬核  IP  嵌入式系統(tǒng)  Altera  

          多通道頻率檢測(cè)技術(shù)的FPGA實(shí)現(xiàn)

          • 摘要:多通道頻率檢測(cè)是當(dāng)前數(shù)字接收機(jī)的一種常用的頻率測(cè)量方案,該方法可以較好地解決頻率截獲概率與頻率分辨力的矛盾,并在復(fù)雜的電磁環(huán)境中具有處理多個(gè)同時(shí)到達(dá)信號(hào)的能力。文中給出了基于FPGA來實(shí)現(xiàn)多信道頻率
          • 關(guān)鍵字: FPGA  多通道  頻率  檢測(cè)技術(shù)    

          基于FPGA的煙支檢測(cè)系統(tǒng)的設(shè)計(jì)

          • 摘要:為了實(shí)現(xiàn)煙支剔除的自動(dòng)化程度,減少人為干預(yù)量和提高剔除精度,文中給出了采用FPGA硬件編程方法將數(shù)據(jù)采集部件采集到的煙支數(shù)據(jù)經(jīng)A/D轉(zhuǎn)換后送入FPGA,然后根據(jù)一定的判決算法輸出控制信號(hào),以用于控制剔除閥
          • 關(guān)鍵字: FPGA  檢測(cè)系統(tǒng)    

          采用DSP的實(shí)時(shí)震動(dòng)信號(hào)分析處理系統(tǒng)設(shè)計(jì)原理

          • 震動(dòng)信號(hào)分析作為戰(zhàn)場(chǎng)傳感偵察系統(tǒng)的一個(gè)重要組成部分,主要探測(cè)地面運(yùn)動(dòng)目標(biāo)的震動(dòng)信號(hào),對(duì)其信號(hào)實(shí)時(shí)分析和處理,并給出相應(yīng)的識(shí)別信號(hào),以判別震動(dòng)目標(biāo)類型、數(shù)量等信息。為了得到良好的震動(dòng)信號(hào),并能初步分析處
          • 關(guān)鍵字: 處理  理系  設(shè)計(jì)  原理  分析  信號(hào)  DSP  實(shí)時(shí)  震動(dòng)  采用  

          基于FPGA的Picoblaze核實(shí)現(xiàn)Modbus通信協(xié)議

          • 摘要:給出了一種在Xinlinx的Spartan-3E評(píng)估板上實(shí)現(xiàn)Modbus通信協(xié)議的方法。該方法以PC為上位機(jī),并在評(píng)估板上嵌入Picoblaze軟核作為下位機(jī)來實(shí)現(xiàn)Modbus通信協(xié)議的功能。文中同時(shí)介紹了使用Xilinx ISE和Picoblaze軟核
          • 關(guān)鍵字: 通信  協(xié)議  Modbus  實(shí)現(xiàn)  FPGA  Picoblaze  基于  

          TMS320C54X DSP實(shí)現(xiàn)UART的技術(shù)

          • TMS320C54X DSP實(shí)現(xiàn)UART的技術(shù),TMS320C54x DSP的外設(shè)沒有集成UJART串口,可以通過兩種途徑來實(shí)現(xiàn)TMS320C54X的LJART串口通信功能。一是通過軟件的方法。二是采用外部接口芯片組,完成RS232信號(hào)的接收和發(fā)送,并以DSP容易快速訪問的方式與DSP接口。1
          • 關(guān)鍵字: 技術(shù)  UART  實(shí)現(xiàn)  DSP  TMS320C54X  

          基于DSP數(shù)字信號(hào)處理器的墻體裂縫測(cè)圖像的處理

          • 基于DSP數(shù)字信號(hào)處理器的墻體裂縫測(cè)圖像的處理,摘要:為了對(duì)建筑物中的墻體裂縫進(jìn)行高精度和高清晰度地測(cè)量、計(jì)算和處理。文中給出了使用DSP數(shù)字信號(hào)處理器來對(duì)墻體裂縫圖像進(jìn)行預(yù)處理的具體方法及相關(guān)算法,同時(shí)給出了相應(yīng)的仿真結(jié)果。
            關(guān)鍵字:墻體裂縫監(jiān)測(cè);圖
          • 關(guān)鍵字: 裂縫  圖像  處理  墻體  信號(hào)處理器  DSP  數(shù)字  基于  
          共9877條 392/659 |‹ « 390 391 392 393 394 395 396 397 398 399 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();