<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          FPGA的低功耗設(shè)計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  低功耗  Flash開關(guān)  內(nèi)核電壓  

          基于FPGA的并行多通道激勵信號產(chǎn)生模塊

          • 引言并行測試的實(shí)現(xiàn)途徑分為軟件方式和硬件方式。用軟件方式實(shí)現(xiàn)并行測試,關(guān)鍵是對測試任務(wù)的分...
          • 關(guān)鍵字: FPGA  NiosII  FIFO  DDS  多通道激勵信號  

          基于FPGA的DDR內(nèi)存條的控制研究與設(shè)計

          • 1內(nèi)存條的工作原理DDR內(nèi)存條是由多顆粒的DDRSDKAM芯片互連組成,DDRSDRAM是雙數(shù)據(jù)率同步動態(tài)隨機(jī)...
          • 關(guān)鍵字: FPGA  DDR  內(nèi)存  SDKAM  

          基于FPGA控制的溫度檢測無線發(fā)射接收系統(tǒng)

          • 摘要:本文介紹基于FPGA控制的溫度檢測無線發(fā)射接收系統(tǒng)。本系統(tǒng)采甩EPlKl000C208-3作為控制核心,系統(tǒng)比較溫度是否超出人體最佳溫度范圍,如果過高則發(fā)出降溫信號,如果過低則發(fā)出升溫信號;得出需要加溫還是降溫的
          • 關(guān)鍵字: FPGA  溫度檢測  接收系統(tǒng)  無線發(fā)射    

          基于FPGA的任意波形發(fā)生器設(shè)計與實(shí)現(xiàn)

          • 摘要:本文提出了一種基于可編程邏輯器件(FPGA)芯片EP2C20F484的任意波形發(fā)生器的設(shè)計方法。完成了在FPGA的控制下,USB接口控制模塊、SRAM控制模塊、DA轉(zhuǎn)換模塊等協(xié)同工作的硬件設(shè)計、固件設(shè)計以及軟件設(shè)計,并給出了
          • 關(guān)鍵字: FPGA  任意波形發(fā)生器    

          FPGA的功耗概念與低功耗設(shè)計研究

          • 隨著半導(dǎo)體工藝的飛速發(fā)展和芯片工作頻率的提高,芯片的功耗迅速增加,而功耗增加又導(dǎo)致芯片發(fā)熱量的增大和可靠性的下降。因此,功耗已經(jīng)成為深亞微米集成電路設(shè)計中的一個重要考慮因素。本文圍繞FPGA功率損耗的組成和產(chǎn)生原理,從靜態(tài)功耗、動態(tài)功耗兩大方面出發(fā),分析了影響FPGA功率耗散的各種因素,并通過Actel產(chǎn)品中一款低功耗的FPGA進(jìn)一步進(jìn)行說明。最后提出了在FPGA低功耗設(shè)計中的一些問題。
          • 關(guān)鍵字: FPGA  功耗  概念  低功耗設(shè)計    

          Enea提供對飛思卡爾64比特e5500技術(shù)與最新QorIQ通信處理器的支持

          •   Enea今天宣布,將向飛思卡爾半導(dǎo)體最新的64-bit e5500芯片,還有64-bit P5020產(chǎn)品和32-bit P3041設(shè)備提供整套的軟件支持。Enea的提供物主要針對Enea OSE? Multicore Edition,其混合型實(shí)時操作系統(tǒng)可支持最大范圍的對多核處理模式和多核系統(tǒng)開發(fā)、調(diào)試和優(yōu)化進(jìn)行了整合的Enea? Optima工具套件。此外,Enea提供全套的補(bǔ)充軟件,其中包括高可用性、數(shù)據(jù)管理和網(wǎng)絡(luò)協(xié)議。Enea軟件與飛思卡爾最新多核通信處理器的結(jié)合,為電信設(shè)備制造商(TEMs)提
          • 關(guān)鍵字: ENEA  DSP  

          ENEA在2010年Freescale科技論壇上作為主要出席方

          •   ENEA今天宣布他們在美國飛思卡爾科技論壇(以下簡稱FTF)上演講,討論并展示他們對飛思卡爾多核處理器及數(shù)字信號處理器(DSPs)優(yōu)化的實(shí)時軟件平臺。這次活動于6月21日至24日在佛羅里達(dá)州的奧蘭多舉行。   一支由技術(shù)專家及高層管理人員組成的ENEA隊(duì)伍出席FTF現(xiàn)場,并通過技術(shù)演講,專家小組及在技術(shù)實(shí)驗(yàn)室(Technolgy Lab)——一個為達(dá)到包括QorIQ系列通訊處理器及StartCore DSPs的飛思卡爾處理器要求的軟件進(jìn)行針對性調(diào)試并會在現(xiàn)實(shí)應(yīng)用中得以體現(xiàn)的實(shí)
          • 關(guān)鍵字: ENEA  DSP  

          從錯誤中學(xué)習(xí) —— 不再仿真

          •   前幾天,我與一位從事硬核FPGA設(shè)計的設(shè)計師談起我開發(fā)系統(tǒng)芯片的方式。由于我提到了‘FPGA’,因此他問我對于仿真器的感覺怎么樣。而當(dāng)我告訴他我已近三年不依賴仿真器后,他大吃一驚,覺得不可思議。   這同我與許多其他FPGA設(shè)計師圍繞著提高設(shè)計抽象度的對話很類似。正如軟件開發(fā)人員非常依賴調(diào)試器和代碼仿真器來查找錯誤和驗(yàn)證功能一樣,F(xiàn)PGA設(shè)計師同樣一直習(xí)慣利用仿真器來進(jìn)行這些工作。仿真器為FPGA設(shè)計師提供了開發(fā)復(fù)雜IP所需的控制手段和可視性,隨后設(shè)計師們設(shè)計流程就可以以良好
          • 關(guān)鍵字: Altium  電子設(shè)計  FPGA  

          一種基于FPGA的多路視頻通道控制系統(tǒng)設(shè)計

          • 視頻監(jiān)控以其直觀、方便、信息內(nèi)容豐富而廣泛應(yīng)用于許多場合。視頻監(jiān)控成為人們生活中不可缺少的技術(shù)。...
          • 關(guān)鍵字: FPGA  DSP  視頻監(jiān)控  

          controller_4G08的方案設(shè)計 實(shí)現(xiàn)了FPGA對Flash的控制

          • 本文設(shè)計了一個Flash控制器controller_4G08,它建立了自己的指令集,可以方便地實(shí)現(xiàn)FPGA對Flash的控制和讀寫操作。FPGA主狀態(tài)機(jī)可以在系統(tǒng)時鐘頻率下對controller_4G08發(fā)送指令,然后等待controller_4G08返回的中斷
          • 關(guān)鍵字: Flash  控制  FPGA  實(shí)現(xiàn)  方案設(shè)計  controller_4G08  

          DSP控制的UPS逆變器的諧波調(diào)節(jié)系統(tǒng)失真的消除

          • DSP控制的UPS逆變器的諧波調(diào)節(jié)系統(tǒng)失真的消除,一臺典型的在線式UPS系統(tǒng)框圖如圖1所示,它主要是由以下幾部分組成:整流濾波電路、充電器、逆變器、輸出變壓器及濾波路、靜態(tài)開關(guān)、充電電路、蓄電池組和控制監(jiān)測、顯示告警及保護(hù)電路。其中最主要的部分就是由整流
          • 關(guān)鍵字: 系統(tǒng)  真的  消除  調(diào)節(jié)  諧波  控制  UPS  逆變器  DSP  

          DSP的異步串口擴(kuò)展問題解決方案 BF561 SPORT口

          • DSP的異步串口擴(kuò)展問題解決方案 BF561 SPORT口,在各種DSP應(yīng)用系統(tǒng)中,經(jīng)常需要與其他的設(shè)備或系統(tǒng)進(jìn)行數(shù)據(jù)通信,通用異步收發(fā)器UART(univetsal Asynchronous Receiver/Transmitter)是比較常用的一種通信模式。當(dāng)應(yīng)用系統(tǒng)要求多路UART,或者基于性能、成本綜合考慮
          • 關(guān)鍵字: 解決方案  BF561  SPORT  問題  擴(kuò)展  異步  串口  DSP  

          從錯誤中學(xué)習(xí)――不再仿真

          • 從錯誤中學(xué)習(xí)――不再仿真,前幾天,我與一位從事硬核FPGA設(shè)計的設(shè)計師談起我開發(fā)系統(tǒng)芯片的方式。由于我提到了‘FPGA’,因此他問我對于仿真器的感覺怎么樣。而當(dāng)我告訴他我已近三年不依賴仿真器后,他大吃一驚,覺得不可思議。這同我與許多其
          • 關(guān)鍵字: 仿真  不再  學(xué)習(xí)  FPGA  

          一種高性能浮點(diǎn)DSP芯片TMS320C6713及其最小系統(tǒng)的設(shè)計

          • 一種高性能浮點(diǎn)DSP芯片TMS320C6713及其最小系統(tǒng)的設(shè)計,德州儀器公司推出的高性能浮點(diǎn)DSP芯片TMS320C6713顯著提高了嵌入式應(yīng)用的性能,降低了系統(tǒng)設(shè)計的復(fù)雜度。介紹了該芯片的結(jié)構(gòu)、特點(diǎn)和功能,進(jìn)行了TMS320C6713最小系統(tǒng)的設(shè)計并闡述了PCB設(shè)計時的注意事項(xiàng)。
          • 關(guān)鍵字: 最小  系統(tǒng)  設(shè)計  及其  TMS320C6713  浮點(diǎn)  DSP  芯片  高性能  音頻  
          共9877條 445/659 |‹ « 443 444 445 446 447 448 449 450 451 452 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();