<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          有效防止FPGA設計被克隆的技術

          • 據(jù)估計,目前盛行的假冒電子產品已經占到整個市場份額的10%,這一數(shù)據(jù)得到了美國反灰色市場和反假冒聯(lián)盟(AGMA)的支持。AGMA是由惠普、思科和其它頂級電子OEM公司組成的一個行業(yè)組織。據(jù)該組織估計,制造商因盜版造成
          • 關鍵字: FPGA  防止  克隆    

          IC設計企業(yè)前進中的“左”“右”手

          •   IC(集成電路)產業(yè)已被視為IT、電子產業(yè)的“心”和“魂”,是實現(xiàn)21世紀產業(yè)結構升級的戰(zhàn)略性產業(yè);IC設計更是整個IC產業(yè)鏈的龍頭領域,是直接推動我市手機、電視、MP3\4等數(shù)碼整機產業(yè)“升級換代”的關鍵。近年來,中國已發(fā)展成為全球IC消費大國,同時也是IC設計產業(yè)發(fā)展最快的地區(qū)。但去年以來,受世界金融危機的影響,全球IC產業(yè)一路下滑,遭遇了前所未有的“行業(yè)冬天”。   盡管經濟危機致使全球IC產業(yè)遭遇
          • 關鍵字: 海思  IC設計  DSP  筆記本電腦  

          改進型CIC抽取濾波器設計與FPGA實現(xiàn)

          • 摘 要:為了改善級聯(lián)積分梳狀(CIC)濾波器通帶不平和阻帶衰減不足的缺點,給出一種改進型CIC濾波器。該濾波器在采用 COSINE濾波器提高阻帶特性的基礎上,級聯(lián)了一個SINE濾波器,補償了其通帶衰減。硬件實現(xiàn)時,采用新
          • 關鍵字: FPGA  CIC  改進型  抽取濾波器    

          一種基于FPGA高性能H.264變換量化結構設計

          • 摘 要:H.264作為最新的視頻編碼標準具有很高的壓縮性能,對它的研究具有重要的意義。根據(jù)H.264的變換量化算法設計一種基于FPGA的高性能變換量化處理結構,該結構采用流水線操作和分時復用技術。結果顯示,該設計
          • 關鍵字: FPGA  264  性能  變換    

          基于DSP的MEMS陀螺儀信號處理平臺設計

          • 基于DSP的MEMS陀螺儀信號處理平臺設計,  0 引 言   陀螺儀是一種能夠精確地確定運動物體方位的儀器,它是現(xiàn)代航空、航海、航天和國防工業(yè)中廣泛使用的一種慣性導航儀器,它的發(fā)展對一個國家的工業(yè),國防和其他高科技的發(fā)展具有十分重要的戰(zhàn)略意義?!?/li>
          • 關鍵字: 平臺  設計  信號處理  陀螺  DSP  MEMS  基于  轉換器  

          FPGA在直流電機位置控制中的應用

          • 摘要:由于直流電機具有速度易控制,精度和效率高,能在寬范圍內實現(xiàn)平滑調速等特點而在冶金、機械加工制造等行業(yè)中得到廣泛應用。該設計采用FPGA作為直流電機的控制器件,負責信號處理,速度快、可靠性高。介紹直流
          • 關鍵字: 控制  應用  位置  電機  直流  FPGA  

          基于TPS6211X的FPGA高效電源設計

          • l 前言  隨著ARM微處理器技術和現(xiàn)場可編程邏輯陣列技術(FPGA)的發(fā)展及其在手持式設備中的應用,手持式設備低功耗、微型化的要求越來越高。作為必然趨勢,節(jié)能將是未來手持式電子設備的必然特性,但是高效率和節(jié)能是
          • 關鍵字: 電源  設計  高效  FPGA  TPS6211X  基于  

          DSP嵌入式視頻監(jiān)測

          • 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
          • 關鍵字: DSP  嵌入式  視頻監(jiān)測  B1ackfin533  DMA  

          德州儀器推出四款全新處理器

          •   日前,德州儀器 (TI) 宣布推出具有無與倫比連接選項與定點和浮點功能的四款全新處理器 —— TMS320C6742、TMS320C6746、TMS320C6748 以及 OMAP-L138,同時這四款產品也是業(yè)界功耗最低的浮點數(shù)字信號處理器 (DSP),可充分滿足高能效、連通性設計對高集成度外設、更低熱量耗散以及更長電池使用壽命的需求。   上述器件結合了一系列獨特的應用優(yōu)化特性和外設,能顯著降低工業(yè)、通信、醫(yī)療診斷和音頻等多種產品的總體系統(tǒng)成本。例如,繼電保護系統(tǒng)可充分受
          • 關鍵字: TI  DSP  TMS320C6742  TMS320C6746  TMS320C6748  OMAP-L138  

          Altera發(fā)布新的Cyclone III LS FPGA

          •   Altera公司今天發(fā)布了具有安全特性的低功耗新系列FPGA。新的Altera® Cyclone® III LS FPGA在單位面積電路板上具有密度最大的邏輯、存儲器和DSP資源。這些器件是功耗最低的FPGA,200K邏輯單元(LE)的靜態(tài)功耗小于0.25W。現(xiàn)在已經開始發(fā)售的Cyclone III LS FPGA面向所有市場領域中對功耗和電路板面積非常敏感的應用。   Cyclone III LS FPGA的安全特性包括全面的信息安全保障設計包,支持防篡改、設計安全和設計分離功
          • 關鍵字: Altera  Cyclone  FPGA  低功耗  

          基于DSP的MEMS陀螺儀信號處理平臺的設計

          • 針對現(xiàn)在MEMS陀螺儀的精度還不高的狀況,為了降低陀螺儀信號的噪聲,改善其非線性性能,提高陀螺儀信號的精度,提出基于TI公司的數(shù)字信號處理器TMS320VC33的MEMS陀螺信號實時采集與處理系統(tǒng),對MEMS陀螺信號進行降噪、非線性補償處理;并在DSP多任務機制下實現(xiàn)數(shù)據(jù)采集、處理、傳輸?shù)牟⑿谢?,該信號處理平臺信號處理時間短,實時性高,可以滿足MEMS陀螺儀的使用要求,算法簡單有效,可以顯著降低MEMS陀螺信號的噪聲,在實際應用中具有一定的參考意義。
          • 關鍵字: MEMS  DSP  陀螺儀  信號處理平臺    

          用賽靈思目標設計平臺輕松實現(xiàn)創(chuàng)新設計

          •   目標   演示設計人員利用賽靈思目標設計平臺如何輕松開始下一項 FPGA 設計工作。該演示使用 Spartan®-6 FPGA SP601 評估套件展示客戶是如何之快:   1. 開箱后,立即可以開始設計工作。   2. 評估功耗、資源和架構權衡。   3. 重新利用并擴展參考設計。   演示規(guī)范   1. 利用板診斷測試確認硬件功能。   2. 實施基礎參考設計接口,演示如何通過簡便易用的 GUI 靈巧地使用 FPGA 的設計與特性。   a. 為了便于演示,我們比較圖形處理
          • 關鍵字: Xilinx  Spartan  FPGA  SP601  

          賽靈思交付行業(yè)首個目標設計平臺

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. )今天宣布,致力于加速基于Virtex?-6 和 Spartan?-6 現(xiàn)場可編程門陣列 (FPGA) 片上系統(tǒng) (SoC) 解決方案開發(fā)的賽靈思基礎目標設計平臺隆重推出。這款基礎級目標設計平臺在完全集成的評估套件中融合了 ISE? 設計套件 11.2版本、擴展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預驗證參考設計,可幫助設計團隊大幅縮短開發(fā)時間,從而集中工程設計資源以提高產品差異化。
          • 關鍵字: Xilinx  Virtex  Spartan  FPGA  SoC  ISE  

          Xilinx宣布隆重推出賽靈思基礎目標設計平臺

          •   全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc.? )今天宣布隆重推出賽靈思基礎目標設計平臺, 致力于加速基于其Virtex?-6 和 Spartan?-6 現(xiàn)場可編程門陣列 (FPGA) 的片上系統(tǒng) (SoC) 解決方案的開發(fā)。這款基礎級目標設計平臺在完全集成的評估套件中融合了 ISE? 設計套件 11.2版本、擴展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預驗證參考設計,可幫助設計團隊大幅縮短開發(fā)時間,從而集中工程設計資源
          • 關鍵字: Xilinx  Virtex  Spartan.FPGA  SoC  
          共9876條 506/659 |‹ « 504 505 506 507 508 509 510 511 512 513 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();