<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          FPGA器件選型研究

          •          1 引 言        現(xiàn)場可編程門陣列FPGA有集成度高、體積小、靈活可重配置、實(shí)驗(yàn)風(fēng)險(xiǎn)小等優(yōu)點(diǎn),在復(fù)雜數(shù)字系統(tǒng)中得到了越來越廣泛的應(yīng)用。        隨著FPGA技術(shù)的成熟和不斷飛速發(fā)展,數(shù)字電路的設(shè)計(jì)只需一片F(xiàn)PGA器件、一些存儲設(shè)備和一些
          • 關(guān)鍵字: FPGA  選型  模擬技術(shù)  電源技術(shù)  模擬IC  電源  

          CPLD開發(fā)板和FPGA開發(fā)板的區(qū)別

          • ?????市面上尤其是學(xué)校里面可以看到Xilinx公司或者Altera公司各種不同的開發(fā)板,其實(shí)只有兩個大類,CPLD開發(fā)板和FPGA開發(fā)板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)
          • 關(guān)鍵字: CPLD  FPGA  開發(fā)板  嵌入式系統(tǒng)  單片機(jī)  嵌入式  

          MATLAB輔助DSP設(shè)計(jì)的研究與實(shí)現(xiàn)

          • 提出結(jié)合MATLAB來開發(fā)DSP系統(tǒng)的思想,闡述了實(shí)現(xiàn)該思想的兩種工具,并詳細(xì)介紹了使用MATLAB Link for Code Composer Studio輔助DSP設(shè)計(jì)的相關(guān)內(nèi)容,包括其功能特點(diǎn)、實(shí)現(xiàn)方式、工作原理等。
          • 關(guān)鍵字: 研究  實(shí)現(xiàn)  設(shè)計(jì)  DSP  輔助  MATLAB  

          實(shí)現(xiàn)電源排序的簡單電路

          •   asic、fpga和dsp可能需要多個電源電壓,而這些電源電壓的啟動順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動,然后其他電壓按照從高到低的順序逐一啟動,最后啟動的是芯核電壓。這種情況可能還要求一個電源線的電壓不能比另一電源線的電壓大一個二極管壓降以上;否則過大的電流可從i/o電壓通過ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線之間連接外部二極管,以便把一個較高的電壓嵌位到一個較低電壓的一個二極管壓降以內(nèi),從而防止ic中可能出現(xiàn)的閂鎖現(xiàn)象。二
          • 關(guān)鍵字: asic  fpga  dsp  電源  

          基于FPGA的SOC系統(tǒng)中的串口設(shè)計(jì)

          •   1 概述   在基于FPGA的SOC設(shè)計(jì)中,常使用串口作為通信接口,但直接用FPGA進(jìn)行串口通信數(shù)據(jù)的處理是比較繁雜的,特別是直接使用FPGA進(jìn)行串口通信的協(xié)議的解釋和數(shù)據(jù)打包等處理,將會消耗大量的FPGA硬件資源。   為簡化設(shè)計(jì),降低硬件資源開銷,可以在FPGA中利用IP核實(shí)現(xiàn)的嵌入式微處理器來對串口數(shù)據(jù)進(jìn)行處理。   本文中的設(shè)計(jì)采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類繁多,但基于對硬件資源開銷最少的考慮,最終選用了Picoblaze。   嵌入式微處理器PicoB
          • 關(guān)鍵字: FPGA  SOC  串口  MCU和嵌入式微處理器  

          SEP3203處理器與FPGA數(shù)據(jù)通信接口設(shè)計(jì)

          • 采樣數(shù)據(jù)經(jīng)過FPGA的算法處理后,SEP3203處理器通過DMA方式將運(yùn)算結(jié)果存儲到片外SDRAM,SEP3203與FPGA的數(shù)據(jù)通信遵循SRAM時序。通過兩組FIFO存儲A/D數(shù)據(jù),系統(tǒng)實(shí)現(xiàn)了信號的不間斷采集和信號處理的流水線操作。
          • 關(guān)鍵字: 3203  FPGA  SEP  處理器    

          2007年中國MCU市場回顧與展望

          •   作為全球最重要的生產(chǎn)基地之一,2007年中國電子產(chǎn)品制造不僅在“量”上增長較快,在“質(zhì)”的結(jié)構(gòu)上也不斷升級,因此帶動市場對MCU需求不斷提升。從MCU市場來看,2007年中國MCU市場繼續(xù)保持了較高的增長速度,同比增長接近20%,市場規(guī)模超過25億美元,而且未來幾年這一市場規(guī)模仍將持續(xù)保持快速增長的態(tài)勢。   不同位數(shù)產(chǎn)品市場表現(xiàn)差異明顯。從細(xì)分產(chǎn)品來看,2007年不同位數(shù)MCU在中國市場表現(xiàn)差異明顯,即:16位和32位產(chǎn)品市場增長快速,8位與2006年相比則增長速度進(jìn)一步趨于平穩(wěn),而4位產(chǎn)品則在M
          • 關(guān)鍵字: MCU  IC  DSP  MCU和嵌入式微處理器  

          前沿技術(shù)提高圖像處理實(shí)例分析

          •   intevac是商用和軍用市場光學(xué)產(chǎn)品的前沿開發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號處理器、幾個assp和外部存儲器件。系統(tǒng)對性能的需求越來越高,工程師團(tuán)隊(duì)決定試驗(yàn)一種替代方案——在可編程邏輯中實(shí)現(xiàn)可配置軟核處理器。這一決定帶來了以下好處:   達(dá)到了目標(biāo)所要求的性能:   1.在單個FPGA中集成了分立的元件和數(shù)字信號處理(dsp)功能   2.功耗降低了近80%   3.將五塊元件板縮減到一塊,顯著
          • 關(guān)鍵字: intevac  FPGA  圖像處理  音視頻技術(shù)  

          一種基于FPGA的新型誤碼測試儀的設(shè)計(jì)與實(shí)現(xiàn)

          •   引言   誤碼儀是評估信道性能的基本測量儀器。本文介紹的誤碼儀結(jié)合FPGA 的特點(diǎn),采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測試方法,經(jīng)多次測試驗(yàn)證,方案可行,設(shè)計(jì)的系統(tǒng)穩(wěn)定。本文設(shè)計(jì)的誤碼儀由兩部分組成:發(fā)信機(jī)和接收機(jī)。   1 發(fā)信機(jī)   發(fā)信機(jī)的主要功能是產(chǎn)生具有隨機(jī)特性的偽隨機(jī)m 序列,通過FPGA 由VHDL 編程實(shí)現(xiàn)。偽隨機(jī)序列產(chǎn)生原理如下:      圖1 偽隨機(jī)序列產(chǎn)生原理圖   其中,ak-i是各移位寄存器的狀態(tài),Ci對應(yīng)各寄存器的反饋系數(shù),為1表示參與反饋
          • 關(guān)鍵字: FPGA  測試儀  VHDL  MCU和嵌入式微處理器  

          ARM、DSP、FPGA的技術(shù)特點(diǎn)和區(qū)別是什么

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  ASIC  單片機(jī)  FPGA  測試  ARM  計(jì)算機(jī)  Cell  

          在FPGA中置入可配置的32位處理器增加設(shè)計(jì)靈活度

          •   嵌入式系統(tǒng)與桌面PC結(jié)構(gòu)非常不同,但其底層技術(shù)發(fā)展卻是一樣的,而且遵循著類似發(fā)展趨勢。當(dāng)桌面PC轉(zhuǎn)向64位架構(gòu)來滿足不斷增長的存儲器要求時,嵌入式系統(tǒng)也由于同樣的原因快速轉(zhuǎn)向32位處理器。桌面/服務(wù)器計(jì)算市場主要是圍繞x86架構(gòu),大多數(shù)創(chuàng)新和差異都在系統(tǒng)級,如雙核、四核或多核中央處理架構(gòu)、集成圖像處理器單元和存儲器控制器等等。同樣,嵌入式系統(tǒng)則主要圍繞簡單的32位RISC處理器,多核架構(gòu)、集成外設(shè)以及可配置處理等系統(tǒng)級發(fā)展,使得設(shè)計(jì)人員能夠快速適應(yīng)不斷變化的應(yīng)用要求。   根據(jù)iSuppli的研究報(bào)
          • 關(guān)鍵字: 嵌入式  FPGA  處理器  MCU和嵌入式微處理器  

          半導(dǎo)體業(yè)界領(lǐng)袖08新視點(diǎn) 低功耗是一種優(yōu)勢

          •   Altera公司產(chǎn)品和企業(yè)市場副總裁DannyBiran   低功耗是一種戰(zhàn)略優(yōu)勢   在器件的新應(yīng)用上,F(xiàn)PGA功耗和成本結(jié)構(gòu)的改進(jìn)起到了非常重要的作用。Altera針對低功耗,同時對體系結(jié)構(gòu)和生產(chǎn)工藝進(jìn)行改進(jìn),使我們的高端StratixIIIFPGA能夠用于高性能計(jì)算領(lǐng)域,而低成本CycloneIIIFPGA用于軟件無線電,MaxIIZCPLD則適合便攜式應(yīng)用。   在生產(chǎn)工藝方面,Altera在很大程度上受益于和TSMC的合作。這種緊密的合作關(guān)系使Altera能夠在CycloneIII中充
          • 關(guān)鍵字: 處理器  FPGA  CPLD  嵌入式  

          基于TSl01型DSP鏈路口的多通道高精度數(shù)據(jù)采集電路設(shè)計(jì)

          •   1 引言   在信號處理領(lǐng)域,DSP技術(shù)的應(yīng)用越來越廣泛,基于DSP的信號采集處理平臺不斷出現(xiàn)。常見的DSP信號采集處理平臺利用總線進(jìn)行數(shù)據(jù)采集,總線上多個設(shè)備的數(shù)據(jù)傳輸經(jīng)常相互沖突。ADI公司的Tiger SHARCl01型DSP(簡稱TSl01)只有總線和鏈路口可以與外設(shè)通信,基于緩解總線沖突的目的,筆者設(shè)計(jì)了一種以現(xiàn)場可編程門陣列(FPGA)作為數(shù)據(jù)接口緩沖器,避開總線,經(jīng)TSl01的鏈路口將多個A/D轉(zhuǎn)換器采集到的數(shù)據(jù)傳送到TSl01。由FPGA完成多個多路A/D轉(zhuǎn)換器采集數(shù)據(jù)的緩沖排序,并
          • 關(guān)鍵字: 信號處理  DSP  TSl01  MCU和嵌入式微處理器  
          共9875條 581/659 |‹ « 579 580 581 582 583 584 585 586 587 588 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();