<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          基于FPGA的新型諧波分析儀設(shè)計

          • 給出一種基于FPGA的新型諧波分析儀的設(shè)計方案。
          • 關(guān)鍵字: FPGA  諧波分析儀    

          數(shù)字簽名算法SHA-1的FPGA高速實現(xiàn)

          • 常用的信息驗證碼是使用單向散列函數(shù)生成驗證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標(biāo)準(zhǔn)中。
          • 關(guān)鍵字: FPGA  SHA  數(shù)字簽名算法  高速實現(xiàn)    

          FPGA芯片APA150及其應(yīng)用

          • 文章介紹了APA150的主要特點、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設(shè)計中的應(yīng)用實例。
          • 關(guān)鍵字: FPGA  APA  150  芯片    

          基于FPGA的快速傅立葉變換

          • 在對FFT(快速傅立葉變換)算法進行研究的基礎(chǔ)上,描述了用FPGA實現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進行了分析。
          • 關(guān)鍵字: FPGA  傅立葉變換    

          異步FIFO結(jié)構(gòu)及FPGA設(shè)計

          • 首先介紹異步FIFO的概念、應(yīng)用及其結(jié)構(gòu),然后分析實現(xiàn)異步FIFO的難點問題及其解決辦法;在傳統(tǒng)設(shè)計的基礎(chǔ)上提出一種新穎的電路結(jié)構(gòu)并對其進行綜合仿真和FPGA實現(xiàn)。
          • 關(guān)鍵字: FIFO  FPGA    

          3-DES算法的FPGA高速實現(xiàn)

          • 介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實現(xiàn)3-DES算法的設(shè)計要點及關(guān)鍵部分的設(shè)計。
          • 關(guān)鍵字: FPGA  DES  算法  高速實現(xiàn)    

          基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計

          • 簡要介紹了CPLD/FPGA器件的特點和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設(shè)計數(shù)字邏輯電路的過程和方法。
          • 關(guān)鍵字: CPLD  FPGA  整數(shù)  分頻器    

          基于FPGA的總線型LVDS通信系統(tǒng)設(shè)計

          • 本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實現(xiàn)系統(tǒng)核心模塊的設(shè)計方法。
          • 關(guān)鍵字: FPGA  LVDS  總線  通信    

          基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)

          • 提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計方案,分析整個系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計方案等。
          • 關(guān)鍵字: FPGA  多路  模擬量  數(shù)字量采集    

          固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)

          • 固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)。
          • 關(guān)鍵字: FPGA  FFT  幾何  算法    

          基于FPGA的高速高精度頻率測量的研究

          • 本文介紹的測頻方法,不僅消除了直接測頻方法中對測量頻率需要采用分段測試的局際,而且在整個測試頻段內(nèi)能夠保持高精度不變。
          • 關(guān)鍵字: FPGA  高精度  頻率  量的研究    

          PSD813F2在FPGA配置中的應(yīng)用

          • 可編程外圍器件PSD應(yīng)用于單片機系統(tǒng)后,簡化了單片機外圍電路的設(shè)計,增加了系統(tǒng)的可靠性;利用PSD與單片機組成的系統(tǒng),通過計算機串口對FPGA進行實時在線編程、仿真和配置。
          • 關(guān)鍵字: 813F  FPGA  PSD  813    

          用PowerPC860實現(xiàn)FPGA配置

          • 介紹如何用PowerPC860(MPC860)進行FPGA(Xilinx的Virtex-II系列)的配置;給出進行FPGA配置所需的詳細(xì)時序圖和原理圖。
          • 關(guān)鍵字: PowerPC  FPGA  860    

          利用Flash實現(xiàn)DSP對多個程序有選擇的加載

          • 主要介紹一種利用Flash存儲器實現(xiàn)雙DSP系統(tǒng)對多份用戶代碼有選擇的上電加載的方法。
          • 關(guān)鍵字: Flash  DSP  程序    

          高性能FLASH存儲器在DSP電機智能保護中的應(yīng)用

          • 文中以基于TMS320C32高速CPU為核心芯片的智能型電機保護裝置為模型,介紹了高性能FLASH芯片Am29F010B與DSP芯片的硬件接口電路、軟件編程技術(shù)以及應(yīng)注意的問題和設(shè)計技巧。
          • 關(guān)鍵字: FLASH  DSP  性能  存儲器    
          共9858條 650/658 |‹ « 648 649 650 651 652 653 654 655 656 657 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();