dsp+fpga 文章 進入dsp+fpga技術(shù)社區(qū)
基于FPGA的高速訪問USB設備設計
- 摘要:針對FPGA訪問USB設備存在傳輸速率低、資源消耗大、開發(fā)復雜的缺點,提出了一種將ARM處理器與FPGA相結(jié)合實現(xiàn)高速訪問USB設備的方案。該方案利用ARM處理器的USB Host讀取USB設備數(shù)據(jù)井緩存于高速內(nèi)存,采用乒乓機制通過SRAM接口將數(shù)據(jù)傳給FPGA。經(jīng)測試,數(shù)據(jù)傳輸速率可以達到48 Mbps。該方案具有開發(fā)難度小,資源占用率低和傳輸速率高的特點,適合于FPGA高速讀取大量外部數(shù)據(jù)。 引言 目前FPGA通過USB接口獲取USB設備中數(shù)據(jù)的方案大致分為兩大類,一類為在FPG
- 關(guān)鍵字: FPGA USB CH376
DSP的電磁兼容性問題探討
- 1 引言 自從20世紀80年代初期第一片數(shù)字信號處理器芯片(DSP)問世以來,DSP就以數(shù)字器件特有的穩(wěn)定性、可重復性、可大規(guī)模集成、特別是可編程性和易于實現(xiàn)自適應處理等特點,給數(shù)字信號處理的發(fā)展帶來了巨大機遇,應用領域廣闊。但由于DSP是一個相當復雜、種類繁多并有許多分系統(tǒng)的數(shù)、?;旌舷到y(tǒng),所以來自外部的電磁輻射以及內(nèi)部元器件之間、分系統(tǒng)之間和各傳輸通道間的竄擾對DSP及其數(shù)據(jù)信息所產(chǎn)生的干擾,己嚴重地威脅著其工作的穩(wěn)定性、可靠性和安全性[1]。據(jù)統(tǒng)計,干擾引起的DSP事故占其總事故的90%左
- 關(guān)鍵字: DSP 電磁兼容性 因數(shù)
Pico示波器在故障診斷中的應用
- 當今,工程師面臨著越來越嚴苛和復雜的測試任務。有時候設備在實驗中能夠正常工作,但是在實際現(xiàn)場應用時,就會出現(xiàn)這樣那樣的問題,從而導致設備無法正常運行。一旦出現(xiàn)問題,一方面會引起客戶的不滿,一方面可能會造成生產(chǎn)損失,昂貴的維修費用,甚至帶來安全隱患。每當這個時候,客戶總是希望現(xiàn)場應用工程師能夠快速準確的進行故障定位并維修以便于他們恢復生產(chǎn),這就給故障診斷工程師帶來了巨大的挑戰(zhàn)。 現(xiàn)場診斷時,工程師往往需要隨身攜帶一套小巧輕便、但功能強大的分析工具,捕捉波形異常,例如 定時錯誤、串擾、瞬態(tài)、電源質(zhì)量
- 關(guān)鍵字: 示波器 PicoScope FPGA
Digilent Nexys3 FPGA開發(fā)板評測(一)
- FPGA即現(xiàn)場可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進步和EDA設計工具的不斷發(fā)展,F(xiàn)PGA已經(jīng)成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。FPGA的集成度越來越高,功耗和成本卻在降低,所以其應用領域也越來越廣。對于硬件工程師來說,器件的選型和資源評估變得更重要?! ‘斘覀円x擇FPGA開發(fā)板的時候,首先要問的問題是我們能得到什么以及我們準備用它來做什么?對于初學者來說FPGA是令人生畏的,不過如果有一個好的開發(fā)板能達到事半功倍的效果,會發(fā)現(xiàn)入門并不困難。接下來我們來看看Digilent公司推出的Ne
- 關(guān)鍵字: FPGA Nexys3 Xilinx Spartan6
Digilent Nexys3 FPGA開發(fā)板評測(二)
- 測試過程 到現(xiàn)在已經(jīng)對Nexys3的硬件配置有了初步的了解。Nexys3的使用非常方便,平臺的搭建非常簡單,一根USB-micro下載線能搞定一切,不用額外的穩(wěn)壓電源或者變壓器供電,對工程師來說真是個福音,不用在辦公室和實驗室來回奔波了。直接在辦公桌上就可以設計,下載程序。而且攜帶也很方便,只要有臺筆記本到那里都能開始工作?! ?.上電前準備 為了監(jiān)測一些通用的接口,我們還是要準備一根USB-micro線用于與PC串口通信,一臺VGA監(jiān)視用的顯示器,一個USB口的鼠標或鍵盤。有了這些基本可以監(jiān)測N
- 關(guān)鍵字: adept Nexys3 FPGA
一種基于多核處理器DM8168的視頻處理方法
- 摘要:隨著1080P高清視頻以及4K超高清晰視頻的普及和應用,基于傳統(tǒng)單核DSP處理器的視頻信息處理已有些力不從心。為此TI公司推出了一款專門用于高清視頻處理的多核DSP處理器,它擁有4個不同類型的處理器,使得視頻處理達到了一個更高水平。本文分析研究了該處理器的多核DSP結(jié)構(gòu)及應用開發(fā)方法,并對多核間的協(xié)調(diào)工作及負載情況進行了測試分析。 引言 以DSP為核心的處理器憑借自身硬件結(jié)構(gòu)的優(yōu)勢和算法優(yōu)化使得一般的嵌入式產(chǎn)品在視頻應用領域得到了廣泛的應用。隨著高清視頻應用的增多,傳統(tǒng)單核DSP處理
- 關(guān)鍵字: TI DSP DM8168
DSP編程技巧之21---在main函數(shù)運行之前,你需要知道的
- 在一個C/C++程序能正常運行之前,相關(guān)的C/C++運行時(run-time)環(huán)境首先要正確建立。在CCS軟件編程的情況下,C/C++的實時運行庫RTS的源程序庫rts.src中包含了名為boot.c或者boot.asm的啟動程序(在一些TI的例子里,則使用了CodeStartBranch.asm來完成啟動工作,它會自動調(diào)用庫文件中的boot.asm),用于在系統(tǒng)啟動后調(diào)用c_int00函數(shù),并通過其中的操作來完成運行時環(huán)境的建立。通常情況下,c_int00函數(shù)位于rts2800.lib庫函數(shù)中的bo
- 關(guān)鍵字: DSP C/C++ main函數(shù)
DSP編程技巧之20---理解函數(shù)的調(diào)用過程
- 在我們使用C/C++對DSP進行編程的時候,函數(shù)無疑是功能模塊劃分的重要組成部分,這些函數(shù)之間則通過顯式地調(diào)用或者中斷等方式來共同工作。除了對特定的RTS庫中的函數(shù)(例如某些數(shù)學函數(shù))的調(diào)用按照它們內(nèi)置規(guī)則進行分配外,我們自定義的函數(shù)之間的調(diào)用則需要遵循一定的規(guī)則,了解這一過程對理解程序的執(zhí)行和調(diào)試也是十分有幫助的,下面我們就來解讀一下函數(shù)的調(diào)用過程,并且可以從其中了解到CPU寄存器、FPU寄存器以及棧(stack)在這一過程中的作用。 一.父函數(shù)調(diào)用子函數(shù) 在父函數(shù)調(diào)用子函數(shù)(被調(diào)函數(shù))
- 關(guān)鍵字: DSP C/C++ 寄存器
一種基于DSP處理器的車載導航系統(tǒng)設計方案
- 摘要 為解決車輛在行駛中對交通信息的了解,文中針對車載導航系統(tǒng)功能需求,設計了基于DSP芯片的車載導航系統(tǒng),提出了一種基于TMS3 20C6713B的DSP處理器車載導航系統(tǒng)設計方案,介紹了系統(tǒng)的硬件設計和實現(xiàn)方法。該系統(tǒng)具有結(jié)構(gòu)簡單、可靠性高、維護方便,且有較好地繼承性等特點。 數(shù)字信號微處理器DSP具有高速運行與數(shù)據(jù)處理的功能,以其高性能和低功耗的優(yōu)勢為實時導航系統(tǒng)的數(shù)學計算提供了有效的硬件平臺。在現(xiàn)代武器裝備中,設計了基于DSP芯片的車載導航系統(tǒng),其在民用和軍事領域均發(fā)揮著重要作用,系統(tǒng)具
- 關(guān)鍵字: DSP RS422 CAN
一種基于FPGA的SOC設計方案
- 為減少在印制電路板(PCB)設計中的面積開銷,介紹一種Flash結(jié)構(gòu)的現(xiàn) 場可編程門陣列(FPGA)器件,進而介紹采用該器件搭建基于先進精簡指令集機器(ARM)的片上系統(tǒng)(SOC)電路的設計方法,該方法按照高級微控制器總線架構(gòu)(AMBA),設計ARM7處理器微系統(tǒng)及其外設電路,通過用搭建的系統(tǒng)對片外存儲器進行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協(xié)議的用戶邏輯外設,驗證了系統(tǒng)的準確性,該系統(tǒng)可用于驗證SOC設計系統(tǒng)。 近年來,SOC技術(shù)得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
- 關(guān)鍵字: Actel FPGA SOC
一種基于FPGA的UART接口開發(fā)方案
- 由于FPGA的功能日益強大,開發(fā)周期短、可重復編程等優(yōu)點也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從而簡化電路,縮小PCB面積,提高系統(tǒng)可靠性。此外,F(xiàn)PGA的設計具有很高的靈活性,可以方便地進行升級和移植。 設計背景 通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標準串行接口,如RS 232和RS 485等進行全雙工異步通信,具有傳輸距離遠、成本低、可靠性高等優(yōu)點。一般UART由專用芯片如8250
- 關(guān)鍵字: FPGA UART RS-232
一種基于FPGA的振動信號采集處理系統(tǒng)
- 摘要:在振動信號采集和處理系統(tǒng)設計中,信號的處理時間與可靠性決定著系統(tǒng)應用的可行性。本文設計了一種基于FPGA的振動信號采集處理系統(tǒng),該系統(tǒng)通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉(zhuǎn)化為數(shù)字信號送入FPGA,在FPGA處理設計中利用數(shù)據(jù)流控制方法并行實現(xiàn)了信號的采樣和處理,并在數(shù)據(jù)存儲和訪問過程中采用時鐘時標方法判斷信號采樣過程中的數(shù)據(jù)丟失情況,有效提高了振動信號處理的實時性及可靠性。本設計在真實環(huán)境中進行了驗證,系統(tǒng)運行穩(wěn)定可靠,滿足各項技術(shù)應用要求。 振動現(xiàn)象是機械設備運
- 關(guān)鍵字: FPGA 傳感器 DSP
Maxim Integrated成為下一代Xilinx? UltraScale? FPGA電源方案主要供應商
- Maxim Integrated Products, Inc. 宣布成為Xilinx UltraScale FPGA電源方案的主要供應商,Maxim為三款Xilinx FPGA參考設計提供電源管理方案。X-Fest 2014展會期間,系統(tǒng)設計人員可通過Xilinx Kintex UltraScale FPGA KCU105評估板對Maxim方案進行評估。 此次合作中,Maxim采用了十分靈活的InTune™數(shù)字電源產(chǎn)品,并首次將高密度、高效率的Volterra技術(shù)應用到FPGA開發(fā)板
- 關(guān)鍵字: Maxim Integrated Xilinx FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473