<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          Xilinx FPGA的嵌入式系統(tǒng)開發(fā)過(guò)程

          • 圍繞Xilinx公司FPGA中的MicroBlaze軟核微處理器,對(duì)其體系結(jié)構(gòu)、設(shè)計(jì)流程和相關(guān)開發(fā)工具進(jìn)行了詳細(xì)介紹,并且通過(guò)一個(gè)實(shí)例說(shuō)明了以MicroBlaze軟核處理器為內(nèi)核的嵌入式系統(tǒng)的開發(fā)過(guò)程。
          • 關(guān)鍵字: FPGA  MicroBlaze  嵌入式設(shè)計(jì)  

          FPGA和Nios II軟核的SD卡文件系統(tǒng)實(shí)現(xiàn)方法

          • 利用Cyclone II系列FPGA構(gòu)建了一種用于SD卡讀寫的SPI控制器,并在其上實(shí)現(xiàn)了一個(gè)基于Nios II軟核處理器的嵌入式文件系統(tǒng)。此文件系統(tǒng)是通過(guò)在Nios II EDS開發(fā)平臺(tái)上移植znFAT32文件系統(tǒng)實(shí)現(xiàn)的。
          • 關(guān)鍵字: FPGA  Nios  II軟核  SD卡文件系統(tǒng)    

          基于DSP的快速公交專用車道檢測(cè)

          • 目前,國(guó)內(nèi)外學(xué)者已經(jīng)提出了很多車道線檢測(cè)算法,主要分為兩類:一類是基于圖像特征的檢測(cè)方法,即特征驅(qū)動(dòng)法,是基于道路圖像的一些特征(如車道線顏色、寬度以及邊緣等特征)將圖像的所有點(diǎn)標(biāo)記為車道線點(diǎn)和非車道線
          • 關(guān)鍵字: DSP  車道  檢測(cè)    

          基于FPGA的嵌入式串行千兆以太網(wǎng)設(shè)計(jì)

          • 本設(shè)計(jì)以Xilinx FPGA為棱心芯片,利用內(nèi)嵌硬核處理器PowerPC、嵌入式操作系統(tǒng)Xilkernel和LwIP協(xié)議功能函數(shù),完成嵌入式串行千兆以太網(wǎng)系統(tǒng)的設(shè)計(jì)。本設(shè)計(jì)能夠滿足以太網(wǎng)通信對(duì)高速數(shù)據(jù)傳輸?shù)囊?,同時(shí)在電路設(shè)計(jì)時(shí),具有PCB布線簡(jiǎn)單以及信號(hào)完整性好等優(yōu)點(diǎn)。
          • 關(guān)鍵字: 千兆以太網(wǎng)  FPGA  SGMII  PowerPCA40  

          使用FPGA解決DSP設(shè)計(jì)難題

          • 使用FPGA解決DSP設(shè)計(jì)難題,由于DSP能夠迅速測(cè)量、過(guò)濾或壓縮實(shí)時(shí)模擬信號(hào),因此DSP在電子系統(tǒng)設(shè)計(jì)中非常重要。這樣,DSP有助于實(shí)現(xiàn)數(shù)字世界與真實(shí)(模擬)世界的通信。但是隨著電子系統(tǒng)變得越來(lái)越精細(xì),需要處理多個(gè)模擬信號(hào)源,工程師們不得不作
          • 關(guān)鍵字: 設(shè)計(jì)  難題  DSP  解決  FPGA  使用  

          三種不同的智能手機(jī)解決方案

          • 在智能手機(jī)中采用何種集成程度的器件將對(duì)系統(tǒng)的成本、性能、外形尺寸以及開發(fā)周期等產(chǎn)生影響。本文詳細(xì)分析三種不同集成程度的方案,闡述了它們各自的優(yōu)缺點(diǎn)和適用場(chǎng)合,為設(shè)計(jì)方案的選擇提供了實(shí)用的分析思路。
          • 關(guān)鍵字: 智能手機(jī)  OEM  DSP  

          Tensilica和mimoOn聯(lián)袂推出LTE和LTE-A軟硬件物理層IP解決方案

          • Tensilica日前宣布,Tensilica和mimoOn聯(lián)手推出業(yè)內(nèi)唯一完整的可授權(quán)軟硬件IP解決方案用于LTE(長(zhǎng)期演進(jìn))和LTE-A芯片設(shè)計(jì)。按雙方合作協(xié)議,Tensilica將是mimoOnLTE UE(用戶設(shè)備)和eNodeB(基站)物理層(PHY)軟件產(chǎn)品的唯一DSP IP供應(yīng)商。
          • 關(guān)鍵字: Tensilica  DSP  

          20納米FPGA箭在弦上

          •   臺(tái)積電28nm良率大幅提升的利好還沒(méi)被市場(chǎng)徹底消化,F(xiàn)PGA業(yè)界雙雄已爭(zhēng)先恐后地發(fā)布20nm FPGA戰(zhàn)略,在性能、功耗、集成度等方面均大幅躍升,蠶食ASIC之勢(shì)將愈演愈烈。在45nm工藝節(jié)點(diǎn),大量ASIC廠商率先量產(chǎn);而到了28nm工藝時(shí)代,率先量產(chǎn)的7家公司中已有兩家是FPGA廠商;在20nm時(shí)代,F(xiàn)PGA或?qū)蔚妙^籌。   超越簡(jiǎn)單工藝升級(jí)   FPGA向下一代工藝演進(jìn)并不是“升級(jí)”那么簡(jiǎn)單,需要諸多創(chuàng)新技術(shù)應(yīng)對(duì)挑戰(zhàn)。   邁向更高工藝是市場(chǎng)驅(qū)動(dòng)力所致。&ldquo
          • 關(guān)鍵字: 臺(tái)積電  FPGA  20nm  

          線性預(yù)測(cè)及其Matlab實(shí)現(xiàn)

          • 線性預(yù)測(cè)分析是現(xiàn)代語(yǔ)音信號(hào)處理中最核心的技術(shù)之一,為現(xiàn)代語(yǔ)音信號(hào)處理的飛速發(fā)展立下了赫赫功勞,在語(yǔ)音...
          • 關(guān)鍵字: 線性預(yù)測(cè)  DSP  Matlab  

          FPGA夾層卡簡(jiǎn)化高速數(shù)據(jù)轉(zhuǎn)換器到FPGA的連接

          • Analog Devices, Inc. (NASDAQ: ADI)全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最近亮相在慕尼黑舉辦的2012年電子元器件展并推出一款FPGA夾層卡(FMC) FMC176,該器件結(jié)合了JEDEC JESD204B SerDes(串行器/解串器)技術(shù),使數(shù)字和模擬設(shè)計(jì)人員得以簡(jiǎn)化高速數(shù)據(jù)轉(zhuǎn)換器到FPGA的連接。
          • 關(guān)鍵字: ADI  夾層卡  FPGA  FMC176  

          用Xilinx FPGA實(shí)現(xiàn)DDR SDRAM控制器

          • 1 引言在高速信號(hào)處理系統(tǒng)中, 需要緩存高速、大量的數(shù)據(jù), 存儲(chǔ)器的選擇與應(yīng)用已成為系統(tǒng)實(shí)現(xiàn)的關(guān)鍵所在。DDR SDRAM是一種高速CMOS、動(dòng)態(tài)隨機(jī)訪問(wèn)存儲(chǔ)器, 它采用雙倍數(shù)據(jù)速率結(jié)構(gòu)來(lái)完成高速操作。SDR SDRAM一個(gè)時(shí)鐘周
          • 關(guān)鍵字: Xilinx  SDRAM  FPGA  DDR    

          基于JTAG接口實(shí)現(xiàn)ARM的FPGA在線配置

          •   引 言   隨著通信技術(shù)的發(fā)展,出現(xiàn)越來(lái)越多的無(wú)線接入技術(shù),為了解決不同標(biāo)準(zhǔn)間的互通和兼容,人們提出了 ...
          • 關(guān)鍵字: JTAG接口  ARM  FPGA  在線配置  S3C2410  

          一種基于ARM-Linux的FPGA程序加載方法

          • 摘要:本文實(shí)現(xiàn)了一種基于 ARM-Linux的 FPGA程序加載方法,詳細(xì)討論了加載過(guò)程中各個(gè)階段程序?qū)ε渲霉苣_的操作, ...
          • 關(guān)鍵字: ARM  Linux  FPGA  程序加載  

          基于Xilinx FPGA的電力諧波檢測(cè)的設(shè)計(jì)

          • 基于FFT算法的電力系統(tǒng)諧波檢測(cè)裝置,大多采用DSP芯片設(shè)計(jì)。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計(jì)的一種CPU,運(yùn)算能力很強(qiáng),速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運(yùn)算的速度。而現(xiàn)場(chǎng)可編程邏輯門陣列(Field Progra
          • 關(guān)鍵字: 檢測(cè)  設(shè)計(jì)  諧波  電力  Xilinx  FPGA  基于  

          基于FPGA的等精度頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)

          • 現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmable GateArray)屬于ASIC產(chǎn)品,通過(guò)軟件編程對(duì)目標(biāo)器件的結(jié)構(gòu)和工作方式進(jìn)行重構(gòu),能隨時(shí)對(duì)設(shè)計(jì)進(jìn)行調(diào)整,具有集成度高、結(jié)構(gòu)靈活、開發(fā)周期短、快速可靠性高等特點(diǎn),數(shù)字設(shè)計(jì)在
          • 關(guān)鍵字: FPGA  等精度頻率計(jì)    
          共9874條 242/659 |‹ « 240 241 242 243 244 245 246 247 248 249 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();