EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
深入智能電網(wǎng)控制系統(tǒng): IT革命由此開(kāi)始
- ??????? 我們生活的方方面面越來(lái)越受新技術(shù)的影響——從我們手中的電話(huà)到我們的閱讀方式。 整個(gè)工業(yè)界都在向數(shù)字領(lǐng)域轉(zhuǎn)變——一個(gè)涵蓋了軟件,網(wǎng)絡(luò),處理器,以及傳感器的融合與信息交換的信息技術(shù)(IT)新世界。 是什么使這種改變?nèi)绱瞬豢煽咕?,看起?lái)沒(méi)有任何行業(yè)能夠阻止它的腳步?這當(dāng)中有很多原因,從快速的物流和服務(wù),到巨大的生產(chǎn)力。無(wú)論如何,最重要的還是性?xún)r(jià)比。事實(shí)證明,信息技術(shù)帶
- 關(guān)鍵字: NI 嵌入式系統(tǒng) FPGA
基于賽靈思FPGA的硬件加速技術(shù)打造高速系統(tǒng)
- 該平臺(tái)采用可編程邏輯實(shí)現(xiàn)片上系統(tǒng),以 MicroBlaze CPU或 PowerPC® CPU 作為其核心。 CPU 為操作系統(tǒng)與用戶(hù)空間應(yīng)用軟件運(yùn)行 MLE Linux 軟件棧。由于采用 MicroBlaze 或PowerPC 作為主 CPU,當(dāng)運(yùn)行嵌入式Linux 操作系統(tǒng)外加強(qiáng)大加密功能時(shí)該系統(tǒng)顯然無(wú)法提供所需要的計(jì)算性能。況且也無(wú)法改變物理硬件。為了實(shí)現(xiàn)系統(tǒng)加速,我們使用可編程系統(tǒng)把計(jì)算從軟件域轉(zhuǎn)移到硬件側(cè)。
- 關(guān)鍵字: FPGA 賽靈思 高速系統(tǒng) 硬件加速技術(shù)
基于FPGA的改進(jìn)DES算法的實(shí)現(xiàn)
- 介紹了DES算法原理,詳細(xì)分析了子密鑰生成、S盒和輪函數(shù)的設(shè)計(jì)。將DES算法采用資源優(yōu)先方案,在輪函數(shù)內(nèi)部設(shè)置流水線(xiàn)架構(gòu),提高了整體處理速度;簡(jiǎn)化子密鑰與原始密鑰的生成關(guān)系,實(shí)現(xiàn)子密鑰在迭代過(guò)程的動(dòng)態(tài)分發(fā);利用雙重case語(yǔ)句實(shí)現(xiàn)S盒的變換功能,加快算法執(zhí)行速度。運(yùn)用硬件描述語(yǔ)言Verilog,采用自頂向下的設(shè)計(jì)思想,在FPGA平臺(tái)上實(shí)現(xiàn)了改進(jìn)DES算法的功能。
- 關(guān)鍵字: FPGA DES 算法
高速DSP與串行A/D轉(zhuǎn)換器TLC2558接口的設(shè)計(jì)
- 高速DSP與串行A/D轉(zhuǎn)換器TLC2558接口的設(shè)計(jì),摘 要:根據(jù)高速定點(diǎn)DSP芯片TMS320F206的特點(diǎn),提出使用串行A/D轉(zhuǎn)換器TLC2558作為DSP系統(tǒng)的模擬量輸入部分,解決了以往基于并行數(shù)據(jù)傳輸?shù)腁/D轉(zhuǎn)換器不能與高速DSP進(jìn)行很好配合的問(wèn)題。在此基礎(chǔ)上設(shè)計(jì)了DSP與串行A/D轉(zhuǎn)
- 關(guān)鍵字: TLC2558 接口 設(shè)計(jì) 轉(zhuǎn)換器 A/D DSP 串行 高速
基于DSP與CPLD的多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
- 基于DSP與CPLD的多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),用于實(shí)時(shí)控制系統(tǒng)的嵌入式系統(tǒng)經(jīng)常需要對(duì)模擬量進(jìn)行測(cè)量,通常的方法是以MCU為主產(chǎn)生采集控制時(shí)序控制模數(shù)轉(zhuǎn)換器,并通過(guò)中斷或查詢(xún)的方式讀取轉(zhuǎn)換后的結(jié)果。由MCU產(chǎn)生采集控制時(shí)序?qū)⒄加幂^多的系統(tǒng)軟硬件資源。而在
- 關(guān)鍵字: 系統(tǒng) 設(shè)計(jì) 數(shù)據(jù)采集 通道 DSP CPLD 基于
電力系統(tǒng)中多通道同步采樣ADC(AD7606)與浮點(diǎn)DSP(ADSP-21479)通信的設(shè)計(jì)與實(shí)現(xiàn)
- 內(nèi) 容1. 簡(jiǎn)介 3
1.1 AD7606簡(jiǎn)介 3
1.2 ADSP-21479簡(jiǎn)介 4
2. AD7606和ADSP-21479配置與連接 5
3. 時(shí)序分析 6
4. 測(cè)試結(jié)果和結(jié)論 7
4.1測(cè)試結(jié)果 7
4.2結(jié)論 10
5. DSP參考代碼 10
6. 參考文獻(xiàn) 12 1. 簡(jiǎn)介 - 關(guān)鍵字: ADSP-21479 DSP 通信 設(shè)計(jì) 實(shí)現(xiàn) 浮點(diǎn) AD7606 通道 同步
G.723.1編譯碼算法的DSP實(shí)現(xiàn)
- G.723.1編譯碼算法的DSP實(shí)現(xiàn),【摘 要】 介紹了ITU-TG.723.1標(biāo)準(zhǔn)語(yǔ)音編譯碼器的算法及其在ADSP-2181芯片上的實(shí)現(xiàn) 。軟硬件結(jié)合實(shí)現(xiàn)了語(yǔ)音信號(hào)的采樣和實(shí)時(shí)編譯碼,完全符合ITU-TG.723.1標(biāo)準(zhǔn)的定點(diǎn)算法,通過(guò)了ITU-T的所有測(cè)試向量。
- 關(guān)鍵字: 實(shí)現(xiàn) DSP 算法 編譯
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473