<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實(shí)現(xiàn)

          • 經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實(shí)現(xiàn)-系統(tǒng)以FPGA為控制核心,由MOSFET管全橋逆變電路以及其IR2110對其驅(qū)動、SPWM(正弦脈寬調(diào)制)波的生成、電壓電流的檢測、相位頻率跟蹤等模塊組成。
          • 關(guān)鍵字: 逆變電路  FPGA  光伏并網(wǎng)發(fā)電  

          基于FPGA的數(shù)字密碼鎖

          • 基于FPGA的數(shù)字密碼鎖-本文介紹了一種以FPGA 為基礎(chǔ)的數(shù)字密碼鎖。采用自頂向下的數(shù)字系統(tǒng)設(shè)計(jì)方法, 將數(shù)字密碼鎖系統(tǒng)分解為若干子系統(tǒng), 并且進(jìn)一步細(xì)劃為若干模塊, 然后用硬件描述語言VHDL 來設(shè)計(jì)這些模塊, 同時(shí)進(jìn)行硬件測試。
          • 關(guān)鍵字: VHDL  FPGA  液晶顯示驅(qū)動  QuartusII  

          工程師須知:FPGA 的演進(jìn)、優(yōu)勢、設(shè)計(jì)、改進(jìn)

          • 工程師須知:FPGA 的演進(jìn)、優(yōu)勢、設(shè)計(jì)、改進(jìn)-1989年我第一次接觸到電路板的時(shí)候,上面密布著一系列的TTL、CMOS芯片,一顆14~20只管腳的芯片中一般只有4-6個(gè)簡單的“門”,十幾個(gè)芯片的大板子也就完成尋址、譯碼之類的功能,使用起來是非常的痛苦,如果要修改邏輯,只能用手術(shù)刀切割電路板并進(jìn)行飛線。
          • 關(guān)鍵字: FPGA  數(shù)字信號處理  

          詳析單片機(jī)、ARM、FPGA嵌入式的特點(diǎn)及區(qū)別

          • 詳析單片機(jī)、ARM、FPGA嵌入式的特點(diǎn)及區(qū)別-本文詳細(xì)解析單片機(jī)、ARM、FPGA嵌入式的特點(diǎn)及區(qū)別。
          • 關(guān)鍵字: 單片機(jī)  ARM  FPGA  嵌入式  

          輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性

          • 輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性-本文討論如何針對FPGA或微處理器配置各種電壓輸出跟蹤和時(shí)序控制選項(xiàng),來幫助實(shí)現(xiàn)靈敏多電源軌系統(tǒng)的正確啟動和關(guān)斷。
          • 關(guān)鍵字: FPGA  時(shí)序控制  

          基于FPGA的系統(tǒng)促進(jìn)提高電機(jī)控制性能

          • 基于FPGA的系統(tǒng)促進(jìn)提高電機(jī)控制性能-電機(jī)在各種工業(yè)、汽車和商業(yè)領(lǐng)域應(yīng)用廣泛。電機(jī)由驅(qū)動器控制,驅(qū)動器通過改變輸入功率來控制其轉(zhuǎn)矩、速度和位置。高性能電機(jī)驅(qū)動器可以提高效率,實(shí)現(xiàn)更快速、更精確的控制。高級電機(jī)控制系統(tǒng)集控制算法、工業(yè)網(wǎng)絡(luò)和用戶接口于一體,因此需要更多處理能力來實(shí)時(shí)執(zhí)行所有任務(wù)?,F(xiàn)代電機(jī)控制系統(tǒng)通常利用多芯片架構(gòu)來實(shí)現(xiàn):數(shù)字信號處理器(DSP)執(zhí)行電機(jī)控制算法,F(xiàn)PGA 實(shí)現(xiàn)高速I/O 和網(wǎng)絡(luò)協(xié)議,微處理器處理執(zhí)行控制。
          • 關(guān)鍵字: FPGA  電機(jī)控制  DSP  Zynq  

          Achronix的Speedcore? Custom Blocks定制單元塊為數(shù)據(jù)加速系統(tǒng)再添動力

          •   Achronix今日宣布為其eFPGA IP解決方案推出Speedcore custom blocks定制單元塊。Achronix Speedcore eFGPA嵌入式FPGA可加速數(shù)據(jù)密集的人工智能(AI)/機(jī)器學(xué)習(xí)、5G移動通信、汽車先進(jìn)駕駛員輔助系統(tǒng)(ADAS)、數(shù)據(jù)中心和網(wǎng)絡(luò)應(yīng)用; Speedcore custom blocks定制單元塊可以大幅度地提升性能、功耗和面積效率,并支持以前在FPGA獨(dú)立芯片上無法實(shí)現(xiàn)的
          • 關(guān)鍵字: Achronix  FPGA  

          英特爾FPGA 支持阿里云的加速即服務(wù)

          •   今天,英特爾?宣布英特爾現(xiàn)場可編程門陣列 (FPGA) 為阿里巴巴集團(tuán)的云計(jì)算部門—阿里云的加速即服務(wù)(Acceleration-as-a-Service)提供支持。加速服務(wù)可通過阿里云網(wǎng)站提供,支持客戶在云中開發(fā)與部署加速器解決方案,以便應(yīng)用到人工智能推理、視頻流分析、數(shù)據(jù)庫加速和需要密集型計(jì)算的其他領(lǐng)域。  英特爾 FPGA 支持的加速即服務(wù)也被稱作阿里云 F1 實(shí)例,支持用戶通過即購即用的模式獲得云加速服務(wù),從而節(jié)省前期的硬件投資?! ?/li>
          • 關(guān)鍵字: 英特爾  FPGA  

          EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用詳解

          •   摘 要:eda技術(shù)是現(xiàn)代電子設(shè)計(jì)技術(shù)的核心,它在現(xiàn)代集成電路設(shè)計(jì)中占據(jù)重要地位。隨著深亞微米與超深亞微米技術(shù)的迅速發(fā)展,fpga設(shè)計(jì)越來越多地采用基于vhdl的設(shè)計(jì)方法及先進(jìn)的eda工具。本文詳細(xì)闡述了eda技術(shù)與fpga設(shè)計(jì)應(yīng)用?! £P(guān)鍵詞:電子設(shè)計(jì)自動化;現(xiàn)場可編程門陣列;復(fù)雜可編程邏輯器件;專用集成電路;知識產(chǎn)權(quán);甚高速集成電路硬件描述語言  引言  ---21世紀(jì)是電子信息產(chǎn)業(yè)主導(dǎo)的知識經(jīng)濟(jì)時(shí)代,信息領(lǐng)域正在發(fā)生一場巨大變革,其先導(dǎo)力量和決定性因素正是微電子集成電路。硅片技術(shù)的日益成
          • 關(guān)鍵字: EDA  FPGA  

          通過FPGA智能調(diào)試工具縮短驗(yàn)證時(shí)間

          • 通過FPGA智能調(diào)試工具縮短驗(yàn)證時(shí)間-設(shè)計(jì)人員選擇具有優(yōu)秀調(diào)試能力的FPGA器件,可以縮短開發(fā)周期并降低成本,同時(shí)顯著加快上市速度。
          • 關(guān)鍵字: FPGA  邏輯分析儀  

          基于ARM和FPGA的多路電機(jī)控制方案

          • 基于ARM和FPGA的多路電機(jī)控制方案-專用控制器由ARM(LPC2214)、FPGA(EP2C5T144C8)、驅(qū)動器接口電路、編碼器接口電路、限位檢測電路和電源電路等組成,ARM通過串口實(shí)現(xiàn)與上位機(jī)之間的通信,解析從上位機(jī)獲得的控制指令,并通過FPGA產(chǎn)生相應(yīng)輸出信號給驅(qū)動器接口,驅(qū)動器接口外接驅(qū)動器。
          • 關(guān)鍵字: arm  fpga  電機(jī)控制  

          詳解FPGA開發(fā)流程中每一環(huán)節(jié)的物理含義和實(shí)現(xiàn)目標(biāo)

          • 詳解FPGA開發(fā)流程中每一環(huán)節(jié)的物理含義和實(shí)現(xiàn)目標(biāo)-FPGA的開發(fā)流程是遵循著ASIC的開發(fā)流程發(fā)展的,發(fā)展到目前為止,F(xiàn)PGA的開發(fā)流程總體按照圖1進(jìn)行,有些步驟可能由于其在當(dāng)前項(xiàng)目中的條件的寬度的允許,可以免去,比如靜態(tài)仿真過程,這樣來達(dá)到項(xiàng)目時(shí)間上的優(yōu)勢。
          • 關(guān)鍵字: FPGA  

          一文了解FPGA與DSP的區(qū)別、特點(diǎn)及用途

          • 一文了解FPGA與DSP的區(qū)別、特點(diǎn)及用途-FPGA是一種可編程的硅芯片,DSP是數(shù)字信號處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問題。本文將首先分別介紹FPGA和DSP的特點(diǎn),然后再從內(nèi)部資源、編程語言、功能多個(gè)角度解析兩者的不同。
          • 關(guān)鍵字: FPGA  DSP  

          基于DSP的三相8極無刷直流電機(jī)控制設(shè)計(jì)

          • 基于DSP的三相8極無刷直流電機(jī)控制設(shè)計(jì)-本文給出了基于TMS320F28335 DSP的無刷直流電機(jī)的控制系統(tǒng)設(shè)計(jì)方案,對控制系統(tǒng)的主要硬件電路模塊進(jìn)行了詳細(xì)設(shè)計(jì),包括電機(jī)驅(qū)動電路和控制電路的設(shè)計(jì)。并給出了轉(zhuǎn)速調(diào)節(jié)子程序的設(shè)計(jì)方法。
          • 關(guān)鍵字: DSP  TMS32  電機(jī)控制  直流電機(jī)  BLDC  

          DSP芯片選型須知

          • DSP芯片選型須知-在DSP系統(tǒng)的設(shè)計(jì)流程中,選擇合適的器件非常重要,在確定了系統(tǒng)功能需求之后,通過先期的算法確定及性能模擬,我們要選擇性價(jià)比最高的DSP芯片器件才能夠?yàn)橄乱徊介_發(fā)提供便利。
          • 關(guān)鍵字: DSP  DSP芯片  
          共9854條 53/657 |‹ « 51 52 53 54 55 56 57 58 59 60 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();