<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> dsp+fpga

          Xilinx FPGA開發(fā)環(huán)境的配置

          •   一、配置Modelsim ISE的Xilinx的仿真庫   1、編譯仿真庫:   A、先將Modelsim安裝目錄C=Modeltech_6.2b下面的modelsim.ini改成存檔格式(取消只讀模式);     B、在DOS環(huán)境中,進(jìn)入Xilinx的根目錄,然后依次進(jìn)入bin,nt目錄;     C、compxlib -s mti_se -f all -l all -o C:Modeltech_6.2bxilinx_libs。   注意:需要根據(jù)你安裝的modelsi
          • 關(guān)鍵字: FPGA  Xilinx  仿真  開發(fā)環(huán)境  配置  

          Spansion閃存解決方案為Xilinx客戶提供更多選擇

          •   全球最大的純閃存解決方案供應(yīng)商Spansion Inc.(NASDAQ:SPSN)今天宣布,其并行和串行閃存解決方案為領(lǐng)先電子元件分銷商安富利電子元件部(Avnet Electronics Marketing)發(fā)布的Xilinx® Spartan®-3A參考板提供快速啟動(dòng)時(shí)間和有效代碼執(zhí)行。該參考板上兼具備受推崇的MirrorBit® NOR GL 32 Mb閃存和低管腳數(shù)MirrorBit SPI FL 128 Mb串行閃存器件。   “通過與安富利公司 (Av
          • 關(guān)鍵字: Spansion  Xilinx  閃存  FPGA  安富利  

          合眾達(dá)推出專業(yè)Davinci音視頻應(yīng)用解決方案

          •   板型小巧,功能接口豐富的Davinci開發(fā)平臺(tái):   DSP: TMS320DM6446-594,雙核ARM9+DM64X   UART: 1路RS232與1路RS485   Video: 1路PAL/NTSC標(biāo)準(zhǔn)模擬視頻輸入         1路PAL/NTSC標(biāo)準(zhǔn)模擬視頻輸出或VGA輸出   Audio: 1路立體聲輸入/輸出   數(shù)字I/O: 4入2出,用于狀態(tài)和
          • 關(guān)鍵字: 合眾達(dá)  DSP  UART  USB接口  

          TI C2000 DSP大獎(jiǎng)賽決賽在合肥工大圓滿舉行

          • ???????   本次大賽是TI第一次舉辦C2000系列DSP的大賽,分為自由命題組和TI命題組,吸引了來自合肥工業(yè)大學(xué)、南京航空航天大學(xué)、清華大學(xué)、上海交通大學(xué)、同濟(jì)大學(xué)、湖北汽車工業(yè)學(xué)院、北京化工大學(xué)、東北電力大學(xué)等十幾支參賽對(duì)伍。C2000 DSP在馬達(dá)控制、高速傳感、數(shù)字電源等方面得到了廣泛的設(shè)計(jì)應(yīng)用,有些設(shè)計(jì)產(chǎn)品已經(jīng)在產(chǎn)業(yè)屆得到了良好的市場反映,如合肥工業(yè)大學(xué)的基于TMS320F2812的配網(wǎng)自動(dòng)化終端FTU的設(shè)計(jì)和實(shí)現(xiàn)
          • 關(guān)鍵字: 合眾達(dá)  TI  DSP  C2000  

          運(yùn)動(dòng)控制和混合信號(hào)FPGA

          •   隨著電子元件的性能和集成度不斷提高而價(jià)格卻不斷降低,電子控制單元的發(fā)展正一日千里。隨著各種技術(shù)和應(yīng)用大量涌現(xiàn),從家電領(lǐng)域到工業(yè)自動(dòng)化生產(chǎn)線,大家關(guān)注的重點(diǎn)還是在增加設(shè)計(jì)和提高電源效率的同時(shí)能減少設(shè)計(jì)、開發(fā)和整體的系統(tǒng)成本。   與此同時(shí),運(yùn)動(dòng)控制應(yīng)用的復(fù)雜程度也越來越高,已從簡單的開/關(guān)型控制向在高度集成環(huán)境中具備精確控制的可變速應(yīng)用發(fā)展。無論是交流、直流、有刷和無刷電機(jī)的各種控制電路主要由三部分構(gòu)成:人機(jī)界面、微控制器(MCU) 和控制邏輯。對(duì)于閉環(huán)運(yùn)動(dòng)控制,傳感器接口是外加的一個(gè)元件(圖1)。將
          • 關(guān)鍵字: FPGA  運(yùn)動(dòng)控制  MCU  傳感器  PWM  CAN  QEI  

          基于構(gòu)件技術(shù)的嵌入式系統(tǒng)復(fù)用軟件設(shè)計(jì)

          •   引言   對(duì)嵌入式軟件構(gòu)件平臺(tái)而言,其支撐平臺(tái)首先是一個(gè)嵌入式實(shí)時(shí)多任務(wù)操作系統(tǒng),其次為整個(gè)軟件構(gòu)件的設(shè)計(jì)提供開發(fā)工具和集成環(huán)境。在支撐平臺(tái)的設(shè)計(jì)過程中,可以借鑒領(lǐng)域工程的思想,將整個(gè)嵌入式實(shí)時(shí)多任務(wù)操作系統(tǒng)設(shè)計(jì)成一個(gè)系統(tǒng)級(jí)的軟件構(gòu)件庫。這樣不但實(shí)現(xiàn)了嵌入式操作系統(tǒng)的可裁剪性,而且由于從嵌入式操作系統(tǒng)到應(yīng)用程序的設(shè)計(jì)都是基于離散化的軟件構(gòu)件,因此方便了嵌入式控制應(yīng)用軟件設(shè)計(jì)時(shí)的集成和調(diào)試。為了方便軟件構(gòu)件的管理,可以將系統(tǒng)級(jí)和應(yīng)用級(jí)的軟件構(gòu)件庫綜合成一個(gè)功能完備的軟件構(gòu)件庫。它包括從嵌入式控制系統(tǒng)的
          • 關(guān)鍵字: 嵌入式  軟件構(gòu)件平臺(tái)  操作系統(tǒng)  DSP  

          Xilinx推出LogiCORE Turbo編解碼器解決方案

          •   賽靈思公司(Xilinx, Inc.)推出針對(duì)LTE無線系統(tǒng)的性能優(yōu)化可編程Turbo編碼解決方案。利用Spartan® 和 Virtex®現(xiàn)場可編程門陣列(FPGA)嵌入的數(shù)字信號(hào)處理(DSP)能力, 新推出的Xilinx 3GPP LTE Turbo 編碼器和解碼器LogiCORE™ 產(chǎn)品提供了高達(dá)200 Mbps的吞吐能力,可滿足不斷演化的長期演進(jìn)(LTE)標(biāo)準(zhǔn)對(duì)現(xiàn)代無線系統(tǒng)提出的語音和日益增長的數(shù)據(jù)通信要求。    Turbo碼最初專為3G無線系統(tǒng)的商用
          • 關(guān)鍵字: Xilinx  LTE  Turbo  FPGA  DSP  編碼器  解碼器  

          基于TMS320C50的通用語音信號(hào)處理系統(tǒng)

          •   語言是人類相互溝通信息的重要工個(gè)。隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,特別是語音通信和各種語音產(chǎn)品的廣泛普及,語音信號(hào)的數(shù)字化處理在越來越多的領(lǐng)域中發(fā)揮著巨大的作用。目前,各種以語言信號(hào)數(shù)字處理為特點(diǎn)的商品已經(jīng)進(jìn)入市場,商品化的語音信號(hào)處理機(jī)也已問世,如KAY公司的CSL TM(Computerized Speech Lab)。   一個(gè)完備的語音信號(hào)處理系統(tǒng)不但要具備語音信號(hào)的采集和回放功能,而且更重要的是要能完成復(fù)雜的語音信號(hào)分析和處理算法。通常這些算法運(yùn)算量大,且又要滿足實(shí)時(shí)或準(zhǔn)實(shí)時(shí)的快速高效處理要求,因
          • 關(guān)鍵字: DSP  語音  信號(hào)處理  

          多核設(shè)計(jì)需掌握關(guān)鍵技術(shù)

          •   過去一段時(shí)間以來,收益遞減法則(Law of Diminishing Return)在傳統(tǒng)處理器架構(gòu)的進(jìn)展方面已經(jīng)明顯體現(xiàn)出來。每一代新工藝幾何尺寸和新興微架構(gòu)的進(jìn)步,在相應(yīng)性能上所能帶來的增益正在逐漸減少──顯然,借助更快速度以實(shí)現(xiàn)摩爾定律的方法不再靈驗(yàn)!功耗和微架構(gòu)改良的限制,使單一處理器的發(fā)展前景受挫,業(yè)界的關(guān)注焦點(diǎn)已轉(zhuǎn)向多處理器或多核芯片架構(gòu)的開發(fā)潛力。   由于多核主要是用于克服單處理器系統(tǒng)局限性的,所以很多人認(rèn)為,采用多核純粹是出于性能方面的考慮。但以picoChip的經(jīng)驗(yàn)來看,多核技術(shù)
          • 關(guān)鍵字: 多核  收益遞減法則  DSP  處理器  

          基于DSP的視頻算法系統(tǒng)的優(yōu)化策略

          基于TMS320C64x DSP/BIOSⅡ的嵌入式語音采集與盲分離系統(tǒng)設(shè)計(jì)

          • 盲信號(hào)分離是信號(hào)處理領(lǐng)域的熱點(diǎn)問題,涌現(xiàn)了許多成熟的算法,但它的硬件實(shí)現(xiàn)相對(duì)比較滯后。文章利用美國TI公司新一代的TMS320C64x數(shù)字信號(hào)處理芯片的多通道緩沖串口和增強(qiáng)型直接存儲(chǔ)器訪問(EnhancedDirectMemoryAccess,EDMA)的特點(diǎn),并結(jié)合DSP/BIOSⅡ?qū)崟r(shí)操作系統(tǒng),設(shè)計(jì)出了嵌入式混合語音采集與盲分離系統(tǒng)。該系統(tǒng)結(jié)構(gòu)簡單、易于集成、實(shí)時(shí)性好。
          • 關(guān)鍵字: 分離  系統(tǒng)  設(shè)計(jì)  采集  語音  TMS320C64x  DSP/BIOS  嵌入式  

          一種實(shí)時(shí)信號(hào)處理系統(tǒng)的研究和實(shí)現(xiàn)

          •   引言   近年來,實(shí)時(shí)信號(hào)處理的要求越來越高,所用系統(tǒng)要求具有處理大量數(shù)據(jù)的能力,這就要求系統(tǒng)硬件要達(dá)到很高的運(yùn)算速度,并且軟件處理程序也要盡可能優(yōu)化,以保證系統(tǒng)的實(shí)時(shí)性。本文基于FPGA和ADSP-TS101S所實(shí)現(xiàn)的一種高速數(shù)據(jù)并行處理系統(tǒng),可以進(jìn)行實(shí)時(shí)連續(xù)波和脈沖波的處理,并將連續(xù)波的頻譜和脈沖波脈沖幅度信息、脈前時(shí)刻、脈寬及載頻打包輸出。整個(gè)系統(tǒng)的輸出延時(shí)被控制在1ms之內(nèi)。   系統(tǒng)任務(wù)及系統(tǒng)結(jié)構(gòu)   系統(tǒng)任務(wù)   系統(tǒng)頻譜分析電路組成結(jié)構(gòu)如圖1所示。前端輸入為高頻寬帶模擬信號(hào)經(jīng)過數(shù)
          • 關(guān)鍵字: FPGA  DSP  信號(hào)處理  DMAR  DMA  

          基于SoPC技術(shù)的傳感器非線性軟件校正的實(shí)現(xiàn)

          •   0 引 言   現(xiàn)代測量系統(tǒng)中,傳感器的工作性能直接影響整個(gè)系統(tǒng)。由于受外界因素的影響,傳感器大多具有非線性特性,致使測量儀表或系統(tǒng)的輸入與輸出之間不能保證很好的線性關(guān)系。除了采取硬件補(bǔ)償電路外,對(duì)于軟件補(bǔ)償算法的研究受到更多的重視。由于受數(shù)據(jù)總線寬度和工作頻率的影響,軟件算法補(bǔ)償?shù)难芯扛嗍窃谟?jì)算機(jī)上仿真實(shí)現(xiàn)的,而現(xiàn)場的測量系統(tǒng)往往建立在單片微處理器的基礎(chǔ)上。微電子技術(shù)的迅速發(fā)展,使得集成電路設(shè)計(jì)和工藝技術(shù)水平得到很大的提高,片上系統(tǒng)(system on a programma-ble chip,
          • 關(guān)鍵字: SoPC  傳感器  測量  FPGA  非線性軟件校正  

          WIMAX系統(tǒng)中PCI接口的設(shè)計(jì)與實(shí)現(xiàn)

          •   WIMAX是基于IEEE 802.16標(biāo)準(zhǔn)的寬帶無線接入城域網(wǎng)技術(shù),根據(jù)IEEE 802. 16標(biāo)準(zhǔn),用Verilog HDL設(shè)計(jì)了PCI接口電路。   并在FPGA上實(shí)現(xiàn)了PCI接口的功能,重點(diǎn)描述了狀態(tài)機(jī)控制模塊的設(shè)計(jì)和仿真結(jié)果,使用EDA技術(shù)提高了開發(fā)速度,滿足了系統(tǒng)的要求。   1.   引言   隨著計(jì)算機(jī)控制技術(shù)在各個(gè)領(lǐng)域的深入應(yīng)用,為計(jì)算機(jī)與被控設(shè)備之間提供方便、實(shí)用通信方法的PCI(Peripheral Component Interconnection)總線
          • 關(guān)鍵字: WiMAX  PCI  FPGA  SOC  

          SiliconBlue針對(duì)超低功耗手持裝置提供創(chuàng)新的FPGA技術(shù)

          •   SiliconBlue?今日發(fā)表創(chuàng)新的超低功耗單芯片F(xiàn)PGA器件,此產(chǎn)品為電池供電的消費(fèi)性電子應(yīng)用建立了業(yè)界新標(biāo)準(zhǔn),無論是在價(jià)格、功耗、體積以及與ASIC同級(jí)的邏輯能力,都締造了前所未有的成果。此全新的單芯片 iCE? FPGA系列采用臺(tái)積電的65納米LP(Low Power, 低功率)標(biāo)準(zhǔn)CMOS工藝,整合了該公司的NVCM(Non-Volatile Configuration Memory, 非易失性配置存儲(chǔ)器) 專利技術(shù),能減少額外使用閃存PROM(可編程只讀存儲(chǔ)器)的成
          • 關(guān)鍵字: FPGA  SiliconBlue  低功耗  CMOS  PLD  
          共9854條 557/657 |‹ « 555 556 557 558 559 560 561 562 563 564 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();