<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          賽靈思面向最新VIRTEX-5 LXT平臺

          • 最新的8.2i升級了ISE,PlanAhead和Chipscope Pro設(shè)計軟件加速設(shè)計收斂并為Virtex-5 LXT FPGA提供增強(qiáng)的生產(chǎn)力。  賽靈思公司今天宣布面向最新Virtex™-5 LXT FPGA平臺推出完整的邏輯設(shè)計解決方案,包含升級版集成軟件環(huán)境(ISE™)設(shè)計工具。Virtex™-5 LXT FPGA平臺是業(yè)內(nèi)第一款提供硬代碼PCI Express®
          • 關(guān)鍵字: FPGA  邏輯設(shè)計  賽靈思  

          JTAG口及其對F1aSh的在線編程

          • 本文介紹一種通過JTAG對Flash進(jìn)行的在線編程方法。
          • 關(guān)鍵字: CPLD    Flash    DSP  

          DSP在實時信號模擬器中的應(yīng)用

          • 前言 在通信、雷達(dá)等數(shù)字信號處理系統(tǒng)的設(shè)計中,信號模擬器發(fā)揮著至關(guān)重要的作用。模擬器用來模擬實際工作過程中信號處理系統(tǒng)的各種輸入信號,從而方便了系統(tǒng)調(diào)試??梢岳矛F(xiàn)有儀器模擬這些信號,也可以設(shè)計專門的模擬器。這兩種方法各有特點:儀器模擬省去了模擬器的設(shè)計和調(diào)試過程,比較方便;但有時現(xiàn)有儀器并不能完全滿足系統(tǒng)測試的要求,另外有些儀器的價格相當(dāng)昂貴(專用的信道仿真設(shè)備一般在24000到500000美元之間[1])。因此,在信號模擬的方法上應(yīng)視實際情況而定:對于ADC這樣輸入信號比較簡單的的系統(tǒng),可以利用任
          • 關(guān)鍵字: DSP  單片機(jī)  模擬器  嵌入式系統(tǒng)  

          基于DSP的鐵路客車輔助電源系統(tǒng)

          • 簡要地介紹了輔助電源系統(tǒng)的組成以及DC/DC模塊和DC/AC模塊主電路的結(jié)構(gòu)和工作原理,詳細(xì)介紹了系統(tǒng)的控制思想并介紹了軟件編程的流程圖。結(jié)合在運用中遇到的實際問題,介紹了改進(jìn)的方法和效果。
          • 關(guān)鍵字: 電源  系統(tǒng)  輔助  客車  DSP  鐵路  基于  

          基于FPGA的IJF數(shù)字基帶編碼的實現(xiàn)

          • 1 引言 20世紀(jì)80年代初,加拿大渥太華大學(xué)的費赫教授(K.Feher)領(lǐng)導(dǎo)的科研小組發(fā)明了IJF-OQPSK調(diào)制技術(shù)。IJF-OQPSK中文名稱叫做無碼間干擾和抖動-交錯正交相移鍵控。他是現(xiàn)代數(shù)字恒包絡(luò)調(diào)制技術(shù)中新型的調(diào)制技術(shù)之一。 進(jìn)行這種調(diào)制時,首先要對數(shù)字基帶信號進(jìn)行IJF編碼,將其變換成一種無碼間干擾和抖動、頻譜主瓣窄、具有快速滾降的基帶波形,然后再用OQPSK調(diào)制。這樣,調(diào)制后的基帶信號就具有了以下特點:以調(diào)波的相位平滑連續(xù),而且每個號碼內(nèi)的相位變化不會超過π/2,以調(diào)波的包絡(luò)近于恒
          • 關(guān)鍵字: FPGA  IJF  單片機(jī)  調(diào)制技術(shù)  嵌入式系統(tǒng)  

          解決硬盤驅(qū)動器能耗難題

          • 今天,大多數(shù)開發(fā)便攜式媒體播放器、PDA、智能電話和基于IP協(xié)議的語音電話等高檔電池供電消費類產(chǎn)品的設(shè)計人員都在使用某種或其他類型的FPGA(現(xiàn)場可編程門陣列)。比較先進(jìn)的FPGA器件還集成了一個與外部邏輯連接在一起的嵌入式RAM,因此可以用來增加更先進(jìn)的功能。這種FPGA的一種典型應(yīng)用包括充當(dāng)系統(tǒng)處理器及其HDD(硬盤驅(qū)動器)之間的橋接器件,利用RAM作為一個FIFO(先進(jìn)先出存儲器)將處理器存儲器與硬盤驅(qū)動器加以區(qū)分,進(jìn)而有利于更快的數(shù)據(jù)傳輸。這種方法有一種顯著的節(jié)能優(yōu)勢:當(dāng)硬盤驅(qū)動器運行時,它需要汲
          • 關(guān)鍵字: 0610_A  FPGA  PolarPro  消費電子  硬盤驅(qū)動  雜志_技術(shù)長廊  存儲器  消費電子  

          TMS320F28x上RTOS移植關(guān)鍵技術(shù)研究

          • TMS320F28x(簡稱“F28x”)數(shù)字信號處理器是TI公司推出的32位定點DSP控制器,其頻率高達(dá)150 MHz,大大提高了控制系統(tǒng)的精度和芯片的處理能力。在F28x系列DSP上移植實時操作系統(tǒng),需要對編譯器、系統(tǒng)啟動過程、中斷處理過程以及整體代碼執(zhí)行流程有一個全面的深入理解。對系統(tǒng)的整個運行過程有清晰的概念是移植實時操作系統(tǒng)的前提條件。本文將對從DSP上電復(fù)位到其系統(tǒng)功能實現(xiàn)的整個運行過程進(jìn)行深入介紹,并在此基礎(chǔ)上進(jìn)一步分析在F28x系列DSP上移植實時操作系統(tǒng)一般原理,詳細(xì)說明μC/OSⅡ的移植
          • 關(guān)鍵字: DSP  TMS320F28x  單片機(jī)  嵌入式系統(tǒng)  實時操作系統(tǒng)  

          東芝與聯(lián)華制造的Xilinx 65納米Virtex-5 FPGA元件

          • 兩款由日本東芝與臺灣聯(lián)華電子制造的Xilinx 65納米Virtex-5 FPGA元件 由Chipworks 率先披露元件的內(nèi)部結(jié)構(gòu) 分析報告現(xiàn)已接受客戶訂購 Chipworks 公司宣布,已分析Xilinx公司采用65納米制程的XC5VLX50Virtex-5 FPGA兩個元件樣本。其中一款元件由數(shù)位消費市場65納米技術(shù)的領(lǐng)導(dǎo)廠商日本東芝公司制造;而另一款元件則由另一業(yè)界先鋒臺灣聯(lián)華電子制造,亦是Xilinx過去10多年來的主要晶圓代工伙伴。Chipwo
          • 關(guān)鍵字: 65納米  FPGA  Virtex-5  Xilinx  單片機(jī)  東芝  聯(lián)華  嵌入式系統(tǒng)  

          賽靈思XtremeDSP開發(fā)工具降低功耗

          • 賽靈思XtremeDSP開發(fā)工具降低功耗并擴(kuò)展Virtex-5 DSP應(yīng)用的性能 AccelDSP及System Generator for DSP 8.2版本工具支持65nm Virtex-5 LX及LXT FPGA 賽靈思公司宣布其8.2 版本的XtremeDSP™開發(fā)工具上市。這些工具包括System Generator for DSP及AccelDSP™,
          • 關(guān)鍵字: DSP  Virtex-5  XtremeDSP  單片機(jī)  開發(fā)工具  嵌入式系統(tǒng)  賽靈思  

          利用FPGA解決TMS320C54x與SDRAM的接口問題

          • 在DSP應(yīng)用系統(tǒng)中,需要大量外擴(kuò)存儲器的情況經(jīng)常遇到。例如,在數(shù)碼相機(jī)和攝像機(jī)中,為了將現(xiàn)場拍攝的諸多圖片或圖像暫存下來,需要將DSP處理后的數(shù)據(jù)轉(zhuǎn)移到外存中以備后用。從目前的存儲器市場看,SDRAM由于其性能價格比的優(yōu)勢,而被DSP開發(fā)者所青睞。DSP與SDRAM直接接口是不可能的。 FPGA(現(xiàn)場可編程門陣列)由于其具有使用靈活、執(zhí)行速度快、開發(fā)工具豐富的特點而越來越多地出現(xiàn)在現(xiàn)場電路設(shè)計中。本文用FPGA作為接口芯片,提供控制信號和定時信號,來實現(xiàn)DSP到SDRAM的數(shù)據(jù)存取。 1 SDRA
          • 關(guān)鍵字: DSP  FPGA  SDRAM  單片機(jī)  嵌入式系統(tǒng)  存儲器  

          基于DSP和FPGA的高精度數(shù)據(jù)采集卡設(shè)計

          • 引言 當(dāng)前,許多領(lǐng)域越來越多地要求具有高精度A/D轉(zhuǎn)換和實時處理功能。同時,市場對支持更復(fù)雜的顯示和通信接口的要求也在提高,如環(huán)境監(jiān)測、電表、醫(yī)療設(shè)備、便攜式數(shù)據(jù)采集以及工業(yè)傳感器和工業(yè)控制等。傳統(tǒng)設(shè)計方法是應(yīng)用MCU或DSP通過軟件控制數(shù)據(jù)采集的A/D轉(zhuǎn)換,這樣必將頻繁中斷系統(tǒng)的運行,從而減弱系統(tǒng)的數(shù)據(jù)運算能力,數(shù)據(jù)采集的速度也將受到限制。本文采用DSP+FPGA的方案,由硬件控制A/D轉(zhuǎn)換和數(shù)據(jù)存儲,最大限度地提高系統(tǒng)的信號采集和處理能力。 系統(tǒng)結(jié)構(gòu) 整個采集卡包括信號調(diào)理、數(shù)據(jù)采集、數(shù)據(jù)
          • 關(guān)鍵字: ADC  DSP  FPGA  單片機(jī)  嵌入式系統(tǒng)  數(shù)據(jù)采集  

          2006年11月8日,Xilinx和Altera發(fā)布65nm工藝的FPGA

          •   Xilinx在5月16日發(fā)布了Virtex-5系列FPGA,可以提供330 000個邏輯單元和1200個用戶I/O,邏輯性能比上一代Virtex-4平均提高30%。   Altera公司在11月8日正式發(fā)布65nm工藝的Stratix III系列FPGA。與Stratix II相比,Stratix III的功耗降低了50%,性能提高了25%,密度是其兩倍。在解決低功耗問題上,Stratix III FPGA采用了可編程功耗技術(shù)和可選內(nèi)核電壓技術(shù)。但目前只有Xilinx可以提供樣片,Altera將在2
          • 關(guān)鍵字: Xilinx  FPGA  Virtex  

          Silicon Logic Engineering 新增高端FPGA 設(shè)計服務(wù)

          •  SLE的服務(wù),可協(xié)助客戶降低前期費用,縮短設(shè)計和開發(fā)時間 致力于 “一次成功” 多元ASIC及ASIC系統(tǒng)設(shè)計的高端ASIC設(shè)計公司 Silicon Logic Engineering Inc. (SLE),在其提供的服務(wù)中新增高端FPGA設(shè)計服務(wù)。Silicon Logic Engineering是系統(tǒng)互連領(lǐng)域的領(lǐng)導(dǎo)廠商Tundra半導(dǎo)體公司(TSX代碼:TUN)旗下的設(shè)計服務(wù)分公司。 技術(shù)產(chǎn)品公司可運
          • 關(guān)鍵字: Engineering  FPGA  Logic  Silicon  單片機(jī)  高端FPGA  嵌入式系統(tǒng)  設(shè)計服務(wù)  消費電子  消費電子  

          CEVA推出高性能QUAD-MAC DSP

          基于CORDIC算法的32位浮點三角超越函數(shù)之正余弦函數(shù)的FPGA實現(xiàn)

          • 摘要: 本文在傳統(tǒng)CORDIC算法的基礎(chǔ)之上,通過增加迭代次數(shù),對參數(shù)進(jìn)行了優(yōu)化篩選,提高了運算精度,使設(shè)計出的軟核能夠在精度要求較高的場合中運行,如實時語音、圖像信號處理、濾波技術(shù)等。輸出數(shù)據(jù)經(jīng)過IEEE-754標(biāo)準(zhǔn)化處理,能夠直接兼容大多數(shù)處理器,擴(kuò)展了其應(yīng)用范圍。最終在Altera公司NiosⅡ處理器中通過增加自定義指令的方式完成了硬件實現(xiàn)。關(guān)鍵詞: CORDIC;自定義指令;IEEE-754標(biāo)準(zhǔn)化處理 引言浮點超越函數(shù)的應(yīng)用領(lǐng)域十分廣泛,涉及航空航天、機(jī)器人技術(shù)、實時語音、圖
          • 關(guān)鍵字: 0610_A  CORDIC  FPGA  IEEE-754標(biāo)準(zhǔn)化處理  消費電子  雜志_技術(shù)長廊  自定義指令  消費電子  
          共9877條 629/659 |‹ « 627 628 629 630 631 632 633 634 635 636 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();