- 基于CAN總線的DSP芯片程序的受控加載實現(xiàn),該技術(shù)使對DSP芯片程序的加載可以脫離仿真器而直接受控于列車的主控機#65377;該技術(shù)可靠性高#65380;使用靈活方便,具有很強的實用性#65377;磁懸浮列車上有很多基于DSP芯片的模塊和系統(tǒng)#65377;目前, DSP芯片程序的
- 關(guān)鍵字:
受控 加載 實現(xiàn) 程序 芯片 CAN 總線 DSP 基于
- 1 引言隨著信息技術(shù)革命的深入和計算機技術(shù)的飛速發(fā)展,低速、低可靠性的單片機以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數(shù)字信號處理技術(shù)逐漸地發(fā)展
- 關(guān)鍵字:
FPGA DSP 雷達模擬 系統(tǒng)
- 引言利用圖像傳感器感知前方道路交通環(huán)境與障礙物位置,實現(xiàn)安全車距測量,對處于碰撞危險的汽車及時報警有利于減少交通事故,提高道路交通安全。由于理論計算的安全車距首先要以保障安全為前提,經(jīng)常與駕駛員在行駛
- 關(guān)鍵字:
ARM9 DSP 汽車 碰撞預(yù)警
- 飛思卡爾在其QorIQ Qonverge產(chǎn)品線上增加了宏蜂窩片上系統(tǒng)解決方案,推出了業(yè)界首個基于通用架構(gòu)的片上基站組合。飛思卡爾新的 QorIQ Qonverge B4420 基帶處理器可提供較高的吞吐量,允許最多 250 位用戶同時進行多模操作,且支持LTE、LTE高級和WCDMA(HSPA+)標準。
- 關(guān)鍵字:
飛思卡爾 B4420 宏蜂窩 DSP 201210
- Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。
- 關(guān)鍵字:
Altera FPGA DSP
- 基于DSP的有源降噪系統(tǒng)分析與研究,在科技迅猛發(fā)展的今天,人們在享受現(xiàn)代科技給人類帶來的種種便利之時,也面臨著日益嚴重的污染問題,在這些污染中,噪聲是直接危害人們身心健康的污染源之一。在工業(yè)生產(chǎn)、公共交通、宇航、通訊等人類生活的各方面均
- 關(guān)鍵字:
分析 研究 系統(tǒng) 降噪 DSP 有源 基于
- 基于DSP的程序加密保護體制設(shè)計,目前,DSP以其卓越的性能、獨有的特點,已經(jīng)成為通信、計算機、消費類電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件。同時,隨著對知識產(chǎn)權(quán)的重視,在利用DSP進行產(chǎn)品設(shè)計時,如何保護自己的成果,防止破譯者竊取,也成為設(shè)計者工作在一
- 關(guān)鍵字:
體制 設(shè)計 保護 加密 DSP 程序 基于
- DSP在無刷直流電機控制中的應(yīng)用簡介,1 概述本文采用TI公司推出的240XDSP作為無刷直流電機全數(shù)字控制核心,組成的伺服系統(tǒng)只需要很少的系統(tǒng)元件。TMS320F240X是美國TI公司推出的高性能16位數(shù)字信號處理器(DSP),是專門為電機的數(shù)字化控制而設(shè)計的。這種D
- 關(guān)鍵字:
應(yīng)用 簡介 控制 電機 直流 DSP BLDC
- 基于DSP的FPGA衛(wèi)星測控多波束系統(tǒng)設(shè)計,一、引言衛(wèi)星測控多波束系統(tǒng)主要針對衛(wèi)星信號實施測控,它包括兩個方面:信號波達方向(DOA)的估計和數(shù)字波束合成。波達方向的估計是對空間信號的方向分布進行超分辨估計,提取空間源信號的參數(shù)如方位角、仰角等。數(shù)字
- 關(guān)鍵字:
系統(tǒng) 設(shè)計 衛(wèi)星 FPGA DSP 基于
- 現(xiàn)代通信系統(tǒng)與DSP實驗平臺簡介,1 引言近些年來,通信電子技術(shù)和計算機技術(shù)發(fā)展較快,不斷推陳出新,尤其是無線電通信技術(shù)在近幾年得到了迅猛發(fā)展。針對日新月異的新技術(shù),大中專院校通信類專業(yè)的理論課程及教學(xué)方式也需不斷更新,才能跟上時代發(fā)展
- 關(guān)鍵字:
平臺 簡介 實驗 DSP 通信 系統(tǒng) 現(xiàn)代
- DSP處理器與FLASH存儲器的接口技術(shù),DSP是針對實時數(shù)字信號處理而設(shè)計的數(shù)字信號處理器,由于它具有計算速度快、體積小、功耗低的突出優(yōu)點,非常適合應(yīng)用于嵌入式實時系統(tǒng)。FLASH存儲器是新型的可電擦除的非易失性只讀存儲器,屬于EEPROM器件,與其它的
- 關(guān)鍵字:
接口 技術(shù) 存儲器 FLASH 處理器 DSP
- 基于嵌入式DSP的視頻編解碼分析,通用視頻標準和編解碼器聯(lián)合視頻組(Joint Video Team, JVT)由 ITU的視頻編碼專家組(Video Coding Experts Group, VCEG)和ISO/IEC運動圖像專家組(Moving Picture Experts Group, MPEG)組成。VCEG開發(fā)自愿性標準,用于
- 關(guān)鍵字:
解碼 分析 視頻 DSP 嵌入式 基于
- 選用合適DSP元件進行低功率設(shè)計的方法與技巧,許多嵌入式處理器都宣稱它們的功耗最低。但是事實上沒有一顆元件能在所有的應(yīng)用中保持最低功耗,因為低功耗的定義與應(yīng)用環(huán)境習(xí)習(xí)相關(guān),適合某種應(yīng)用的晶片設(shè)計很可能會給另一種應(yīng)用帶來難題??蓴y式應(yīng)用多半是根據(jù)電
- 關(guān)鍵字:
設(shè)計 方法 技巧 功率 進行 合適 DSP 元件 選用
- 在分析某型飛機MILSTD1553B數(shù)據(jù)總線系統(tǒng)構(gòu)成的基礎(chǔ)上,結(jié)合其通信協(xié)議與其消息傳輸格式,建立了某型飛機總線系統(tǒng)通訊層次結(jié)構(gòu),并運用FPGA和DSP技術(shù)設(shè)計了此型飛機總線系統(tǒng)通訊軟件。目前,隨著工藝和技術(shù)的進步,集
- 關(guān)鍵字:
FPGA DSP 飛機 總線系統(tǒng)
- 電腦系統(tǒng)有問題了怎么辦呢?查資料說裝系統(tǒng)時要設(shè)置開機啟動項什么的,可是英文看不懂怎么辦呢?對于不同的主機可能有不同的BIOS,但是設(shè)置原理基本相同,如果你一點英文基礎(chǔ)都沒有,或者一看到一堆密密麻麻的英文就
- 關(guān)鍵字:
bios 開機 啟動項
dsp/bios介紹
您好,目前還沒有人創(chuàng)建詞條dsp/bios!
歡迎您創(chuàng)建該詞條,闡述對dsp/bios的理解,并與今后在此搜索dsp/bios的朋友們分享。
創(chuàng)建詞條