dsp-mode 文章 進(jìn)入dsp-mode技術(shù)社區(qū)
透過DSP系統(tǒng)模型建立和設(shè)定實(shí)現(xiàn)最佳模擬
- 嵌入式軟件發(fā)展需要對(duì)目標(biāo)架構(gòu)及其使用有著廣泛而透徹的認(rèn)識(shí)和瞭解。把嵌入式系統(tǒng)從概念轉(zhuǎn)化成能夠有效地在硬件環(huán)境中部署的高效能解決方案,需要若干個(gè)步驟。整個(gè)過程包括:分析、架構(gòu)搭建、評(píng)估、硬件支援、設(shè)計(jì)、編碼、除錯(cuò)、整合、驗(yàn)證和確認(rèn),過程中準(zhǔn)確度極為重要。硬件資源的使用效率低,或者是軟件沒有針對(duì)那些硬件資源進(jìn)行最佳化,都可能對(duì)性能帶來嚴(yán)重的影響。 CEVA-X系列采用的創(chuàng)新架構(gòu),充分利用可能的設(shè)計(jì)變數(shù)來控制整體性能。CEVA-X1620是CEVA-X核心系列的第一款產(chǎn)品,具有先進(jìn)的平行架構(gòu)(Parallel
- 關(guān)鍵字: DSP 單片機(jī) 電源技術(shù) 模擬技術(shù) 嵌入式系統(tǒng) 最佳模擬
多DSP局部總線與VME總線的接口設(shè)計(jì)
- 本文基于雷達(dá)實(shí)時(shí)信號(hào)處理的需要,用FPGA實(shí)現(xiàn)了多DSP信號(hào)處理模板局部總線和基于標(biāo)準(zhǔn)VME總線的計(jì)算機(jī)進(jìn)行通信的接口設(shè)計(jì)。
- 關(guān)鍵字: DSP VME 總線 接口設(shè)計(jì)
賽靈思推出新型低成本SPARTAN-DSP系列
- 賽靈思公司日前宣布推出首個(gè)低成本 Spartan™-DSP 系列產(chǎn)品以及相應(yīng)的開發(fā)板和增強(qiáng)設(shè)計(jì)軟件,極大地?cái)U(kuò)展了其XtremeDSP™解決方案的產(chǎn)品線,并且在價(jià)格、性能和功耗三合一組合方面為數(shù)字信號(hào)處理樹立了新的標(biāo)桿。Spartan-DSP以業(yè)界最低的成本價(jià)格提供了高達(dá)20GMACS(每秒十億次乘法累計(jì))的DSP功能,而價(jià)格不到30美元。與同類的其它高性能可配置DSP器件相比,該系列產(chǎn)品的動(dòng)態(tài)功耗降低多達(dá)50%。 新推出Spartan-DSP系列之后,XtremeDSP產(chǎn)
- 關(guān)鍵字: SPARTAN-DSP 單片機(jī) 嵌入式系統(tǒng) 賽靈思
基于DSP實(shí)現(xiàn)的無差拍控制逆變器
- 隨著計(jì)算機(jī)以及各種精密自動(dòng)化設(shè)備、電子設(shè)備被廣泛應(yīng)用于通信、工業(yè)自動(dòng)化控制、辦公自動(dòng)化等領(lǐng)域, 逆變器作為 UPS的重要組成部分,近年來得到了迅速展。對(duì)逆變器的控制成為研究重點(diǎn),即要求其輸出波形穩(wěn)態(tài)精度高、總諧波畸變率低和動(dòng)態(tài)響應(yīng)快。目前,瞬時(shí) PID控制、重復(fù)控制等技術(shù)都在應(yīng)用中占有重要地位。但這兩種技術(shù)都有難以克服的缺點(diǎn),如瞬時(shí)PID控制難以實(shí)現(xiàn)數(shù)字化;重復(fù)控制的動(dòng)態(tài)響應(yīng)慢。美國著名控制理論專家卡爾曼于60年代初提出了數(shù)字控制的無差拍控制思想。隨著電力電子技術(shù)的發(fā)展,80年代中期,無差拍控制被應(yīng)用于逆
- 關(guān)鍵字: DSP 單片機(jī) 工業(yè)控制 逆變器 嵌入式系統(tǒng) 工業(yè)控制
基于DSP和CPLD的低功耗多路數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)
- 引言 隨著電子技術(shù)的應(yīng)用和發(fā)展,數(shù)字信號(hào)處理內(nèi)容日益復(fù)雜,同時(shí),很多情況下要求整個(gè)系統(tǒng)具有低功耗的特點(diǎn)。為滿足這種要求,DSP芯片設(shè)計(jì)技術(shù)也在向低功耗、高性能的方向發(fā)展。從處理速度來看,TMS320VC5502的運(yùn)算能力已經(jīng)達(dá)到了600MMACS,即每秒鐘可以完成6億次乘加運(yùn)算。從功耗來看,TMS320VC5502內(nèi)核電壓只有1.26V,整個(gè)芯片的功耗也大大降低了。本文介紹了基于TMS320VC5502和CPLD XC95144的低功耗多路數(shù)據(jù)處理系統(tǒng)。 模擬信號(hào)的輸入經(jīng)過50Hz陷波電路(濾除工頻
- 關(guān)鍵字: CPLD DSP 單片機(jī) 多路數(shù)據(jù)處理 嵌入式系統(tǒng)
Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP
- 2007年4月10號(hào),北京——澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號(hào)處理(DSP)優(yōu)勢(shì),將采用了8塊電路板和64片DSP的設(shè)計(jì)精簡(jiǎn)為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價(jià)比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項(xiàng)目成為我見過的進(jìn)展最為順利的項(xiàng)目。我們完成開發(fā)所花費(fèi)的時(shí)間僅是DSP
- 關(guān)鍵字: Altera DSP FPGA 單片機(jī) 嵌入式系統(tǒng)
Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP
- 澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號(hào)處理(DSP)優(yōu)勢(shì),將采用了8塊電路板和64片DSP的設(shè)計(jì)精簡(jiǎn)為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價(jià)比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項(xiàng)目成為我見過的進(jìn)展最為順利的項(xiàng)目。我們完成開發(fā)所花費(fèi)的時(shí)間僅是DSP器件體系結(jié)構(gòu)設(shè)計(jì)的三分
- 關(guān)鍵字: Altera DSP Fairlight FPGA 單片機(jī) 嵌入式系統(tǒng)
基于DSP的PCI總線數(shù)據(jù)采集系統(tǒng)的研究
- 1 引言 隨著數(shù)字信號(hào)處理器性能的不斷提高及其成本與售價(jià)的大幅下降,數(shù)字信號(hào)處理應(yīng)用領(lǐng)域飛速擴(kuò)展,信號(hào)處理進(jìn)入了一個(gè)新的發(fā)展時(shí)期。同時(shí)隨著計(jì)算機(jī)技術(shù)以及互聯(lián)網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,越來越多的數(shù)據(jù)需要經(jīng)過計(jì)算機(jī)來進(jìn)行處理、存儲(chǔ)、傳輸籌操作。計(jì)算機(jī)的應(yīng)用已經(jīng)遍及我們生活的每一個(gè)角落。由于計(jì)算機(jī)本身的特點(diǎn),通用計(jì)算機(jī)通常僅負(fù)責(zé)沒有實(shí)時(shí)性要求的工作,而不適于進(jìn)行實(shí)時(shí)性要求很高的數(shù)字信號(hào)處理。將計(jì)算機(jī)和 DSP有機(jī)地結(jié)合起來,充分利用各自的優(yōu)點(diǎn),它們將會(huì)相得益彰,滿足現(xiàn)實(shí)應(yīng)用中對(duì)數(shù)據(jù)實(shí)時(shí)處理能力、數(shù)據(jù)傳輸能力以及數(shù)
- 關(guān)鍵字: DSP PCI 單片機(jī) 嵌入式系統(tǒng) 數(shù)據(jù)采集
ADI DSP FAQ
- 1.什么是ADI DSP,有什么特點(diǎn),有些什么型號(hào)? ADI DSP是美國模擬器件公司推出的dsp的統(tǒng)稱,相對(duì)與ti公司的dsp系列,具有內(nèi)部mem較大,多片協(xié)同工作能力強(qiáng)等優(yōu)點(diǎn),具體可查閱ADI公司主頁http://www.analog.com 主要有以下幾個(gè)系列的DSP: a)21xx系列:16位定點(diǎn)dsp,主要以218x系列為代表,性能優(yōu)異,內(nèi)部REM大,外圍接口多,適合作為控制類芯片使用,另有219x系列性能更高
- 關(guān)鍵字: ADI DSP
2007年TI DSP技術(shù)開發(fā)講座(TI&SEED)
- 2007年TI DSP技術(shù)開發(fā)講座(TI&SEED) [講座簡(jiǎn)介] 為滿足廣大客戶的需求,不斷普及與推廣DSP最新技術(shù),更好地解決客戶在DSP設(shè)計(jì)、開發(fā)中碰到的問題,北京合眾達(dá)電子技術(shù)有限公司與美國德州儀器(TI)公司聯(lián)合將于2007年5月份在成都、南昌、杭州、桂林、石家莊5個(gè)城市舉辦大型巡回免費(fèi)DSP設(shè)計(jì)與開發(fā)技術(shù)講座,歡迎廣大愛好者積極報(bào)名參加。 合眾達(dá)電子(SEED)作為美國德州儀器(TI)在國內(nèi)唯一一家同時(shí)具有Third Party和product
- 關(guān)鍵字: DSP TI 單片機(jī) 嵌入式系統(tǒng)
賽靈思為DSP優(yōu)化65nm FPGA
- 賽靈思公司(Xilinx, Inc.)宣布開始向市場(chǎng)交付針對(duì)高性能數(shù)字信號(hào)處理(DSP)而優(yōu)化的65nm Virtex-5 SXT現(xiàn)場(chǎng)可編程門陣列(FPGA)器件的首批產(chǎn)品。SXT平臺(tái)的DSP在550MHz下性能達(dá)352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。Virtex-5 SXT平臺(tái)為無線WIMAX以及監(jiān)控和廣播等高分辨率視頻等領(lǐng)域中的高性能數(shù)字信號(hào)處理應(yīng)用提供了最高的DSP模塊和邏輯資源比。增強(qiáng)的DSP邏輯片(DSP48E)包括一個(gè)25 x 18位乘法器、一個(gè)48位第二級(jí)累加和算
- 關(guān)鍵字: 0703_A 65nm DSP FPGA 單片機(jī) 嵌入式系統(tǒng) 雜志_業(yè)界風(fēng)云
dsp-mode介紹
您好,目前還沒有人創(chuàng)建詞條dsp-mode!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp-mode的理解,并與今后在此搜索dsp-mode的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp-mode的理解,并與今后在此搜索dsp-mode的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473