<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fft-arm9200

          基于TMS32OLF24O7的FFT算法的實(shí)現(xiàn)及應(yīng)用

          • 傅立葉變換是一種將信號(hào)從時(shí)域轉(zhuǎn)變?yōu)轭l域表示的變換形式,它是數(shù)字信號(hào)處理中對(duì)信號(hào)進(jìn)行分析時(shí)經(jīng)常采用的一種...
          • 關(guān)鍵字: TMS32OLF24O7  FFT  

          基于VxWorks平臺(tái)的快速交流信號(hào)采樣及計(jì)算

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 繼電保護(hù)  VxWorks  FFT  

          基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器設(shè)計(jì)與實(shí)現(xiàn)

          • 0引言快速傅里葉變換(FFT)在雷達(dá)、通信和電子對(duì)抗等領(lǐng)域有廣泛應(yīng)用。近年來現(xiàn)場可編程門陣列(FPGA)...
          • 關(guān)鍵字: FPGA  移位寄存器  FFT  

          基于FPGA的FFT算法硬件實(shí)現(xiàn)

          • 設(shè)計(jì)了一種基于FPGA的1024點(diǎn)16位FFT算法,采用了基4蝶形算法和流水線處理方式,提高了系統(tǒng)的處理速度,改善了系統(tǒng)的性能。提出了先進(jìn)行前一級(jí)4點(diǎn)蝶形運(yùn)算,再進(jìn)行本級(jí)與旋轉(zhuǎn)因子復(fù)乘運(yùn)算的結(jié)構(gòu)。合理地利用了硬件資源。對(duì)系統(tǒng)劃分的各個(gè)模塊使用Verilog HDL進(jìn)行編碼設(shè)計(jì)。對(duì)整個(gè)系統(tǒng)整合后的代碼進(jìn)行功能驗(yàn)證之后,采用QuartusⅡ與Matlab進(jìn)行聯(lián)合仿真,其結(jié)果是一致的。該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,在數(shù)字信號(hào)處理領(lǐng)域有廣泛應(yīng)用。
          • 關(guān)鍵字: FPGA  FFT  算法  硬件實(shí)現(xiàn)    

          ADC輸出轉(zhuǎn)換采樣生成FFT圖詳解

          • 可以通過周期性地收集大量的 ADC 輸出轉(zhuǎn)換采樣來生成 FFT圖。一般而言,ADC 廠商們將一種單音、滿量程模擬輸入信號(hào)用于其產(chǎn)品說明書的典型性能曲線。您從這些轉(zhuǎn)換獲得數(shù)據(jù),然后繪制出一幅與圖 1 相似的圖。該圖的頻
          • 關(guān)鍵字: FFT  詳解  生成  采樣  輸出  轉(zhuǎn)換  ADC  

          基于Nios的FFT算法軟硬件協(xié)同設(shè)計(jì)

          • 摘要:在深入研究Nios自定制指令的軟硬件接口的基礎(chǔ)上,利用 Matlab/DSP Builder建立快速傅里葉變換FFT核心運(yùn)算指令基本模型,然后用Altera公司提供的Singacompiler工具對(duì)其進(jìn)行編譯,產(chǎn)生 QuartusⅡ能夠識(shí)別的VHDL
          • 關(guān)鍵字: Nios  FFT  算法  軟硬件    

          基于DSP的FFT算法在無功補(bǔ)償控制器上的應(yīng)用

          • 介紹基于交流同步采樣和傅里葉算法的三相功率計(jì)算方法,采用TI公司的32位定點(diǎn)DSP TMS320F2812為控制器的CPU,根據(jù)非正弦周期信號(hào)的無功功率理論,固定采樣點(diǎn)數(shù),適時(shí)測量工頻周期,自適應(yīng)調(diào)整采樣問隔,解決了同步采樣問題。采用快速傅里葉算法,實(shí)現(xiàn)了對(duì)無功功率和有功功率的準(zhǔn)確測量,準(zhǔn)確跟蹤系統(tǒng)無功變化,使系統(tǒng)無功功率動(dòng)態(tài)實(shí)時(shí)補(bǔ)償。
          • 關(guān)鍵字: 補(bǔ)償  控制器  應(yīng)用  無功  算法  DSP  FFT  基于  功率模塊  

          FFT在低功率微程序控制器中的應(yīng)用

          • 低功率微處理器的儲(chǔ)存空間比較小,如何用其實(shí)現(xiàn)FFT變換一直是一個(gè)比較重要且很難實(shí)現(xiàn)的問題。詳細(xì)介紹了實(shí)現(xiàn)FFT的具體算法包括低功率微處理器的固有缺點(diǎn),采集樣本需要注意的問題及其程序?qū)崿F(xiàn),加窗程序以及在實(shí)現(xiàn)過程中應(yīng)注意的問題。在低功率微處理器中實(shí)現(xiàn)了FFT變換,結(jié)果表明所設(shè)計(jì)的方法在低功率微處理器中具有良好的性能。
          • 關(guān)鍵字: 應(yīng)用  控制器  程序  功率  FFT  收發(fā)器  

          基于LabVIEW和DSP技術(shù)的FFT頻譜分析儀

          • 1虛擬儀器概念和特點(diǎn)虛擬儀器是虛擬技術(shù)在儀器儀表領(lǐng)域中的一個(gè)重要應(yīng)用。它是日益發(fā)展的計(jì)算...
          • 關(guān)鍵字: 頻譜分析儀  LabVIEW  DSP  FFT  

          基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器

          • 0引言快速傅里葉變換(FFT)在雷達(dá)、通信和電子對(duì)抗等領(lǐng)域有廣泛應(yīng)用。近年來現(xiàn)場可編程門陣列(FPG...
          • 關(guān)鍵字: FPGA  FFT  移位寄存器  

          基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器設(shè)計(jì)與實(shí)

          • 設(shè)計(jì)實(shí)現(xiàn)了基于FPGA的256點(diǎn)定點(diǎn)FFT處理器。處理器以基-2算法為基礎(chǔ),通過采用高效的兩路輸入移位寄存器流水線結(jié)構(gòu),有效提高了碟形運(yùn)算單元的運(yùn)算效率,減少了寄存器資源的使用,提高了最大工作頻率,增大了數(shù)據(jù)吞吐量,并且使得處理器具有良好的可擴(kuò)展性。詳細(xì)描述了具體設(shè)計(jì)的算法結(jié)構(gòu)和各個(gè)模塊的實(shí)現(xiàn)。設(shè)計(jì)采用Verilog HDL作為硬件描述語言,采用QuartusⅡ設(shè)計(jì)仿真工具進(jìn)行設(shè)計(jì)、綜合和仿真,仿真結(jié)果表明,處理器工作頻率為72 MHz,是一種高效的FFT處理器IP核。
          • 關(guān)鍵字: FPGA  FFT  移位寄存器  流水線結(jié)構(gòu)    

          理解FFT圖

          • 關(guān)鍵詞:模擬電路設(shè)計(jì)、轉(zhuǎn)換器、ADC、工業(yè)應(yīng)用、醫(yī)療電子、Op Amp、系統(tǒng)設(shè)計(jì)、工程教育、物理驗(yàn)證與分析、信號(hào)完整性、設(shè)計(jì)方法 您可以通過周期性地收集大量的 ADC 輸出轉(zhuǎn)換采樣來生成 FFT圖。一般而言,ADC 廠商
          • 關(guān)鍵字: FFT    

          基于FPGA實(shí)現(xiàn)的FFT插值正弦波頻率估計(jì)

          • 摘要:在分析雙線幅度法(Rife)、修正雙線幅度法(MRife)、傅里葉系數(shù)插值迭代3種算法的基礎(chǔ)上,結(jié)合FPGA的并行處理優(yōu)勢,將迭代變?yōu)椴⑿羞\(yùn)算,由此得出了一種快速頻率估計(jì)算法。并將新算法進(jìn)行FPGA設(shè)計(jì),給出了算法
          • 關(guān)鍵字: FPGA  FFT  插值  正弦波    

          嵌入式系統(tǒng)中FFT算法分析及設(shè)計(jì)方案

          • 嵌入式系統(tǒng)中FFT算法分析及設(shè)計(jì)方案,概述:目前國內(nèi)有關(guān)數(shù)字信號(hào)處理的教材在講解快速傅里葉變換(FFT)時(shí),都是以復(fù)數(shù)FFT為重點(diǎn),實(shí)數(shù)FFT算法都是一筆帶過,書中給出的具體實(shí)現(xiàn)程序多為BASIC或FORTRAN程序并且多數(shù)不能真正運(yùn)行。鑒于目前在許多嵌入式系
          • 關(guān)鍵字: 設(shè)計(jì)  方案  分析  算法  系統(tǒng)  FFT  嵌入式  

          基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案

          • 基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案,引 言
            快速傅里葉變換(FFT)作為計(jì)算和分析工具,在眾多學(xué)科領(lǐng)域(如信號(hào)處理、圖像處理、生物信息學(xué)、計(jì)算物理、應(yīng)用數(shù)學(xué)等)有著廣泛的應(yīng)用。在高速數(shù)字信號(hào)處理領(lǐng)域,如雷達(dá)信號(hào)處理,F(xiàn)FT的處理速度往往是整個(gè)系
          • 關(guān)鍵字: 算法  設(shè)計(jì)  方案  FFT  定點(diǎn)  FPGA  高速  基于  
          共101條 5/7 |‹ « 1 2 3 4 5 6 7 »
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();