flash fpga 文章 進入flash fpga技術(shù)社區(qū)
廠商聯(lián)合應對日益復雜的SDR設計
- 繼去年“2013年ADI設計峰會”第一次共同舉行新聞發(fā)布會以后,這是ADI公司與Xilinx第二次坐在一起面對媒體,此次共同發(fā)布的內(nèi)容是面向電子設計工程師推介高效的系統(tǒng)級SDR(軟件定義無線電)解決方案。 說實話,大家可能更關(guān)心這兩家巨頭公司為何會頻頻攜手合作呢? 應對SDR設計工程師面臨全新設計挑戰(zhàn) 從快速發(fā)展的通訊市場來看,電子設備開發(fā)工程師面臨著日益嚴峻的挑戰(zhàn)。 首先是市場挑戰(zhàn)。第一個是產(chǎn)品上市時間的壓力,誰首先占領這個市場,誰就占領了先機;第二個
- 關(guān)鍵字: ADI Xilinx FPGA 201406
物聯(lián)網(wǎng)時代本土芯片企業(yè)如何定位?
- 自從2000年18號文件”頒布以來,中國已經(jīng)擁有過超600余家的本土芯片設計企業(yè),就在大家還在為“CPU,F(xiàn)PGA,DSP,Memory”這四大通用半導體器件而努力時,忽然來到了“物聯(lián)網(wǎng)時代”,面對“低功耗、高性能、小型化、低成本”這4個并存的嚴苛條件,中國本土芯片企業(yè)該如何定位才能保證生存并發(fā)展,成了一個非常現(xiàn)實的課題。特別是當客戶需求開始向系統(tǒng)級方向發(fā)展時,中國本土芯片產(chǎn)品如何形成可以滿足需求的系統(tǒng)解決方案,這是一個大大的挑戰(zhàn)。
- 關(guān)鍵字: 物聯(lián)網(wǎng) MCU FPGA 201406
基于FPGA的多路相干DDS信號源設計
- 摘要:傳統(tǒng)的多路同步信號源常采用單片機搭載多片專用DDS芯片配合實現(xiàn)。該技術(shù)實現(xiàn)復雜,且在要求各路同步相干可控時難以實現(xiàn)。本文在介紹了DDS原理的基礎上,給出了用Verilog_HDL語言實現(xiàn)相干多路DDS的工作原理、設計思路、電路結(jié)構(gòu)。利用Modelsim仿真驗證了該設計的正確性,本設計具有調(diào)相方便,相位連續(xù),頻率穩(wěn)定度高等優(yōu)點。 關(guān)鍵詞:DDS;現(xiàn)場可編程門陣列(FPGA);相位累加器;Verilog_HDL 實現(xiàn)信號源的多路同步輸出且各路間擁有固定的相位關(guān)系,在雷達、通信等多領域有著重要的應用。
- 關(guān)鍵字: FPGA DDS
一種基于FPGA的數(shù)字核脈沖分析器設計
- 0 引言 多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測與和技術(shù)應用中常用的儀器。20世紀90年代國外就已經(jīng)推出了基于高速核脈沖波形采樣和數(shù)字濾波成型技術(shù)的新型多道能譜儀,使數(shù)字化成為脈沖能譜儀發(fā)展的重要方向。國內(nèi)譜儀技術(shù)多年來一直停留在模擬技術(shù)水平上,數(shù)字化能譜測量技術(shù)仍處于方法研究階段。為了滿足不斷增長的高性能能譜儀需求,迫切需要研制一種數(shù)字化γ能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質(zhì)的放射性的程度。 1 數(shù)字多道分析儀的優(yōu)勢 國內(nèi)很大一部分學者采用核譜儀模擬電路的方
- 關(guān)鍵字: FPGA AD9649
基于FPGA的高清低碼流H.264攝像機設計
- 摘要:本文提出了一種基于低成本FPGA的高清低碼流安防攝像機SoC實現(xiàn)方式,該設計已經(jīng)完全實現(xiàn),開創(chuàng)了高清低碼流安防攝像機SoC的先河。 1. 概述 目前高清H.264攝像機的核心SoC基本上都是ASIC,而FPGA作為近年來發(fā)展迅速的可編程器件,在高清H.264攝像機的SoC領域如何能有一席之地?這是我們的設計需要實現(xiàn)的目標。 2. 設計特點 與ASIC相比,F(xiàn)PGA的特點是功能強,設計靈活,隨時升級,工作成果可以積累,NRE低,但是芯片價格比ASIC貴,所以必須找到一個可以達到價格平衡的應用領
- 關(guān)鍵字: FPGA H.264
基于FPGA的巴特沃茲IIR數(shù)字帶通濾波器設計
- 1.引言 數(shù)字濾波器在通信、自動控制、雷達、軍事、航空航天、醫(yī)療、家用電器等眾多領域得到了廣泛的應用。其中IIR數(shù)字濾波器和FIR數(shù)字濾波器是目前人們使用較多的兩種。數(shù)字濾波器通常采用計算機軟件、專用數(shù)字濾波器、DSP器件或可編程邏輯器件(如FPGA) 實現(xiàn)。因為,用FPGA實現(xiàn)數(shù)字濾波器具有實時性強、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點,所以得到了較為廣泛的應用。本文以巴特沃思數(shù)字帶通濾波器為例,較為詳細地介紹了其設計和實現(xiàn)方法。給定巴特沃茲數(shù)字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截
- 關(guān)鍵字: FPGA IIR
創(chuàng)意耳紋識別系統(tǒng)的研究與實現(xiàn),提供軟硬件參考解決方案
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
- 關(guān)鍵字: 耳紋識別 FPGA Spartan-3E 傳感器 SOPC
一種基于FPGA的SDRAM控制器設計
- 本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設計方法。通過設置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時序信號控制下,用多行連續(xù)的SDRAM存儲空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時鐘控制下,實現(xiàn)視頻數(shù)據(jù)實時的存儲和讀取。通過改變相關(guān)參數(shù),能對所有VESA分辨率視頻流進行操作。具有通用性強、系統(tǒng)復雜度低、可靠性高、可擴展等特點。在某型號的機載大屏顯示器系統(tǒng)中,用該SDRAM控制器實現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗證了該控制器的實用性。 0引
- 關(guān)鍵字: FPGA SDRAM
一種基于FPGA實現(xiàn)高速異步FIFO的方案
- 現(xiàn)代集成電路芯片中,隨著設計規(guī)模的不斷擴大。一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設計異步時鐘之間的接口電路。異步 FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解決方案。使用異步FIFO可以在兩個不同時鐘系統(tǒng)之間快速而方便地傳輸實時數(shù)據(jù)。在網(wǎng)絡接口、圖像處理等方面,異步FIFO都得到廣泛的應用。異步FIFO是一種先進先出的電路,使用在數(shù)據(jù)接口部分,用來存儲、緩沖在兩個異步時鐘之間的數(shù)據(jù)傳輸。在異步電路中,由于時鐘之間周期和相位完全獨立,因而數(shù)據(jù)的丟失
- 關(guān)鍵字: FPGA FIFO
邁瑞醫(yī)療國際有限公司授予Altera最佳質(zhì)量獎,表彰其業(yè)界最好的FPGA技術(shù)、服務和支持
- 邁瑞醫(yī)療國際有限公司(NYSE: MR)是全球領先的醫(yī)療設備和解決方案供應商、美國紐交所上市企業(yè),授予了Altera公司(NASDAQ: ALTR) 2013年度“最佳質(zhì)量獎”。邁瑞公司總部設在中國深圳,主要業(yè)務集中在生命信息與支持、體外診斷、數(shù)字超聲、醫(yī)學影像四大領域。邁瑞公司贊賞Altera及時交付先進的高性價比可編程邏輯解決方案,一直能夠滿足其高質(zhì)量、可靠性和服務需求。 這是過去八年中Altera第五次獲得邁瑞公司的獎項,雙方建立了相互信賴的合作關(guān)系,提高了產(chǎn)品質(zhì)量,支持客戶取得成功。邁瑞公司
- 關(guān)鍵字: Altera FPGA 醫(yī)療 邁瑞
基于FPGA的超聲電機驅(qū)動控制電路
- 摘要:針對直線超聲電機的特點,設計了一種以FPGA為核心、基于SOPC技術(shù)和NiosⅡ軟核處理器的新型超聲電機驅(qū)動控制器,以控制直線型超聲電機的速度和位移。該驅(qū)動控制器把CPU、DDS模塊以及光柵反饋計數(shù)模塊都集成在一片F(xiàn)PGA中,具有電子元件使用少,功耗低,易修改、易升級等特點,為超聲電機的各種運動平臺提供了一個良好的閉環(huán)控制系統(tǒng)。 超聲電機是一種新型微特電機,其工作原理是通過壓電材料的逆壓電效應,使定子在超聲頻段微幅振動,依靠摩擦將振動轉(zhuǎn)換成動子的旋轉(zhuǎn)(直線)運動。超聲電機具有體積小,重量輕、結(jié)構(gòu)緊
- 關(guān)鍵字: FPGA SOPC
采用高性能SRAM提高DSP密集型應用的性能
- 軍事與國防應用極大地受益于數(shù)字信號處理器(DSP),其廣泛應用于雷達、軟件無線電(SDR)、靈巧彈藥與目標探測系統(tǒng)、電子戰(zhàn)應用、飛機成像以及眾多其它應用。DSP借助其完美架構(gòu)提供的精確處理能力可以顯著提高性能。關(guān)鍵DSP功能包括實時信號處理、超高吞吐量與可重編程功能。本文介紹了如何采用高性能四倍數(shù)據(jù)速率(QDR)SRAM而使整體DSP系統(tǒng)性能至少提高兩倍(與使用SDRAM的傳統(tǒng)方法相比)的方法?! ?shù)字信號處理 數(shù)字信號處理包含把信號轉(zhuǎn)換成數(shù)字形式后對其進行處理的方法,如:雷達處理。雷達系統(tǒng)基本上是
- 關(guān)鍵字: DSP SDR FPGA
flash fpga介紹
您好,目前還沒有人創(chuàng)建詞條flash fpga!
歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473