<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          大中華區(qū)FPGA工程師薪酬TOP15公司

          • 薪資往往是絕大多數(shù)職場人選擇職業(yè)的首要條件,為了幫助我們的讀者了解FPGA工程師薪酬水平, EEPW統(tǒng)計了大中華區(qū)FPGA工程師薪酬TOP15公司(表1),為讀者的薪酬及職業(yè)規(guī)劃提供參考與借鑒。
          • 關(guān)鍵字: FPGA  Xilinx  Altera  IC設(shè)計  

          基于P89V51RB2單片機的實驗箱設(shè)計與開發(fā)

          • 摘要:隨著人們生活水平的不斷提高,單片機控制成為人們追求的目標(biāo)之一。要為現(xiàn)代人工作、科研、生活等提供更好、更方便的設(shè)施需要從數(shù)字單片機技術(shù)入手,朝著數(shù)字化控制、智能控制發(fā)展。本設(shè)計P89V51RB2單片機實驗箱與傳統(tǒng)的實驗箱相比,使用方便,所包含的實驗電路全面和實用。
          • 關(guān)鍵字: 單片機  實驗箱  控制  FPGA  LED  201309  

          Spartan 6上嵌入式網(wǎng)絡(luò)服務(wù)系統(tǒng)設(shè)計實現(xiàn)

          • 摘要:隨著FPGA在嵌入式領(lǐng)域的快速發(fā)展和網(wǎng)絡(luò)技術(shù)的日益成熟,基于FPGA的網(wǎng)絡(luò)開發(fā)成為嵌入式系統(tǒng)研究的重要分支。本文系統(tǒng)地研究了FPGA網(wǎng)絡(luò)通信,并成功運用Xilinx開發(fā)平臺EDK構(gòu)建一個基于總線AXI4的嵌入式網(wǎng)絡(luò)服務(wù)系統(tǒng)。
          • 關(guān)鍵字: FPGA  總線AXI4  lwip  以太網(wǎng)  實時控制  201309  

          國產(chǎn)FPGA向往春天

          • 摘要:本文首先介紹了國產(chǎn)FPGA廠商——京微雅格公司的現(xiàn)狀,之后給出了京微雅格如何生存和發(fā)展的建議。
          • 關(guān)鍵字: FPGA  京微雅格  MCU  201309  

          使用ARM的TrustZone技術(shù),針對安全和非安全應(yīng)用劃分系統(tǒng)

          • 摘要:隨著ARM Cortex-A9多處理器和FPGA SoC的推出,可把現(xiàn)有的分立微控制器和數(shù)字邏輯功能集成到一個多核器件中。這減小了功耗和體積,而主要難點之一是在一個器件中同時實現(xiàn)安全關(guān)鍵和非安全關(guān)鍵軟件單元。
          • 關(guān)鍵字: ARM  TrustZone  安全  FPGA  HPS  201309  

          了解LabVIEW FPGA和軟件設(shè)計射頻儀器的優(yōu)勢所在

          • 無線設(shè)備的數(shù)量、通信標(biāo)準(zhǔn)的多樣性,以及調(diào)制方案的復(fù)雜度,每一年都在不斷增加。而隨著每一代新技術(shù)的誕生,由于使用傳統(tǒng)技術(shù)測試無線設(shè)備,需要大量更復(fù)雜的測試設(shè)備,其成本也在不斷提高。
          • 關(guān)鍵字: NI  LabVIEW  FPGA  射頻儀器  CPU  

          基于FPGA的電機測速系統(tǒng)設(shè)計

          • 研究的是基于FPGA的電機測速系統(tǒng)設(shè)計。該設(shè)計以有源晶振來產(chǎn)生時基信號,利用歐姆龍光電編碼器E682-CWZ6C360P/R將轉(zhuǎn)速信號轉(zhuǎn)變?yōu)轭l率信號,采用數(shù)碼管動態(tài)顯示來顯示測量所得的數(shù)值。FPGA模塊的編寫是基于Altera公司的Quartus II軟件進行編寫的,采用的芯片型號為EP2C5T144C8N。FPGA模塊是利用VHDL語言進行編寫,利用Quartus II軟件自帶的仿真軟件進行仿真,通過觀察仿真波形來驗證模塊是否正確。本設(shè)計可以實現(xiàn)小數(shù)值的方波頻率測量和電機轉(zhuǎn)速測量。
          • 關(guān)鍵字: FPGA  電機測速  系統(tǒng)設(shè)計    

          基于FPGA的ASI/SDI碼流播放器的設(shè)計與實現(xiàn)

          • 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字產(chǎn)品的普及,各種數(shù)字電視工作人員專用測試工具不斷被開發(fā)。針對碼流播放器的市場需要的目的,采用基于FPGA的系統(tǒng)架構(gòu)的方法,結(jié)合硬件及軟件設(shè)計等方面內(nèi)容,文中詳細(xì)介紹了一個包含碼流錄制、碼流播放、碼流分析等多種功能的ASI/SDI碼流播放器的設(shè)計與實現(xiàn)的過程。
          • 關(guān)鍵字: FPGA  ASI  SDI  碼流播放器    

          基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計

          • 摘要 論述了基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計,板卡實現(xiàn)了查詢、中斷和DMA等多種方式讀取數(shù)據(jù),可以實時采集數(shù)據(jù)、實現(xiàn)大容量數(shù)據(jù)的緩存,還有效地解決了對數(shù)據(jù)高速采集、傳輸?shù)男枨?,設(shè)計采用FPGA實現(xiàn)數(shù)據(jù)采集控制邏輯,
          • 關(guān)鍵字: FPGA  PCI  數(shù)據(jù)采集卡    

          基于FPGA的實時視頻信號處理平臺的設(shè)計

          • 提出一種基于FPGA的實時視頻信號處理平臺的設(shè)計方法,該系統(tǒng)接收低幀率數(shù)字YCbCr視頻信號,對接收的視頻信號進行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設(shè)計使用Verilog HDL語言實現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。
          • 關(guān)鍵字: FPGA  實時視頻  信號處理平臺    

          認(rèn)清CPLD和FPGA

          • CPLD和FPGA都是我們經(jīng)常會用到的器件。有的說有配置芯片的是FPGA,沒有的是CPLD;有的說邏輯資源多的是FPGA,少的是CPLD;有的直接就不做區(qū)分,把他們都叫做FPGA。那么兩者到底有什么區(qū)別呢?下面我們就以Altera公司的CPLD和FPGA為例來說說兩者的區(qū)別。
          • 關(guān)鍵字: CPLD  FPGA  邏輯陣列  LAB單元  Altera  Xilinx  

          FPGA最小系統(tǒng)電路分析:高速SDRAM存儲器接口電路設(shè)

          • 高速SDRAM存儲器接口電路設(shè)計SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
          • 關(guān)鍵字: SDRAM  FPGA  最小系統(tǒng)  電路分析    

          FPGA最小系統(tǒng)電路分析:下載配置與調(diào)試接口電路設(shè)

          • 下載配置與調(diào)試接口電路設(shè)計FPGA是SRAM型結(jié)構(gòu),本身并不能固化程序。因此FPGA需要一片F(xiàn)lash結(jié)構(gòu)的配置芯片來存儲邏輯配置信息,用于進行上電配置。以Altera公司的FPGA為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  下載    

          FPGA最小系統(tǒng)電路分析之FPGA管腳設(shè)計

          • FPGA管腳設(shè)計FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時鐘及特殊應(yīng)用管腳等。其中有些管腳可有多種用途,所以在設(shè)計FPGA電路之前,需要認(rèn)真的閱讀相應(yīng)FPGA的芯片手冊。下面以Altera公司的Cyclone系
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  管腳    

          什么是FPGA最小系統(tǒng)?FPGA最小系統(tǒng)的概念

          • FPGA最小系統(tǒng)是可以使FPGA正常工作的最簡單的系統(tǒng)。它的外圍電路盡量最少,只包括FPGA必要的控制電路。一般所說的FPGA的最小系統(tǒng)主要包括:FPGA芯片、下載電路、外部時鐘、復(fù)位電路和電源。如果需要使用NIOS II軟嵌
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  概念    
          共6827條 191/456 |‹ « 189 190 191 192 193 194 195 196 197 198 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();