<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> flash fpga

          Altera推出Serial RapidIO IP內(nèi)核

          • Altera公司 (NASDAQ: ALTR)日前宣布,開始提供新的Serial RapidIO? Gen2 MegaCore?功能知識(shí)產(chǎn)權(quán)(IP),滿足全球通信基礎(chǔ)設(shè)施系統(tǒng)日益增長(zhǎng)的帶寬需求。該IP新解決方案成功實(shí)現(xiàn)了所有硬件與最新Integrated Device Technology (IDT) RapidIO芯片的互操作性,并支持28 nm Altera Stratix? V FPGA,每通路工作速率高達(dá)6.25 Gbaud。
          • 關(guān)鍵字: Altera  IDT  嵌入式  FPGA  

          基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),近些年,針對(duì)智能管理的研究越來越廣泛,采用的技術(shù)也越來越多,如基于單片機(jī)開發(fā)的智能監(jiān)控平臺(tái)[1]、在Linux內(nèi)核下的智能儀器開發(fā)[2]、對(duì)智能管理的某一個(gè)方面進(jìn)行研究[3]等。隨著嵌入式核心芯片的高速發(fā)展,傳統(tǒng)嵌
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  管理系統(tǒng)  智能  FPGA  嵌入式  基于  

          基于IP核的FPGA 設(shè)計(jì)方法

          • 幾年前設(shè)計(jì)專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計(jì)工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實(shí)現(xiàn), 系統(tǒng)制造公司的設(shè)計(jì)人員正越來越多地采用ASIC 技術(shù)集成系統(tǒng)級(jí)功能(System L evel In tegrete - SL
          • 關(guān)鍵字: FPGA  IP核  設(shè)計(jì)方法    

          大容量NAND FLASH在ARM嵌入式系統(tǒng)中的設(shè)計(jì)與實(shí)現(xiàn)

          • 1 引 言  隨著嵌人式系統(tǒng)在數(shù)碼相機(jī)、數(shù)字?jǐn)z像機(jī)、移動(dòng)電話、mp3音樂播放器等移動(dòng)設(shè)備中越來越廣泛的應(yīng)用 ...
          • 關(guān)鍵字: NAND  FLASH  ARM  嵌入式系統(tǒng)  

          HDTV接收機(jī)中Viterbi譯碼器的FPGA實(shí)現(xiàn)

          • 高清晰度數(shù)字電視HDTV技術(shù)是當(dāng)今世界上最先進(jìn)的圖像壓縮編碼技術(shù)和數(shù)字通信技術(shù)的結(jié)合。它代表一個(gè)國(guó)家的科...
          • 關(guān)鍵字: HDTV  FPGA  譯碼器  

          Altera率先在28nm FPGA上測(cè)試復(fù)數(shù)高性能浮點(diǎn)DSP設(shè)計(jì)

          •   Altera公司30日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。   Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來自MathWorks
          • 關(guān)鍵字: Altera  FPGA  DSP  

          基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn)

          • 基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn),Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時(shí)大等問題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個(gè)簡(jiǎn)單有效的譯碼器是目前Turbo碼實(shí)用化研究的重點(diǎn)。本文主要介紹了短幀Tur
          • 關(guān)鍵字: 實(shí)現(xiàn)  Turbo  FPGA  基于  

          DSP+FPGA結(jié)構(gòu)在雷達(dá)模擬系統(tǒng)中的應(yīng)用

          • 1 引言隨著信息技術(shù)革命的深入和計(jì)算機(jī)技術(shù)的飛速發(fā)展,低速、低可靠性的單片機(jī)以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數(shù)字信號(hào)處理技術(shù)逐漸地發(fā)展
          • 關(guān)鍵字: FPGA  DSP  雷達(dá)模擬  系統(tǒng)    

          利用平臺(tái)FPGA器件進(jìn)行多媒體、視頻和圖像應(yīng)用設(shè)計(jì)

          • 當(dāng)今生活的時(shí)代,多媒體通信的出現(xiàn)和流行是大勢(shì)所趨。隨著數(shù)字電視(DTV)、IP視頻傳輸、數(shù)字相機(jī)、無線視頻、醫(yī)療圖像和視頻監(jiān)控等應(yīng)用的興起,目前提供音頻和數(shù)據(jù)服務(wù)的許多系統(tǒng)都會(huì)隨實(shí)時(shí)視頻技術(shù)的應(yīng)用而有不同程度
          • 關(guān)鍵字: FPGA  器件  多媒體  視頻    

          面向FPGA的EDA工具突破復(fù)雜性屏障

          • FPGA器件不僅提供可與許多ASIC器件媲美的運(yùn)行速度和門電路容量,而且促進(jìn)了EDA工具在該市場(chǎng)中的發(fā)展。要點(diǎn)FPGA 提供單片系統(tǒng)設(shè)計(jì)需要的功能。多數(shù) FPGA 廠商提供自己的開發(fā)支持軟件。靈活地以多個(gè)廠商的器件為目標(biāo)的
          • 關(guān)鍵字: FPGA  EDA    

          Altera公開下一代20nm產(chǎn)品創(chuàng)新技術(shù)細(xì)節(jié)

          • 不久前,Altera公司公開了在其下一代20nm產(chǎn)品中規(guī)劃的幾項(xiàng)關(guān)鍵創(chuàng)新技術(shù),通過在20 nm的體系結(jié)構(gòu)、軟件和工藝的創(chuàng)新,支持更強(qiáng)大的混合系統(tǒng)架構(gòu)的開發(fā)。日前,Altera公司資深副總裁首席技術(shù)官M(fèi)isha Burich博士專程來到北京,詳細(xì)介紹了創(chuàng)新技術(shù)的細(xì)節(jié)。
          • 關(guān)鍵字: Altera  20nm  FPGA  201210  

          基于FPGA的雙圖像傳感器設(shè)計(jì)方案

          • 摘要:本文介紹了在Lattice FPGA平臺(tái)上實(shí)現(xiàn)的雙圖像傳感器設(shè)計(jì)方案。該方案通過處理兩個(gè)圖像傳感器的數(shù)據(jù)來對(duì)改善最終的圖像數(shù)據(jù)。
          • 關(guān)鍵字: Lattice  FPGA  圖像傳感器  201210  

          FPGA平臺(tái)上的遠(yuǎn)程靜態(tài)應(yīng)變測(cè)量系統(tǒng)設(shè)計(jì)

          • 摘要:設(shè)計(jì)了一種基于FPGA和ARM架構(gòu)的多通道遠(yuǎn)程靜態(tài)應(yīng)變測(cè)量系統(tǒng)。采用FPGA控制多通道模數(shù)轉(zhuǎn)換模塊實(shí)現(xiàn)多路應(yīng)變信號(hào)的采集和數(shù)據(jù)處理,利用ARM和網(wǎng)絡(luò)模塊實(shí)現(xiàn)FPGA的控制及其與遠(yuǎn)程終端之間的以太網(wǎng)通信。系統(tǒng)可通過遠(yuǎn)程終端控制現(xiàn)場(chǎng)測(cè)量節(jié)點(diǎn)的參數(shù)設(shè)置和32路應(yīng)變信號(hào)的采集、處理和存儲(chǔ)。
          • 關(guān)鍵字: FPGA  測(cè)量系統(tǒng)  以太網(wǎng)  201210  

          Altera在28-nm FPGA上測(cè)試復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理設(shè)計(jì)

          • Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。
          • 關(guān)鍵字: Altera  FPGA  DSP  

          基于FPGA的高速卷積硬件設(shè)計(jì)及實(shí)現(xiàn)

          • 基于FPGA的高速卷積硬件設(shè)計(jì)及實(shí)現(xiàn),在數(shù)字信號(hào)處理領(lǐng)域,離散時(shí)間系統(tǒng)的輸出響應(yīng),可以直接由輸入信號(hào)與系統(tǒng)單位沖激響應(yīng)的離散卷積得到。離散卷積在電子通信領(lǐng)域應(yīng)用廣泛,是工程應(yīng)用的基礎(chǔ)。如果直接在時(shí)域進(jìn)行卷積,卷積過程中所必須的大量乘法和加
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  硬件  高速  FPGA  基于  
          共6827條 213/456 |‹ « 211 212 213 214 215 216 217 218 219 220 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();