<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> flash fpga

          基于FPGA的直接數(shù)字頻率合成技術(shù)設(shè)計(jì)

          • 直接數(shù)字頻率合成(DirectDigital FraquencySyn-thesis即DDFS,一般簡(jiǎn)稱DDS)是從相位概念出發(fā)直接合成所需波形的一種新的頻率合成技術(shù)。它在相對(duì)帶寬、頻率轉(zhuǎn)換時(shí)間、相位
          • 關(guān)鍵字: FPGA  數(shù)字頻率  合成技術(shù)    

          FPGA格局難改 新興企業(yè)勝算幾何?

          •   全球FPGA(現(xiàn)場(chǎng)可編程門陣列)產(chǎn)業(yè)競(jìng)爭(zhēng)的基調(diào)是雙雄爭(zhēng)霸。據(jù)統(tǒng)計(jì),2008年賽靈思和Altera兩家公司的銷售收入已占可編程器件行業(yè)整體銷售收入的87%。不過,由于該行業(yè)具有較高的收益率,因此不斷有新興企業(yè)加入競(jìng)爭(zhēng)行列。   新興企業(yè)要在激烈的市場(chǎng)競(jìng)爭(zhēng)中立足面臨著多重挑戰(zhàn),資金難題首當(dāng)其沖。FPGA的設(shè)計(jì)流程與普通IC芯片設(shè)計(jì)流程類似,除了需要由工程師進(jìn)行IC設(shè)計(jì)之外還必須獲得EDA(電子設(shè)計(jì)自動(dòng)化)工具軟件。與普通IC設(shè)計(jì)所用的昂貴的EDA工具不同,F(xiàn)PGA的開發(fā)工具是由FPGA公司設(shè)計(jì)的,并且免
          • 關(guān)鍵字: Altera  FPGA  IC設(shè)計(jì)  

          PLD產(chǎn)業(yè)市場(chǎng)持續(xù)擴(kuò)大加速替代ASIC

          •   雖然PLD公司之間的競(jìng)爭(zhēng)一直非常激烈,但ASIC仍然是我們主要的競(jìng)爭(zhēng)對(duì)手。而競(jìng)爭(zhēng)的結(jié)果是客戶趨向于使用可編程解決方案。相信PLD產(chǎn)業(yè)會(huì)持續(xù)擴(kuò)大市場(chǎng)份額,加速替代ASIC。   在過去幾年中,半導(dǎo)體產(chǎn)業(yè)整體上經(jīng)歷了明顯的衰退。而這一衰退對(duì)于可編程邏輯器件(PLD)行業(yè)來講實(shí)際上卻是很好的發(fā)展機(jī)會(huì)。雖然PLD公司之間的競(jìng)爭(zhēng)一直非常激烈,但ASIC(專用集成電路)仍然是我們主要的競(jìng)爭(zhēng)對(duì)手。而競(jìng)爭(zhēng)的結(jié)果是客戶趨向于使用可編程解決方案。   相對(duì)于10年前,目前采用前沿技術(shù)實(shí)現(xiàn)一個(gè)ASIC設(shè)計(jì)的成本幾乎翻了
          • 關(guān)鍵字: PLD  ASIC  FPGA  40nm  

          賽靈思:降低電子設(shè)計(jì)成本 主推目標(biāo)設(shè)計(jì)平臺(tái)

          •   今年3月,美國專利商標(biāo)局評(píng)選出本年度15位入選“美國發(fā)明家名人堂”的科學(xué)家,賽靈思公司共同創(chuàng)辦人、FPGA(現(xiàn)場(chǎng)可編程門陣列)的發(fā)明者RossFreeman赫然在列。“美國發(fā)明家名人堂”是美國專利商標(biāo)局為表彰為人類作出特別貢獻(xiàn)的科學(xué)家而設(shè)立的獎(jiǎng)項(xiàng),1973年,在第一屆評(píng)選中,他們把這一榮譽(yù)授予了電燈的發(fā)明者——— 托馬斯·愛迪生;在半導(dǎo)體領(lǐng)域,發(fā)明晶體管的三駕馬車(巴丁、布拉頓和肖克萊)、發(fā)明集成電路的杰
          • 關(guān)鍵字: 賽靈思  FPGA  IC設(shè)計(jì)  

          通信仍是FPGA最大市場(chǎng)

          •   FPGA和其他半導(dǎo)體芯片的最大不同在于它的可編程特性。普通芯片的功能都是固定的,而FPGA更像一張白紙,用戶可以根據(jù)需求,使用硬件描述語言等設(shè)計(jì)手段,設(shè)計(jì)出各種數(shù)字功能。FPGA能做什么,很大程度上取決于用戶的設(shè)計(jì)能力,因此,F(xiàn)PGA需要分銷商必須具有強(qiáng)大的技術(shù)支持能力,包括軟件培訓(xùn)、設(shè)計(jì)指導(dǎo)、系統(tǒng)方案甚至設(shè)計(jì)服務(wù)等。   在駿龍科技的員工構(gòu)成中,銷售工程師和技術(shù)支持工程師的比例超過1∶1,也就是說每一個(gè)銷售人員后面都有一個(gè)以上的技術(shù)支持人員為用戶提供服務(wù),這在普通的半導(dǎo)體代理商中是非常少見的。 1
          • 關(guān)鍵字: 通信  FPGA  工業(yè)控制  

          FPGA助工業(yè)電機(jī)節(jié)能增效

          •   在美國,工業(yè)應(yīng)用領(lǐng)域AC電機(jī)所用的電能占全國的2/3以上。在許多應(yīng)用中,AC電機(jī)或被關(guān)斷或以全速運(yùn)作,而通過為電機(jī)添加變速控制功能,就能夠在標(biāo)準(zhǔn)開啟/關(guān)斷控制下實(shí)現(xiàn)顯著節(jié)能。用混合信號(hào)FPGA來實(shí)現(xiàn)高效率AC電機(jī)控制系統(tǒng),可大幅降低電機(jī)的功耗。   電機(jī)無處不在   今天,電機(jī)用于各類應(yīng)用中,然而,很少有人意識(shí)到電機(jī)在使用中對(duì)環(huán)境帶來怎樣的影響。專家估計(jì),在美國,電機(jī)所消耗的電能約占總發(fā)電量的50%。從全球范圍看,AC電機(jī)功耗占工業(yè)應(yīng)用的70%,占商業(yè)應(yīng)用電能的45%,占住宅應(yīng)用電能的42%。
          • 關(guān)鍵字: FPGA  PWM  MOSFET  

          FPGA滿足紅外熱像儀數(shù)據(jù)采集處理需求

          •   隨著信息技術(shù)的發(fā)展,人們面臨的數(shù)字信號(hào)處理任務(wù)越來越繁重,對(duì)數(shù)據(jù)處理系統(tǒng)的要求也越來越高。數(shù)字信號(hào)處理功能一般在兩類可編程平臺(tái)上實(shí)現(xiàn):數(shù)字信號(hào)處理器(DSP)和現(xiàn)場(chǎng)可編程門陣列(FPGA)。DSP是一種特殊的微處理器,計(jì)算功能很強(qiáng)大,可以用C語言或匯編語言進(jìn)行編程,能實(shí)現(xiàn)復(fù)雜的信號(hào)處理算法;而FPGA是一種配置能力很強(qiáng)的硬件,可以用VHDL或VerilogHDL來編程,它的實(shí)時(shí)性很好,能并行進(jìn)行大數(shù)據(jù)量的底層算法處理。   FPGA在紅外熱像儀中被采用   筆者主要從事紅外熱像儀的研制工作。紅外熱
          • 關(guān)鍵字: Xilinx  DSP  FPGA  紅外熱像儀  

          Actel:立足FlashFPGA 走差異化道路

          •   借助客戶群體的擴(kuò)展,Actel已經(jīng)跳出了航空航天“小圈子”,邁進(jìn)了更廣闊的業(yè)務(wù)領(lǐng)域?;贔lash技術(shù),Actel的FPGA產(chǎn)品在功耗、響應(yīng)時(shí)間、可靠性及可集成等方面具有明顯的優(yōu)勢(shì)。   Actel在FPGA行業(yè)是一員老將了。公司以反熔絲FPGA技術(shù)在航空航天領(lǐng)域立足后,決定突破這一局限性市場(chǎng),到更廣闊的市場(chǎng)上一試高低。為了與FPGA前兩大供應(yīng)商相區(qū)別,他們選擇了FlashFPGA路線。不知未來它能否給我們帶來FPGA市場(chǎng)的新傳奇。   中低密度產(chǎn)品擴(kuò)展客戶群   寧波的
          • 關(guān)鍵字: Actel  FPGA  

          FPGA在工業(yè)以太網(wǎng)交換機(jī)中扮演SoC角色

          •   中國的工業(yè)以太網(wǎng)產(chǎn)業(yè)發(fā)展近期已經(jīng)明顯有快速啟動(dòng)的趨勢(shì),諸多工控主板制造商和工業(yè)電腦廠商都看到了這個(gè)契機(jī),紛紛發(fā)布自己的工業(yè)以太網(wǎng)產(chǎn)品,包括工業(yè)以太網(wǎng)集線器、工業(yè)以太網(wǎng)交換機(jī)、工業(yè)以太網(wǎng)防火墻等等。   工業(yè)以太網(wǎng)產(chǎn)業(yè)能有如此快速的成長(zhǎng),究其原因,一方面是由于工業(yè)自動(dòng)化系統(tǒng)正向分布化、智能化的實(shí)時(shí)控制方面發(fā)展,而且大家都已經(jīng)看到通信的重要性,用戶對(duì)統(tǒng)一的通信協(xié)議和網(wǎng)絡(luò)的要求日趨迫切;另一方面,Intranet/Internet(企業(yè)內(nèi)部網(wǎng)/互聯(lián)網(wǎng))等信息技術(shù)的飛速發(fā)展也要求企業(yè)從現(xiàn)場(chǎng)控制層到管理層能實(shí)
          • 關(guān)鍵字: FPGA  DSP  SoC  

          FPGA為測(cè)試測(cè)量?jī)x器帶來獨(dú)特性能

          •   電子行業(yè)的設(shè)計(jì)工程師,在很多應(yīng)用領(lǐng)域包括通信、國防、醫(yī)療和教育等等,都在使用FPGA。在調(diào)試FPGA電路的時(shí)候,他們可能不知道,安捷倫的測(cè)量?jī)x器本身也使用了FPGA技術(shù),并且和FPGA供應(yīng)商在研發(fā)領(lǐng)域深入合作,甚至分享一些IP(知識(shí)產(chǎn)權(quán)),雙方從測(cè)量和調(diào)試的角度積累了大量的經(jīng)驗(yàn)。實(shí)際的設(shè)計(jì)往往會(huì)綜合使用FPGA和ASIC(專用芯片)來達(dá)到最佳效果,安捷倫在其示波器、邏輯分析儀、脈沖源、誤碼儀等產(chǎn)品中,正是采用這樣的綜合設(shè)計(jì)。   世上沒有完美的儀器,其設(shè)計(jì)總是在某一方面優(yōu)化、在某些方面作出妥協(xié)。以基
          • 關(guān)鍵字: 安捷倫  FPGA  ASIC  

          突破功耗和成本限制設(shè)計(jì)中國需要的FPGA

          •   歐美主流市場(chǎng)需要大尺寸、復(fù)雜而且昂貴的FPGA,而中國市場(chǎng)需要低功耗、高保密性、小尺寸以及低成本的FPGA產(chǎn)品。為此,Actel設(shè)計(jì)了滿足中國市場(chǎng)需求的FPGA。   國際金融危機(jī)使各國政府最終認(rèn)識(shí)到,創(chuàng)建一個(gè)高能效的全新世界是構(gòu)建可持續(xù)發(fā)展體制的最佳路徑之一。實(shí)際上,早在多年前,愛特就已經(jīng)   將關(guān)注焦點(diǎn)轉(zhuǎn)向高能效的現(xiàn)場(chǎng)可編程門陣列(FPGA),目標(biāo)是推出創(chuàng)新的可編程邏輯解決方案,能在芯片和系統(tǒng)兩個(gè)層面上降低功耗,而這正是客戶非常重視的特性。我們的發(fā)展成果證實(shí)這項(xiàng)戰(zhàn)略是成功的。如今,愛特公司已經(jīng)
          • 關(guān)鍵字: Actel  FPGA  半導(dǎo)體器件  

          FPGA:市場(chǎng)應(yīng)用廣 門檻需降低

          •   在中興通訊深圳的研發(fā)基地,工程師們正在緊鑼密鼓地開發(fā)3G核心網(wǎng)絡(luò)設(shè)備。在開發(fā)過程中,無論是在基帶和中頻信號(hào)處理中,還是在基站、基站控制器及核心網(wǎng)設(shè)備中,工程師們都會(huì)用到一類具有可重復(fù)編程性能的半導(dǎo)體器件,名為FPGA(現(xiàn)場(chǎng)可編程門陣列)。“在員工應(yīng)聘的時(shí)候,中興和華為的面試都要考FPGA相關(guān)知識(shí)。”中興通訊的一位工程師對(duì)《中國電子報(bào)》記者說。今天,在電子、航空航天等領(lǐng)域,工程師掌握FPGA器件的開發(fā)技能變得越來越重要。如果不是專業(yè)人士,可能對(duì)FPGA器件還會(huì)有些陌生,但由于FP
          • 關(guān)鍵字: 賽靈思  FPGA  3G  

          基于FPGA的VGA時(shí)序彩條信號(hào)實(shí)現(xiàn)

          • 0 引 言
            利用現(xiàn)場(chǎng)可編程邏輯器件產(chǎn)生VGA時(shí)序信號(hào)和彩條圖像信號(hào),并將其作為信號(hào)源,應(yīng)用于電視機(jī)或計(jì)算機(jī)等彩色顯示器的電路開發(fā),方便彩色顯示器驅(qū)動(dòng)控制電路的調(diào)試。計(jì)算機(jī)顯示器的顯示有許多標(biāo)準(zhǔn),常見的有
          • 關(guān)鍵字: FPGA  VGA  時(shí)序  信號(hào)    

          基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

          • 0 引 言
            美國國家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu),每個(gè)通道的最大采樣率可達(dá)到1.6 GHz,并能達(dá)到8位的分辨率;采用雙通道“互插”模式時(shí),采樣速率可達(dá)2 GS
          • 關(guān)鍵字: ADC08D1000  應(yīng)用  芯片  轉(zhuǎn)換  FPGA  高速  基于  

          基于FPGA的64點(diǎn)FFT處理器設(shè)計(jì)

          • 0 引 言
            DFT作為DSP領(lǐng)域中時(shí)域和頻域轉(zhuǎn)換的基本運(yùn)算,存在運(yùn)算量太大的缺點(diǎn),導(dǎo)致其應(yīng)用受到局限。 DFT快速算法FFT的提出,簡(jiǎn)化了DFT的運(yùn)算過程,使其在實(shí)時(shí)信號(hào)處理領(lǐng)域中得到廣泛應(yīng)用。FFT實(shí)現(xiàn)的方法包括軟件
          • 關(guān)鍵字: FPGA  FFT  處理器    
          共6827條 370/456 |‹ « 368 369 370 371 372 373 374 375 376 377 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();