<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          可編程應(yīng)用的引爆點即將到來

          •   25年前,賽靈思(Xilinx)公司發(fā)明了FPGA(現(xiàn)場可編程門陣列)。如今,以FPGA為代表的可編程芯片應(yīng)用已經(jīng)成為勢不可擋的發(fā)展趨勢,尤其在ASSP和傳統(tǒng)ASIC之間出現(xiàn)的市場缺口上,F(xiàn)PGA將開辟出新的領(lǐng)域,而目前席卷全球的金融危機(jī)更是成為FPGA迅速發(fā)展的催化劑。
          • 關(guān)鍵字: Xilinx  FPGA  200903  

          NI推出新型原型設(shè)計硬件開發(fā)套件

          •   美國國家儀器有限公司(National Instruments,簡稱NI)近日宣布推出新款原型設(shè)計硬件開發(fā)套件,方便工程師和科學(xué)家們更快地開展工業(yè)和嵌入式項目的原型開發(fā),縮短產(chǎn)品的上市時間并且減少開發(fā)成本。最新5款NI CompactRIO可重新配置機(jī)箱配備Xilinx Virtex-5現(xiàn)場可編程門陣列(FPGA),它是目前NI硬件中容量最大、運行最快的FPGA。此外,新款NI cRIO-9022控制器配備了飛思卡爾(Freescale) 533 MHz工業(yè)實時處理器,為對時間要求極高的控制應(yīng)用提供更
          • 關(guān)鍵字: NI  Virtex-5  硬件開發(fā)套件  CompactRIO  FPGA  

          Xilinx “可編程之星”征文圓滿落幕反響積極

          •   日前,在國內(nèi)嵌入式系統(tǒng)工程師、高校相關(guān)專業(yè)師生以及所有可編程器件設(shè)計愛好者讀者的熱情參與下,由《電子產(chǎn)品世界》雜志社承辦的“賽靈思(Xilinx)‘可編程之星’產(chǎn)品設(shè)計應(yīng)用有獎?wù)魑摹被顒勇湎铝酸∧?,活動取得了極大的成功。經(jīng)過賽靈思公司專家的評審,共在參賽論文中評出6篇最終獲獎?wù)撐?,具體結(jié)果如下。 ?
          • 關(guān)鍵字: Xilinx  FPGA  可編程之星  

          基于TCA785和FPGA的觸發(fā)器設(shè)計

          • 摘 要: 以晶閘管構(gòu)成的全橋整流電路為對象,分析和建立了兩種觸發(fā)器以實現(xiàn)對晶閘管的觸發(fā)控制。一種是以TCA785為核心芯片的模擬觸發(fā)器,另一種是以可編程邏輯陣列(FPGA)為核心芯片的數(shù)字觸發(fā)器。試驗表明兩種觸
          • 關(guān)鍵字: FPGA  TCA  785  觸發(fā)器    

          基于FPGA器件的Sobel算法實現(xiàn)

          • 0引言邊緣檢測技術(shù)是圖像處理的一項基本技術(shù),在工業(yè)、航天、醫(yī)學(xué)、軍事等領(lǐng)域中有著廣泛的應(yīng)用。邊緣檢測算法的實現(xiàn)涉及復(fù)雜的計算步驟,故對處理速度有較高要求。采用FPGA器件實現(xiàn)系統(tǒng)設(shè)計是一種純硬件的解決方案,
          • 關(guān)鍵字: Sobel  FPGA  器件  算法    

          基于cyclone EP1C6的LED大屏設(shè)計方案

          • 目前采用的LED大屏幕顯示系統(tǒng)的控制電路,大多由單個或多個CPU及復(fù)雜的外圍電路組成,這種電路設(shè)計,單片機(jī)編程比較復(fù)雜,整個電路的調(diào)試比較麻煩,可靠性和實時性很難得到保證。針對這種情況,介紹一種基于cyclone
          • 關(guān)鍵字: 設(shè)計  方案  大屏  LED  cyclone  EP1C6  基于  單片機(jī)  FPGA  LED大屏幕  雙口RAM  

          嵌入式SATA存儲系統(tǒng)的研究

          • 嵌入式SATA存儲系統(tǒng)的研究,SATA硬盤作為新型的存儲介質(zhì),具有高速、海量、價格低廉、使用方便等優(yōu)點。SATA2.5協(xié)議支持3.0Gb/s的接口速度,SATA2.5硬盤的持續(xù)存儲速度可達(dá)80MB/s,最大存儲容量已經(jīng)達(dá)到750GB(如希捷ST3750640AS硬盤)。SATA硬盤已
          • 關(guān)鍵字: 研究  系統(tǒng)  存儲  SATA  嵌入式   SATA  Virtex-5  FPGA  硬盤存儲  嵌入式系統(tǒng)  

          Altium 推出 Altera Cyclone III FPGA 新型子板

          •   日前,Altium 宣布推出另一款面向桌面 NanoBoard 可重構(gòu)硬件開發(fā)平臺的全新子板,進(jìn)一步幫助電子設(shè)計人員輕松利用可編程硬件的優(yōu)勢。   這款最新插入式子板采用 780 BGA 封裝,內(nèi)置 Altera 的低成本 Cyclone® III EP3C40 FPGA。該子板包含可充分滿足應(yīng)用需求的各種板載存儲器以及用來存儲電路板識別數(shù)據(jù)與相關(guān)信息的 1-Wire 存儲器器件。   電子產(chǎn)品設(shè)計人員可充分利用桌面 NanoBoard 的高靈活性以及可對 FPGA 進(jìn)行再編程的特性,快速
          • 關(guān)鍵字: Altium  FPGA  

          Altera發(fā)售業(yè)界密度最高的收發(fā)器FPGA

          •   Altera公司(NASDAQ: ALTR)今天宣布,開始提供業(yè)界密度最高的收發(fā)器FPGA芯片。作為Altera® Stratix® IV GX FPGA系列中發(fā)售的第二個型號器件,EP4SGX530比市場上最大的收發(fā)器FPGA大60%。該器件提供530K邏輯單元(LE),48個工作速率高達(dá)8.5 Gbps的收發(fā)器,20.3 Mbits RAM以及1,040個嵌入式乘法器。Stratix IV GX器件面向通信、廣播、測試、醫(yī)療和軍事市場等多種應(yīng)用領(lǐng)域。   Agilent邏輯和協(xié)議
          • 關(guān)鍵字: Altera,F(xiàn)PGA,收發(fā)器  

          基于FPGA的無線通信收發(fā)模塊設(shè)計方案

          基于FPGA的HDB3編解碼器設(shè)計

          • 基于FPGA的HDB3編解碼器設(shè)計,本方案設(shè)計模塊可以作為IP(Intellectual Property)核,與嵌入式處理器及其他功能模塊或IP芯核相結(jié)合在一片F(xiàn)PGA上構(gòu)成片上可編程系統(tǒng)SOPC,使得所設(shè)計的系統(tǒng)在其規(guī)模、可靠性、體積、功耗、性能等方面實現(xiàn)最優(yōu)化。
          • 關(guān)鍵字: 設(shè)計  解碼器  HDB3  FPGA  基于  編解碼器  

          基于FPGA的高速數(shù)據(jù)中繼器設(shè)計的研究

          • 1 前言 高速以太網(wǎng)可以滿足新的容量需求,解決了低帶寬接入、高帶寬傳輸?shù)钠款i問題,擴(kuò)大了應(yīng)用范圍,并與以前的所有以太網(wǎng)兼容。全雙工的以太網(wǎng)協(xié)議并無傳輸距離的限制,只是在實際應(yīng)用中,物理層技術(shù)限制了最
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  中繼器    

          賽靈思25周年論行業(yè)短長新款FPGA重拳出擊

          •         近日,賽靈思公司在北京舉辦隆重的25周年慶典,并宣布推出全新一代旗艦產(chǎn)品系列——高性能Virtex? -6和低成本Spartan? -6 FPGA,同時提出了“目標(biāo)設(shè)計平臺”的新理念。         出席慶典和新聞發(fā)布會的有賽靈思公司產(chǎn)品營銷高級總監(jiān)Chuck Tralka,亞太區(qū)執(zhí)行總裁/質(zhì)量管理和
          • 關(guān)鍵字: 賽靈思  Virtex  FPGA  

          基于FPGA的A/D轉(zhuǎn)換采樣控制模塊的設(shè)計

          • 摘要:本文采用FPGA器件EP1C6T144C8芯片代替單片機(jī)控制A/D轉(zhuǎn)換芯片ADC0809進(jìn)行采樣控制,整個設(shè)計用VHDL語言描述,在QuartusⅡ平臺下進(jìn)行軟件編程實現(xiàn)正確的A/D轉(zhuǎn)換的工作時序控制過程,并將采樣數(shù)據(jù)從二進(jìn)制轉(zhuǎn)化成B
          • 關(guān)鍵字: FPGA  轉(zhuǎn)換  采樣  控制模塊    
          共6848條 387/457 |‹ « 385 386 387 388 389 390 391 392 393 394 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();