fpga 文章 進(jìn)入fpga 技術(shù)社區(qū)
小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼管動態(tài)掃描(上)

- 在電子系統(tǒng)中,通常都需要有輸出設(shè)備來輸出或顯示一定的信息,以指示當(dāng)前系統(tǒng)運行的狀態(tài)。在以單片機和ARM為主的電子系統(tǒng)中,液晶屏是理想的輸出設(shè)備。而FPGA則因為其獨特的硬件結(jié)構(gòu),如果用RTL級電路來驅(qū)動彩色液晶屏來顯示一定的數(shù)據(jù),勢必是非常不劃算的選擇,而且驅(qū)動也極為復(fù)雜。數(shù)碼管作為一種能夠直觀顯示一定數(shù)據(jù)信息的輸出設(shè)備,具有驅(qū)動簡單,顯示直觀的特點,尤其適合作為FPGA系統(tǒng)的輸出設(shè)備。本節(jié),小梅哥就將和大家一起進(jìn)行數(shù)碼管驅(qū)動的開發(fā)。 實驗?zāi)康? 實現(xiàn)6位7段數(shù)碼管的驅(qū)動,待顯示數(shù)據(jù)以BCD
- 關(guān)鍵字: FPGA ARM
可編程模擬IC將FPGA多功能性等優(yōu)勢帶入混合信號世界

- 對于工程師而言,設(shè)計、評估和調(diào)試帶有模擬輸入/輸出(I/O)接口的混合信號電路始終面臨巨大挑戰(zhàn)。真實世界與模擬信號鏈路的微妙之處以及惡劣的工作環(huán)境,往往使得看起來簡單直接的設(shè)計目標(biāo)成為難以逾越、耗時費力的項目。最終設(shè)計需要謹(jǐn)慎權(quán)衡模擬與混合信號IC的整合,包括運算放大器、A/D和D/A轉(zhuǎn)換器、比較器、高壓驅(qū)動器、模擬開關(guān),將這些IC硬件連接在一起,構(gòu)建成模擬通道。 數(shù)字領(lǐng)域?qū)I(yè)背景的工程師,不熟悉模擬設(shè)計,而模擬設(shè)計中的元件選擇、物理布局以及成本等問題直接影響基本電路的性能和產(chǎn)品上市時間,使得項
- 關(guān)鍵字: FPGA MAX11300
基于FPGA與VHDL的微型打印機的驅(qū)動設(shè)計

- 引 言 FPGA 即現(xiàn)場可編程邏輯陣列。是在CPLD 的基礎(chǔ)上發(fā)展起來的新型高性能可編程邏輯器件。FPGA的集成度很高,其器件密度從數(shù)萬門到數(shù)千萬門不等,可以完成極其復(fù)雜的時序與組合邏輯電路功能,適用于高速、高密度的高端數(shù)字邏輯電路設(shè)計領(lǐng)域。新一代的FPGA 甚至集成了中央處理器( CPU ) 或數(shù)字處理器( DSP) 內(nèi)核,在一片F(xiàn)PGA 上進(jìn)行軟硬件協(xié)同設(shè)計,為實現(xiàn)片上可編程系統(tǒng)( SOPC) 提供了強大的硬件支持。對微型打印機的驅(qū)動,傳統(tǒng)方法是使用單片機是實現(xiàn)對其的時序控制。隨著FPGA
- 關(guān)鍵字: FPGA VHDL
用FPGA來加速采用OpenCL的多功能打印機圖像處理

- 在高性能計算、娛樂和科學(xué)計算市場,OpenCL的采用在持續(xù)增長。OpenCL的靈活性和便攜性使之成為了一個開發(fā)圖像處理應(yīng)用的優(yōu)秀平臺。然而,OpenCL尚未應(yīng)用到硬拷貝打印機和多功能打印機(MFP)市場。傳統(tǒng)上,打印機/MFP市場使用全定制系統(tǒng)級芯片(SoC或ASIC)、專用集成電路進(jìn)行圖像處理。在本文中,我們探討了配合Altera SoC FPGA(現(xiàn)場可編程門陣列)的OpenCL在核心MFP圖像處理流水線中的應(yīng)用。核心圖像處理流水線以每分鐘大于90頁信紙大小的全色RGB持續(xù)速率運行,圖像分辨率為6
- 關(guān)鍵字: FPGA OpenCL
FPGA在智能壓力傳感器系統(tǒng)中的應(yīng)用設(shè)計

- 引 言 傳統(tǒng)氣體壓力測量儀器的傳感器部分與數(shù)據(jù)采集系統(tǒng)是分離的,抗干擾的能力較差,并且通常被測對象的壓力變化較快。因此不僅要求系統(tǒng)具有較快的數(shù)據(jù)吞吐速率,而且要能夠適應(yīng)復(fù)雜多變的工業(yè)環(huán)境,具有較好抗干擾性能、自我檢測和數(shù)據(jù)傳輸?shù)墓δ堋? 在此,利用FPGA具有擴展靈活,可實現(xiàn)片上系統(tǒng)(SoC),同時具有多種IP核可供使用等優(yōu)點,設(shè)計了能夠控制多路模擬開關(guān)、A/D轉(zhuǎn)換、快速數(shù)據(jù)處理與傳輸、誤差校正、溫度補償?shù)闹悄軅鞲衅飨到y(tǒng);同時將傳感器與數(shù)據(jù)采集處理控制系統(tǒng)集成在一起,使系統(tǒng)更加緊湊,提高了系
- 關(guān)鍵字: FPGA 壓力傳感器
【從零開始走進(jìn)FPGA】 LCD 1602 Hello World

- 前面說過,在C,C++等語言學(xué)習(xí)中,“Hello World”將會是第一個學(xué)習(xí)的代碼,但是在FPGA中由于電路驅(qū)動的復(fù)雜性,與單片機雷同,我們無法在電腦上實現(xiàn)“Hello World”的顯示,而必須依靠相關(guān)硬件。因此我們不得不在一定的基礎(chǔ)上,才能講解關(guān)于LCD1602字符液晶的驅(qū)動,以及Hello World的顯示。 雷同于前面MCU按鍵消抖動移植代碼,此處也可以移植MCU LCD1602驅(qū)動代碼。本例程不是Bingo原創(chuàng),是按照網(wǎng)友“
- 關(guān)鍵字: FPGA 1602
Android終端及FPGA控制的智能家居系統(tǒng)

- 針對智能家居的應(yīng)用需要和智能手機的日益普及,設(shè)計并實現(xiàn)了一個以Android手機作為遙控終端及FPGA為主控中心的智能家居系統(tǒng),該系統(tǒng)利用藍(lán)牙進(jìn)行通信,應(yīng)用多種傳感器,實現(xiàn)視頻監(jiān)控、學(xué)習(xí)型紅外遙控、溫濕度采集、振動檢測以及GSM遠(yuǎn)程報警等功能,從而滿足用戶的需求并達(dá)到一種智能控制的效果。該系統(tǒng)使用方便、操作簡單、易于擴展。 智能家居是以住宅為平臺,利用通信技術(shù)、自動控制技術(shù)等新技術(shù),將各種家電安防設(shè)施進(jìn)行集成,組成住宅設(shè)施管理系統(tǒng),造就一個安全便利舒適環(huán)保的家居生活環(huán)境。近年隨計算機技術(shù)、通信技
- 關(guān)鍵字: Android FPGA
零基礎(chǔ)學(xué)FPGA(十七)新人必進(jìn),1602動態(tài)電子可調(diào)時鐘設(shè)計,練一下代碼風(fēng)格吧

- 之所以取這個標(biāo)題名呢~感覺這個實驗還是蠻重要的,當(dāng)初我在學(xué)單片機的時候也是通過這個實驗來鞏固了一下自己的代碼風(fēng)格,當(dāng)然這個實驗涉及的東西還是挺多的,如果是新手,想要自己設(shè)計出來還是有點難度的,當(dāng)然這個設(shè)計目前對我來說不算難了應(yīng)該,寫這篇文章的目的呢就是想鞏固一下自己的代碼風(fēng)格,因為以前學(xué)習(xí)大多是先看懂別人的代碼之后,然后根據(jù)自己的理解再敲上一遍,這次不同,這次的代碼是小墨同學(xué)沒有參考任何其他教程的情況下,用自己腦子里的東西寫的,自我感覺條理還算清楚,估計新手看起來應(yīng)該還是比較容易上手的,不過由于小墨同
- 關(guān)鍵字: FPGA 1602
小梅哥和你一起深入學(xué)習(xí)FPGA之獨立按鍵檢測(上)

- 幾乎沒有哪一個系統(tǒng)沒有輸入輸出設(shè)備,大到顯示器,小到led燈,輕觸按鍵。作為一個系統(tǒng),要想穩(wěn)定的工作,輸入輸出設(shè)備的性能占了很重要的角色。本實驗,小梅哥就通過一個獨立按鍵的檢測實驗,來正式步入基本外設(shè)驅(qū)動開發(fā)的大門。 一、 實驗?zāi)康? 實現(xiàn)4個獨立按鍵的抖動檢測實驗,并通過4個獨立按鍵控制4個led燈亮滅狀態(tài)的翻轉(zhuǎn)。 二、 實驗原理 實際系統(tǒng)中常用的按鍵大部分都是輕觸式按鍵,如圖2-1所示。該按鍵內(nèi)部由一個彈簧片和兩個固定觸點組成,當(dāng)彈簧片被按下,則兩個固定觸點接通,按鍵閉合。彈
- 關(guān)鍵字: FPGA 按鍵檢測
基于FPGA的DDR3多端口讀寫存儲管理系統(tǒng)設(shè)計

- 機載視頻圖形顯示系統(tǒng)主要實現(xiàn)2D圖形的繪制,構(gòu)成各種飛行參數(shù)畫面,同時疊加實時的外景視頻。由于FPGA具有強大邏輯資源、豐富IP核等優(yōu)點,基于FPGA的嵌入式系統(tǒng)架構(gòu)是機載視頻圖形顯示系統(tǒng)理想的架構(gòu)選擇。視頻處理和圖形生成需要存儲海量數(shù)據(jù),F(xiàn)PGA內(nèi)部的存儲資源無法滿足存儲需求,因此需要配置外部存儲器。 與DDR2 SDRAM相比,DDR3 SDRAM帶寬更好高、傳輸速率更快且更省電,能夠滿足吞吐量大、功耗低的需求,因此選擇DDR3 SDRAM作為機載視頻圖形顯示系統(tǒng)的外部存儲器。 本文以
- 關(guān)鍵字: FPGA DDR3
基于AD9854和FPGA的頻率特性測試儀

- 摘要:基于零中頻正交解調(diào)原理的頻率特性測試儀,用于檢測被測網(wǎng)絡(luò)的幅頻特性和相頻特性。系統(tǒng)采用集成數(shù)字直接頻率合成器AD9854產(chǎn)生雙路恒幅正交余弦信號,作為掃頻信號源,以FPGA為控制核心和運算平臺,結(jié)合濾波器、放大器、混頻器及ADC電路,實現(xiàn)對雙端口網(wǎng)絡(luò)在1-40MHz頻率范圍內(nèi)頻率特性的點頻和掃頻測量,并在LCD屏上實時顯示相頻特性曲線和幅頻特性曲線。 引言 AD9854數(shù)字合成器是高度集成的器件,它采用先進(jìn)的DDS技術(shù),片內(nèi)整合了兩路高速、高性能正交D/A轉(zhuǎn)換器,在高穩(wěn)定度時鐘的驅(qū)動
- 關(guān)鍵字: AD9854 FPGA 濾波器 DDS ADC 201504
多模多制式調(diào)制信號發(fā)生技術(shù)

- 摘要:隨著通信行業(yè)以及數(shù)字技術(shù)的不斷發(fā)展,市場上經(jīng)常需要多模通信信號或多制式數(shù)字調(diào)制信號發(fā)生器,本文介紹了采用軟件無線電思想,基于“DDR2+FPGA+DAC+DDS+寬帶調(diào)制器”的硬件結(jié)構(gòu)的信號發(fā)生裝置,實現(xiàn)了TD-SCDMA、WCDMA、TD-LTE、FDD-LTE等多模信號以及BPSK、QPSK、OQPSK、DQPSK、8PSK、16QAM、32QAM、64QAM、2FSK、4FSK、GMSK等數(shù)字調(diào)制信號的發(fā)生,能很好滿足現(xiàn)代信號模擬的實際需求。 1 引言
- 關(guān)鍵字: 多模 調(diào)制信號 FPGA DDS FIR濾波器 201504
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
