fpga 文章 進入fpga 技術(shù)社區(qū)
基于FPGA的超聲電機驅(qū)動控制電路

- 摘要:針對直線超聲電機的特點,設計了一種以FPGA為核心、基于SOPC技術(shù)和NiosⅡ軟核處理器的新型超聲電機驅(qū)動控制器,以控制直線型超聲電機的速度和位移。該驅(qū)動控制器把CPU、DDS模塊以及光柵反饋計數(shù)模塊都集成在一片F(xiàn)PGA中,具有電子元件使用少,功耗低,易修改、易升級等特點,為超聲電機的各種運動平臺提供了一個良好的閉環(huán)控制系統(tǒng)。 超聲電機是一種新型微特電機,其工作原理是通過壓電材料的逆壓電效應,使定子在超聲頻段微幅振動,依靠摩擦將振動轉(zhuǎn)換成動子的旋轉(zhuǎn)(直線)運動。超聲電機具有體積小,重量輕、結(jié)構(gòu)緊
- 關(guān)鍵字: FPGA SOPC
采用高性能SRAM提高DSP密集型應用的性能

- 軍事與國防應用極大地受益于數(shù)字信號處理器(DSP),其廣泛應用于雷達、軟件無線電(SDR)、靈巧彈藥與目標探測系統(tǒng)、電子戰(zhàn)應用、飛機成像以及眾多其它應用。DSP借助其完美架構(gòu)提供的精確處理能力可以顯著提高性能。關(guān)鍵DSP功能包括實時信號處理、超高吞吐量與可重編程功能。本文介紹了如何采用高性能四倍數(shù)據(jù)速率(QDR)SRAM而使整體DSP系統(tǒng)性能至少提高兩倍(與使用SDRAM的傳統(tǒng)方法相比)的方法。 數(shù)字信號處理 數(shù)字信號處理包含把信號轉(zhuǎn)換成數(shù)字形式后對其進行處理的方法,如:雷達處理。雷達系統(tǒng)基本上是
- 關(guān)鍵字: DSP SDR FPGA
基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設計

- 隨著嵌入式技術(shù)的飛速發(fā)展,對嵌入式系統(tǒng)的應用需求也呈現(xiàn)出不斷增長的態(tài)勢,因此,嵌入式技術(shù)也相應地取得了重要的進展,系統(tǒng)設備不斷向高速化、集成化、低功耗的方向發(fā)展?,F(xiàn)場可編程門陣列FPGA經(jīng)過近20年的發(fā)展,到目前已成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。 FPGA具有單片機和DSP無法比擬的優(yōu)勢,相對于單片機和DSP工作需要依靠其上運行的軟件進行,F(xiàn)PGA全部的控制邏輯是由延時更小的硬件來完成的。 通用串行總線(USB)是現(xiàn)代數(shù)據(jù)傳輸?shù)陌l(fā)展趨勢,是解決計算機與外設連接瓶頸的有效手段,USB2.O版本在原先的版本
- 關(guān)鍵字: FPGA FPGA
京微雅格推出國內(nèi)首款低功耗FPGA芯片CME-HR(黃河)系列

- 日前,京微雅格(北京)科技有限公司宣布適時推出了黃河系列CAP(可編程應用平臺)HR系列,以迎合低功耗,小封裝及靈活的應用場景需求。 據(jù)京微雅格產(chǎn)品市場總監(jiān)竇祥峰介紹,其產(chǎn)品特點如下: CME-HR系列低功耗FPGA采用40納米臺聯(lián)電低功耗工藝,靜態(tài)最低功耗可達35.2uW,最小封裝WLCSP16僅1.5mm*1.5mm?! ≡撓盗挟a(chǎn)品主要面向手持類或其它移動便攜式終端與設備的相關(guān)應用領(lǐng)域,該領(lǐng)域要求具備遠程升級、動態(tài)配置和功耗管理等功能,滿足LTE及未來的5G智能手機、便攜式智能終端(Tablet
- 關(guān)鍵字: 京微雅格 CAP FPGA
一種基于DSP與FPGA的高速通信接口設計方案

- 在雷達信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應用于復雜的信號處理領(lǐng)域。同時在這類實時處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實時通信至關(guān)重要。 TigerSHARC系列DSP芯片與外部進行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈
- 關(guān)鍵字: DSP FPGA
基于FPGA的自適應均衡器算法實現(xiàn)

- 摘要:近年來,自適應均衡技術(shù)在通信系統(tǒng)中的應用日益廣泛,利用自適應均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機的性能。為了適應寬帶數(shù)字接收機的高速率特點,本文闡述了自適應均衡器的原理并對其進行改進。最后使用FPGA芯片和Verilog HDL設計實現(xiàn)了自適應均衡器并仿真驗證了新方法的有效性。 信道均衡技術(shù)(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時延帶來的碼間串擾(ISI)問題。其原理是對信道或整個傳輸系統(tǒng)特性進行
- 關(guān)鍵字: FPGA LMS
在云端,還好嗎?
- 十四個月之前,我參加了一次Plunify的媒體沙龍活動,寫了一篇名為《云時代才剛剛開始》的文章,談了一點我對把芯片設計結(jié)合云計算和對Plunify這家創(chuàng)業(yè)公司的看法。那時候,Plunify主推的業(yè)務是租用亞馬遜的服務器資源,搭建一個FPGA開發(fā)的云端平臺,讓設計公司可以把設計方案上傳到云端來仿真,以節(jié)省大量的時間,同時也避開了自建云的昂貴成本?! ∫荒赀^去了,我終于又有機會和Plunify做一次更加深入的交流,看看Plunify在中國大陸市場的深水里摸了一年石頭后,到底有沒有摸到魚?! lunify
- 關(guān)鍵字: Plunify 云端 FPGA InTime
逐夢十年賽靈思
- 時間都去哪了?當公司全球上下熱烈慶祝成立30周年的時候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國的巨大發(fā)展和變遷,但不變的是這份工作帶來的強大吸引力和提供給大家的實現(xiàn)夢想的舞臺。 賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學朋友都已經(jīng)換了多家公司,也有很多在高校都成了學術(shù)帶頭人,教授, 也不停地有獵頭和朋友追問我為什么不愿意動一動。 我清楚我的執(zhí)著和堅守來源于公司人性化和平等的
- 關(guān)鍵字: 賽靈思 FPGA PAE
基于VHDL和QuartusⅡ的數(shù)字電子鐘設計與實現(xiàn)

- 摘要:采用FPGA進行的數(shù)字電路設計具有更大的靈活性和通用性,已成為目前數(shù)字電路設計的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設計方案。該方案采用VHDL設計底層模塊,采用電路原理圖設計頂層系統(tǒng)。整個系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設計、編譯和仿真,并在FPGA硬件實驗箱上進行測試。測試結(jié)果表明該設計方案切實可行。 EDA(Electronic Design Automation)又名電子設計自動化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷鏔PGA,為設計載體,以硬件描述語言,如VHDL,為
- 關(guān)鍵字: FPGA QuartusⅡ
All Programmable平臺讓FPGA市場大有可為
- 曾有句話這樣說到:“當你認為設計完美的時候,不是因為沒有什么可以加,而是你不能再去除什么。”這話用在FPGA上是再合適不過了。從簡單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲器等無所不包的系統(tǒng)級集成,從純硬件開發(fā)到可以用C、C++或System C來開發(fā),從此前價格高昂到現(xiàn)在低成本低功耗,從工藝的跟隨到成為先進工藝的引領(lǐng)和3D IC的成功,從傳統(tǒng)的通信、工業(yè)和軍工等應用向消費電子、醫(yī)療電子、汽車電子、嵌入式市場等擴展,F(xiàn)PGA成為擴充我們想像力的“先鋒”。
- 關(guān)鍵字: 賽靈思 FPGA All Programmable
不想荒廢你的大學生活吧?看看牛人是怎樣成為電子學霸的!
- 寫這篇文章的時候,我正處于碩士研究生畢業(yè)論文的準備階段,眼睜睜看著我的大學生活即將畫上句號,再看看身邊有很多低年級的學生們一天天把時間白白荒費掉,我在心里替他們惋惜,在即將結(jié)束我的大學生活之際,我將我的大學幾年的有意義的生活與大家分享,看過這篇文章后也許能讓那些有夢想的同學為了實現(xiàn)自己的人生目標少走些彎路,大家要相信,大學校園——將為你提供一生最好的學習環(huán)境。 我高中畢業(yè)于新疆伊寧市三中,2002年考入哈爾濱工程大學信息與通信工程學院電子信息工程專業(yè),2006年以創(chuàng)新人才
- 關(guān)鍵字: DSP ARM FPGA/CPLD
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
