fpga 文章 進入fpga 技術(shù)社區(qū)
基于CPCI接口的AFDX終端測試板卡通訊模塊設(shè)計研究

- 本文在研究航空全雙工交換式以太網(wǎng)(Avionics Full Duplex Switched Ethernet,AFDX)實時傳輸協(xié)議的基礎(chǔ)上,分析了基于CPCI接口的雙冗余AFDX終端測試系統(tǒng)通訊模塊的設(shè)計原理,重點介紹了支持熱插拔的CPCI接口電源電路分析、FPGA與PCI9030接口模塊時序分析和在Windriver軟件環(huán)境下的驅(qū)動程序的開發(fā),為AFDX上位機底層驅(qū)動接口的開發(fā)和軟件界面的開發(fā)以及AFDX交換機的研發(fā)打下了良好的基礎(chǔ)。
- 關(guān)鍵字: CPCI AFDX FPGA 以太網(wǎng) PHY 201401
雙天線GPS/SINS組合導(dǎo)航系統(tǒng)設(shè)計

- 本系統(tǒng)作為淺組合導(dǎo)航系統(tǒng)的一種,利用了雙天線定向GPS與光纖陀螺的組合,以基于DSP+FPGA多處理器結(jié)構(gòu)作為導(dǎo)航計算機平臺,在原有的位置與速度基礎(chǔ)上加入了姿態(tài)作為第三個量測量,應(yīng)用卡爾曼濾波算法將GPS姿態(tài)信息作為對慣性導(dǎo)航系統(tǒng)數(shù)據(jù)的初始值和修正。設(shè)計的系統(tǒng)通過跑車實驗驗證后表明達到了設(shè)計要求,具有實時性好,運算精度高等優(yōu)點。
- 關(guān)鍵字: GPS SINS 導(dǎo)航系統(tǒng) FPGA 卡爾曼濾波 201401
OTN幀頭定位電路優(yōu)化研究

- 在OTN幀結(jié)構(gòu)中,Serdes在從高速的串行數(shù)據(jù)中恢復(fù)出數(shù)據(jù)后,數(shù)據(jù)只是按順序以64bit為寬度重新放置,并沒有按字節(jié)對齊,所以后續(xù)電路無法直接使用這樣的數(shù)據(jù)。需要幀頭定位電路找到幀頭后,把所有的數(shù)據(jù)按字節(jié)對齊。但是將OTN數(shù)據(jù)轉(zhuǎn)換為并行的數(shù)據(jù)后,存在著數(shù)據(jù)速率高,位寬大的問題。在ASIC或FPGA中,大量的大位寬的數(shù)據(jù),是不容易運行在較高的速率下的。所以需要對幀定位電路進行簡化,以使得電路在大位寬時,仍然能夠進行高速運行。研究了OTN數(shù)據(jù)的幀結(jié)構(gòu)后,提出了一種適合于高速率的、大位寬的處理電路。
- 關(guān)鍵字: OTN FPGA Serdes ASIC 幀定位 201401
Xilinx UltraScale 產(chǎn)品陣容發(fā)布五大解讀

- 2013年12月10日,賽靈思全球高級副總裁湯立人先生專程到中國北京和深圳等地與各地媒體溝通, 隆重宣布賽靈思一個嶄新的產(chǎn)品系列 ——All Programmable UltraScale的正式面世。其中包括兩項重要內(nèi)容:
- 關(guān)鍵字: 賽靈思 UltraScale ARM FPGA
基于單片機和FPGA的遠程醫(yī)療監(jiān)控系統(tǒng)
- 一、設(shè)計目的 隨著電子信息的飛速發(fā)展,近年來,遠程醫(yī)療監(jiān)控技術(shù)也漸漸成為醫(yī)療界的一個熱點。重要生命參 ...
- 關(guān)鍵字: 單片機 FPGA 遠程 醫(yī)療監(jiān)控
基于FPGA的SPWM變頻系統(tǒng)設(shè)計與實現(xiàn)
- 由于脈寬調(diào)制技術(shù)是通過調(diào)整輸出脈沖的頻率及占空比來實現(xiàn)輸出電壓的變壓變頻效果,所以在電機調(diào)速、逆變器等...
- 關(guān)鍵字: FPGA SPWM 變頻系統(tǒng)
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
